Inicio Interfaz Circuitos integrados LVDS, M-LVDS y PECL

DS90LVRA2-Q1

ACTIVO

Receptor de línea diferencial dual LVDS de 1.8 V a 3.6 V 600 Mbps para automoción

Detalles del producto

Function Receiver Protocols LVDS Number of transmitters 0 Number of receivers 2 Supply voltage (V) 1.8, 3.3 Signaling rate (Mbps) 600 Input signal LVDS Output signal CMOS, LVCMOS, LVTTL, TTL Rating Automotive Operating temperature range (°C) -40 to 105
Function Receiver Protocols LVDS Number of transmitters 0 Number of receivers 2 Supply voltage (V) 1.8, 3.3 Signaling rate (Mbps) 600 Input signal LVDS Output signal CMOS, LVCMOS, LVTTL, TTL Rating Automotive Operating temperature range (°C) -40 to 105
WSON (DEM) 8 4 mm² 2 x 2
  • AEC-Q100 and AEC-Q006 qualified for automotive applications
    • Temperature grade 2: −40°C to +105°C
  • 600Mbps (300MHz) switching rates
  • 50ps differential skew (typical)
  • 0.1ns channel-to-channel skew (typical)
  • Supports 1.8V to 3.3V power supply
  • Flow-through pinout
  • Power down high impedance on LVDS inputs
  • Output slew rate control
  • LVDS inputs accept LVDS/CML/LVPECL signals
  • Conforms to ANSI/TIA/EIA-644 standard
  • Pin compatible with DS90LV028A-Q1
  • AEC-Q100 and AEC-Q006 qualified for automotive applications
    • Temperature grade 2: −40°C to +105°C
  • 600Mbps (300MHz) switching rates
  • 50ps differential skew (typical)
  • 0.1ns channel-to-channel skew (typical)
  • Supports 1.8V to 3.3V power supply
  • Flow-through pinout
  • Power down high impedance on LVDS inputs
  • Output slew rate control
  • LVDS inputs accept LVDS/CML/LVPECL signals
  • Conforms to ANSI/TIA/EIA-644 standard
  • Pin compatible with DS90LV028A-Q1

The DS90LVRA2-Q1 is a dual CMOS differential line receiver designed for applications requiring high input common mode range, high data rates, and CMOS output with slew rate control. The device is designed to support data rates of 600Mbps (300MHz) utilizing low voltage differential signaling (LVDS) technology.

The DS90LVRA2-Q1 accepts low voltage (350mV typical) differential input signals and translates them from 1.8V to 3.3V CMOS output levels depending on power supply voltage. The DS90LVRA2-Q1 has a flow-through design for easy PCB layout.

The DS90LVRA2-Q1 and companion LVDS line driver DS90LV027AQ provide a new alternative to high power PECL/ECL devices for high speed point-to-point interface applications.

The DS90LVRA2-Q1 is a dual CMOS differential line receiver designed for applications requiring high input common mode range, high data rates, and CMOS output with slew rate control. The device is designed to support data rates of 600Mbps (300MHz) utilizing low voltage differential signaling (LVDS) technology.

The DS90LVRA2-Q1 accepts low voltage (350mV typical) differential input signals and translates them from 1.8V to 3.3V CMOS output levels depending on power supply voltage. The DS90LVRA2-Q1 has a flow-through design for easy PCB layout.

The DS90LVRA2-Q1 and companion LVDS line driver DS90LV027AQ provide a new alternative to high power PECL/ECL devices for high speed point-to-point interface applications.

Descargar Ver vídeo con transcripción Video

Documentación técnica

star =Principal documentación para este producto seleccionada por TI
No se encontraron resultados. Borre su búsqueda y vuelva a intentarlo.
Ver todo 3
Tipo Título Fecha
* Data sheet DS90LVRA2-Q1 Automotive LVDS Dual Differential Line Receiver datasheet PDF | HTML 14 dic 2023
Application brief Level Shift No More: Support Low Voltage I/O Signals into a FPGA, Processor, or ASIC (Rev. A) PDF | HTML 15 ago 2024
Application brief Enabling LVDS Links for Low Power FPGAs, Processors, and ASIC Implementations (Rev. A) PDF | HTML 25 mar 2024

Diseño y desarrollo

Para conocer los términos adicionales o los recursos necesarios, haga clic en cualquier título de abajo para ver la página de detalles cuando esté disponible.

Placa de evaluación

DS90LVRA2EVM — Módulo de evaluación DS90LVRA2 para receptor LVDS de 2 canales

El DS90LVRA2 EVM es un módulo de evaluación diseñado para la evaluación funcional y de rendimiento del receptor de línea diferencial dual DS90LVRA2 LVDS de Texas Instruments.

Con este kit, los usuarios pueden evaluar rápidamente las características de la forma de onda de salida y la integridad de (...)

Guía del usuario: PDF | HTML
Herramienta de simulación

PSPICE-FOR-TI — PSpice® para herramienta de diseño y simulación de TI

PSpice® for TI is a design and simulation environment that helps evaluate functionality of analog circuits. This full-featured, design and simulation suite uses an analog analysis engine from Cadence®. Available at no cost, PSpice for TI includes one of the largest model libraries in the (...)
Herramienta de simulación

TINA-TI — Programa de simulación analógica basado en SPICE

TINA-TI provides all the conventional DC, transient and frequency domain analysis of SPICE and much more. TINA has extensive post-processing capability that allows you to format results the way you want them. Virtual instruments allow you to select input waveforms and probe circuit nodes voltages (...)
Guía del usuario: PDF
Encapsulado Pines Símbolos CAD, huellas y modelos 3D
WSON (DEM) 8 Ultra Librarian

Pedidos y calidad

Información incluida:
  • RoHS
  • REACH
  • Marcado del dispositivo
  • Acabado de plomo/material de la bola
  • Clasificación de nivel de sensibilidad a la humedad (MSL) / reflujo máximo
  • Estimaciones de tiempo medio entre fallas (MTBF)/fallas en el tiempo (FIT)
  • Contenido del material
  • Resumen de calificaciones
  • Monitoreo continuo de confiabilidad
Información incluida:
  • Lugar de fabricación
  • Lugar de ensamblaje

Soporte y capacitación

Foros de TI E2E™ con asistencia técnica de los ingenieros de TI

El contenido lo proporcionan “tal como está” TI y los colaboradores de la comunidad y no constituye especificaciones de TI. Consulte los términos de uso.

Si tiene preguntas sobre la calidad, el paquete o el pedido de productos de TI, consulte el soporte de TI. ​​​​​​​​​​​​​​

Videos