Detalles del producto

Function Cascaded PLLs Number of outputs 7 RMS jitter (fs) 150 Output frequency (min) (MHz) 0.29 Output frequency (max) (MHz) 1296 Input type LVCMOS, LVDS, LVPECL Output type LVCMOS, LVPECL Supply voltage (min) (V) 3.15 Supply voltage (max) (V) 3.45 Features Integrated VCO Rating Catalog Operating temperature range (°C) -40 to 85 Number of input channels 2
Function Cascaded PLLs Number of outputs 7 RMS jitter (fs) 150 Output frequency (min) (MHz) 0.29 Output frequency (max) (MHz) 1296 Input type LVCMOS, LVDS, LVPECL Output type LVCMOS, LVPECL Supply voltage (min) (V) 3.15 Supply voltage (max) (V) 3.45 Features Integrated VCO Rating Catalog Operating temperature range (°C) -40 to 85 Number of input channels 2
WQFN (RHS) 48 49 mm² 7 x 7

  • Cascaded PLLatinum PLL Architecture
  • PLL1
  • Phase detector rate of up to 40 MHz
  • Integrated Low-Noise Crystal Oscillator Circuit
  • Dual redundant input reference clock with LOS
  • PLL2
  • Normalized [1 Hz] PLL noise floor of -224 dBc/Hz
  • Phase detector rate up to 100 MHz
  • Input frequency-doubler
  • Integrated Low-Noise VCO
  • Ultra-Low RMS Jitter Performance
  • 150 fs RMS jitter (12 kHz – 20 MHz)
  • 200 fs RMS jitter (100 Hz – 20 MHz)
  • LVPECL/2VPECL, LVDS, and LVCMOS outputs
  • Support clock rates up to 1080 MHz
  • Default Clock Output (CLKout2) at power up
  • Five dedicated channel divider and delay blocks
  • Pin compatible family of clocking devices
  • Industrial Temperature Range: -40 to 85 °C
  • 3.15 V to 3.45 V operation
  • Package: 48 pin LLP (7.0 x 7.0 x 0.8 mm)

  • Target Applications

  • Data Converter Clocking
  • Wireless Infrastructure
  • Networking, SONET/SDH, DSLAM
  • Medical
  • Military / Aerospace
  • Test and Measurement
  • Video

  • Cascaded PLLatinum PLL Architecture
  • PLL1
  • Phase detector rate of up to 40 MHz
  • Integrated Low-Noise Crystal Oscillator Circuit
  • Dual redundant input reference clock with LOS
  • PLL2
  • Normalized [1 Hz] PLL noise floor of -224 dBc/Hz
  • Phase detector rate up to 100 MHz
  • Input frequency-doubler
  • Integrated Low-Noise VCO
  • Ultra-Low RMS Jitter Performance
  • 150 fs RMS jitter (12 kHz – 20 MHz)
  • 200 fs RMS jitter (100 Hz – 20 MHz)
  • LVPECL/2VPECL, LVDS, and LVCMOS outputs
  • Support clock rates up to 1080 MHz
  • Default Clock Output (CLKout2) at power up
  • Five dedicated channel divider and delay blocks
  • Pin compatible family of clocking devices
  • Industrial Temperature Range: -40 to 85 °C
  • 3.15 V to 3.45 V operation
  • Package: 48 pin LLP (7.0 x 7.0 x 0.8 mm)

  • Target Applications

  • Data Converter Clocking
  • Wireless Infrastructure
  • Networking, SONET/SDH, DSLAM
  • Medical
  • Military / Aerospace
  • Test and Measurement
  • Video

  • The LMK04000 family of precision clock conditioners provides low-noise jitter cleaning, clock multiplication and distribution without the need for high-performance voltage controlled crystal oscillators (VCXO) module. Using a cascaded PLLatinum architecture combined with an external crystal and varactor diode, the LMK04000 family provides sub-200 femtosecond (fs) root mean square (RMS) jitter performance.

    The cascaded architecture consists of two high-performance phase-locked loops (PLL), a low-noise crystal oscillator circuit, and a high-performance voltage controlled oscillator (VCO). The first PLL (PLL1) provides a low-noise jitter cleaner function while the second PLL (PLL2) performs the clock generation. PLL1 can be configured to either work with an external VCXO module or use the integrated crystal oscillator with an external crystal and a varactor diode. When used with a very narrow loop bandwidth, PLL1 uses the superior close-in phase noise (offsets below 50 kHz) of the VCXO module or the crystal to clean the input clock. The output of PLL1 is used as the clean input reference to PLL2 where it locks the integrated VCO. The loop bandwidth of PLL2 can be optimized to clean the far-out phase noise (offsets above 50 kHz) where the integrated VCO outperforms the VCXO module or crystal used in PLL1.

    The LMK04000 family features dual redundant inputs, five differential outputs, and an optional default-clock upon power up. The input block is equipped with loss of signal detection and automatic or manual selection of the reference clock. Each clock output consists of a programmable divider, a phase synchronization circuit, a programmable delay, and an LVDS, LVPECL, or LVCMOS output buffer. The default startup clock is available on CLKout2 and it can be used to provide an initial clock for the field-programmable gate array (FPGA) or microcontroller that programs the jitter cleaner during the system power up sequence.


    The LMK04000 family of precision clock conditioners provides low-noise jitter cleaning, clock multiplication and distribution without the need for high-performance voltage controlled crystal oscillators (VCXO) module. Using a cascaded PLLatinum architecture combined with an external crystal and varactor diode, the LMK04000 family provides sub-200 femtosecond (fs) root mean square (RMS) jitter performance.

    The cascaded architecture consists of two high-performance phase-locked loops (PLL), a low-noise crystal oscillator circuit, and a high-performance voltage controlled oscillator (VCO). The first PLL (PLL1) provides a low-noise jitter cleaner function while the second PLL (PLL2) performs the clock generation. PLL1 can be configured to either work with an external VCXO module or use the integrated crystal oscillator with an external crystal and a varactor diode. When used with a very narrow loop bandwidth, PLL1 uses the superior close-in phase noise (offsets below 50 kHz) of the VCXO module or the crystal to clean the input clock. The output of PLL1 is used as the clean input reference to PLL2 where it locks the integrated VCO. The loop bandwidth of PLL2 can be optimized to clean the far-out phase noise (offsets above 50 kHz) where the integrated VCO outperforms the VCXO module or crystal used in PLL1.

    The LMK04000 family features dual redundant inputs, five differential outputs, and an optional default-clock upon power up. The input block is equipped with loss of signal detection and automatic or manual selection of the reference clock. Each clock output consists of a programmable divider, a phase synchronization circuit, a programmable delay, and an LVDS, LVPECL, or LVCMOS output buffer. The default startup clock is available on CLKout2 and it can be used to provide an initial clock for the field-programmable gate array (FPGA) or microcontroller that programs the jitter cleaner during the system power up sequence.


    Descargar Ver vídeo con transcripción Video

    Productos similares que pueden interesarle

    open-in-new Comparar alternativas
    Funcionalidad similar a la del dispositivo comparado
    LMK01000 ACTIVO Búfer, divisor y distribuidor de reloj de alto rendimiento y 1.6 GHz con 3 LVDS y 5 salidas LVPECL LMK04808( it has additional features and better performance)

    Documentación técnica

    star =Principal documentación para este producto seleccionada por TI
    No se encontraron resultados. Borre su búsqueda y vuelva a intentarlo.
    Ver todo 9
    Tipo Título Fecha
    * Data sheet LMK04000 Family Low-Noise Clock Jitter Cleaner with Cascaded PLLs datasheet (Rev. J) 19 sep 2011
    User guide LMK040xx Evaluation Board User's Guide (Rev. B) 08 ene 2015
    Application note AN-1734 Using the LMK03000C to Clean Recovered Clocks (Rev. B) 26 abr 2013
    Application note AN-1821 CPRI Repeater System (Rev. A) 26 abr 2013
    Application note AN-1865 Frequency Synthesis and Planning for PLL Architectures (Rev. C) 26 abr 2013
    Application note AN-1910 LMK04000 Family Phase Noise Characterization (Rev. A) 26 abr 2013
    Application note AN-1939 Crystal Based Oscillator Design with the LMK04000 Family (Rev. A) 26 abr 2013
    Application note Phase Synchronization with Multiple Devices and Frequencies (Rev. A) 26 abr 2013
    Design guide Clock Conditioner Owner's Manual 10 nov 2006

    Diseño y desarrollo

    Para conocer los términos adicionales o los recursos necesarios, haga clic en cualquier título de abajo para ver la página de detalles cuando esté disponible.

    Herramienta de programación de software

    CODELOADER CodeLoader Device Register Programming v4.19.0

    The CodeLoader 4 software is used to program the LMX PLLs and LMK timing devices through either the USB or line print terminal (LPT) port of a computer. This software also provides information on how to program the device by showing the bits that are actually sent.

    Which software do I use?

    Product

    (...)

    Productos y hardware compatibles

    Productos y hardware compatibles

    Productos
    Generadores de señal de reloj
    LMK02000 Distribuidor de reloj de precisión de 1 a 800 MHz con PLL integrado y 3 salidas LVDS/5 salidas LVPEC LMK02002 Distribuidor de reloj de precisión de 1 a 800 MHz con PLL integrado y 4 salidas LVPECL LMK03000 Acondicionador de reloj de precisión de 1185 MHz a 1296 MHz y fluctuación RMS de 800 fs con VCO inte LMK03001 Acondicionador de reloj de precisión de 1470 MHz a 1570 MHz y fluctuación RMS de 800 fs con VCO inte LMK03002 Acondicionador de reloj de precisión de 1566 MHz a 1724 MHz y fluctuación RMS de 800 fs con VCO inte LMK03033 Acondicionador de reloj de precisión de 1843 MHz a 2160 MHz y fluctuación RMS de 800 fs con VCO inte LMK03200 Acondicionador de reloj de precisión de 0 retardo con VCO integrado LMK03806 Generador de reloj de fluctuación ultrabaja con 14 salidas
    Búferes de reloj
    LMK01000 Búfer, divisor y distribuidor de reloj de alto rendimiento y 1.6 GHz con 3 LVDS y 5 salidas LVPECL LMK01010 Búfer, divisor y distribuidor de reloj de alto rendimiento y 1.6 GHz con 8 salidas LVDS LMK01020 Búfer, divisor y distribuidor de reloj de alto rendimiento y 1.6 GHz con 8 salidas LVPECL LMK01801 Distribución de reloj doble
    Limpiadores de fluctuación de reloj
    LMK04000 Acondicionadores de reloj de precisión con limpiador de fluctuación de reloj de bajo ruido y PLL en LMK04001 Limpiador de fluctuación de bajo ruido con salidas VCO:3 de 1430 MHz a 1570 MHz para 2 VPEC/LVPEC + LMK04002 Limpiador de fluctuación de bajo ruido con salidas VCO:3 de 1600 MHz a 1750 MHz para 2 VPEC/LVPEC + LMK04010 Limpiador de fluctuación de bajo ruido con salidas VCO:5 de 1185 MHz a 1296 MHz para 2 VPEC/LVPEC LMK04011 Limpiador de fluctuación de bajo ruido con salidas VCO:5 de 1430 MHz a 1570 MHz para 2 VPEC/LVPEC LMK04031 Limpiador de fluctuación de bajo ruido con salidas VCO:2 de 1430 MHz a 1570 MHz para 2 VPEC/LVPEC + LMK04033 Limpiador de fluctuación de bajo ruido con salidas VCO:2 de 1840 MHz a 2160 MHz para 2 VPEC/LVPEC + LMK04100 Acondicionadores de reloj de precisión con limpiador de fluctuación de reloj y PLL en cascada LMK04101 Limpiador de fluctuación con salidas VCO:3 de 1430 MHz a 1570 MHz integradas para 2 VPEC/LVPEC + 4 s LMK04102 Limpiador de fluctuación con salidas VCO:3 de 1600 MHz a 1750 MHz integradas para 2 VPEC/LVPEC + 4 s LMK04110 Limpiador de fluctuación con salidas VCO:5 de 1185 MHz a 1296 MHz integradas para 2 VPEC/LVPEC LMK04111 Limpiador de fluctuación con salidas VCO:5 de 1430 MHz a 1570 MHz integradas para 2 VPEC/LVPEC LMK04131 Limpiador de fluctuación con salidas VCO:2 de 1430 MHz a 1570 MHz integradas para 2 VPEC/LVPEC + LVD LMK04133 Limpiador de fluctuación con salidas VCO:2 de 1840 MHz a 2160 MHz integradas para 2 VPEC/LVPEC + LVD LMK04208 Limpiador de fluctuación de reloj de ruido ultrabajo con 6 salidas programables LMK04228 Limpiador de fluctuación de reloj de ruido ultrabajo con PLL de bucle doble LMK04806 Limpiador de fluctuación de reloj de bajo ruido con PLL en cascada dobles y VCO integrado de 2.5 GHz LMK04808 Limpiador de fluctuación de reloj de bajo ruido con PLL de bucle doble y VCO integrado de 2.9 GHz LMK04816 Limpiador de fluctuación de reloj de bajo ruido y tres entradas con PLL de bucle doble LMK04821 Sintetizador de fluctuación ultrabaja y limpiador de fluctuación con soporte para JESD204B LMK04826 Limpiador de fluctuación de reloj compatible con JESD204B de ruido ultrabajo con VCO0 integrado de 1 LMK04906 Limpiador/multiplicador de fluctuación de reloj de ruido ultrabajo con 6 salidas programables
    PLL y sintetizadores de RF
    LMX2430 Sintetizador doble de alta frecuencia PLLatinum de 3,0 GHz/0,8 GHz para comunicaciones personales po LMX2433 Sintetizador doble de alta frecuencia PLLatinum de 3,6 GHz/1,7 GHz para comunicaciones personales po LMX2434 Sintetizador doble de baja potencia PLLatinum de 5,0 GHz/2,5 GHz para comunicaciones personales por LMX2470 PLL de N fraccionarios delta sigma de 2,6 GHz con PLL de N enteros de 800 MHz LMX2485 PLL doble de baja potencia delta sigma de 500 MHz a 3 GHz para comunicaciones personales de RF LMX2485E PLL doble de baja potencia delta sigma de 50 MHz a 3 GHz para comunicaciones personales de RF LMX2485Q-Q1 PLL doble delta sigma de baja potencia de grado automotriz de 500 MHz a 3 GHz LMX2486 PLL doble de baja potencia delta sigma de 1 GHz a 4,5 GHz para comunicaciones personales por RF LMX2487 Sintetizador de frecuencia de baja potencia delta sigma de 1 a 6 GHz con PLL entero de 3,0 GHz LMX2487E PLL doble de baja potencia delta sigma de 3 GHz a 7,5 GHz para comunicaciones personales por RF LMX2502 Sistema sintetizador de frecuencia con VCO integrados LMX2522 Sistema sintetizador de frecuencia doble PLLatinum con VCO integrado LMX2531 Sistema sintetizador de frecuencia de alto rendimiento con VCO integrado LMX2541 Sintetizador de frecuencia PLLatinum de ruido ultrabajo con VCO integrado LMX2581 Sintetizador de frecuencia de banda ancha de 3,76 GHz con VCO integrado
    Desarrollo de hardware
    Placa de evaluación
    LMK00301EVAL Placa de evaluación LMK00301 LMK01000EVAL Búfer, divisor y distribuidor de reloj de bajo ruido y 1.6 GHz LMK03033CEVAL Acondicionador de reloj de precisión con VCO integrado (1843 MHz-2160 MHz) LMK03806BEVAL Placa de evaluación LMK03806B
    Soporte de software

    CLOCKDESIGNTOOL Clock Design Tool Software

    The Clock Design Tool software helps with part selection, loop filter design and simulation of timing device solutions. When you enter desired output frequencies and a reference frequency (optional), the tool provides TI devices to meet the specified requirements, divider values and a recommended (...)

    Productos y hardware compatibles

    Productos y hardware compatibles

    Productos
    Generadores de señal de reloj
    LMK02000 Distribuidor de reloj de precisión de 1 a 800 MHz con PLL integrado y 3 salidas LVDS/5 salidas LVPEC LMK02002 Distribuidor de reloj de precisión de 1 a 800 MHz con PLL integrado y 4 salidas LVPECL LMK03000 Acondicionador de reloj de precisión de 1185 MHz a 1296 MHz y fluctuación RMS de 800 fs con VCO inte LMK03001 Acondicionador de reloj de precisión de 1470 MHz a 1570 MHz y fluctuación RMS de 800 fs con VCO inte LMK03002 Acondicionador de reloj de precisión de 1566 MHz a 1724 MHz y fluctuación RMS de 800 fs con VCO inte LMK03033 Acondicionador de reloj de precisión de 1843 MHz a 2160 MHz y fluctuación RMS de 800 fs con VCO inte LMK03200 Acondicionador de reloj de precisión de 0 retardo con VCO integrado LMK03806 Generador de reloj de fluctuación ultrabaja con 14 salidas
    Búferes de reloj
    LMK00301 Conversor de nivel/búfer de salida del ventilador diferencial de 3 GHz con 10 salidas LMK00304 Conversor de nivel/búfer de reloj diferencial de 3.1 GHz con 4 salidas configurables LMK00306 Conversor de nivel/búfer de reloj diferencial de 3.1 GHz con 6 salidas configurables LMK00308 Conversor de nivel/búfer de reloj diferencial de 3.1 GHz con 8 salidas configurables LMK01000 Búfer, divisor y distribuidor de reloj de alto rendimiento y 1.6 GHz con 3 LVDS y 5 salidas LVPECL LMK01010 Búfer, divisor y distribuidor de reloj de alto rendimiento y 1.6 GHz con 8 salidas LVDS LMK01020 Búfer, divisor y distribuidor de reloj de alto rendimiento y 1.6 GHz con 8 salidas LVPECL LMK01801 Distribución de reloj doble
    Limpiadores de fluctuación de reloj
    LMK04000 Acondicionadores de reloj de precisión con limpiador de fluctuación de reloj de bajo ruido y PLL en LMK04001 Limpiador de fluctuación de bajo ruido con salidas VCO:3 de 1430 MHz a 1570 MHz para 2 VPEC/LVPEC + LMK04002 Limpiador de fluctuación de bajo ruido con salidas VCO:3 de 1600 MHz a 1750 MHz para 2 VPEC/LVPEC + LMK04010 Limpiador de fluctuación de bajo ruido con salidas VCO:5 de 1185 MHz a 1296 MHz para 2 VPEC/LVPEC LMK04011 Limpiador de fluctuación de bajo ruido con salidas VCO:5 de 1430 MHz a 1570 MHz para 2 VPEC/LVPEC LMK04031 Limpiador de fluctuación de bajo ruido con salidas VCO:2 de 1430 MHz a 1570 MHz para 2 VPEC/LVPEC + LMK04033 Limpiador de fluctuación de bajo ruido con salidas VCO:2 de 1840 MHz a 2160 MHz para 2 VPEC/LVPEC + LMK04100 Acondicionadores de reloj de precisión con limpiador de fluctuación de reloj y PLL en cascada LMK04101 Limpiador de fluctuación con salidas VCO:3 de 1430 MHz a 1570 MHz integradas para 2 VPEC/LVPEC + 4 s LMK04102 Limpiador de fluctuación con salidas VCO:3 de 1600 MHz a 1750 MHz integradas para 2 VPEC/LVPEC + 4 s LMK04110 Limpiador de fluctuación con salidas VCO:5 de 1185 MHz a 1296 MHz integradas para 2 VPEC/LVPEC LMK04111 Limpiador de fluctuación con salidas VCO:5 de 1430 MHz a 1570 MHz integradas para 2 VPEC/LVPEC LMK04131 Limpiador de fluctuación con salidas VCO:2 de 1430 MHz a 1570 MHz integradas para 2 VPEC/LVPEC + LVD LMK04133 Limpiador de fluctuación con salidas VCO:2 de 1840 MHz a 2160 MHz integradas para 2 VPEC/LVPEC + LVD LMK04208 Limpiador de fluctuación de reloj de ruido ultrabajo con 6 salidas programables LMK04228 Limpiador de fluctuación de reloj de ruido ultrabajo con PLL de bucle doble LMK04806 Limpiador de fluctuación de reloj de bajo ruido con PLL en cascada dobles y VCO integrado de 2.5 GHz LMK04808 Limpiador de fluctuación de reloj de bajo ruido con PLL de bucle doble y VCO integrado de 2.9 GHz LMK04816 Limpiador de fluctuación de reloj de bajo ruido y tres entradas con PLL de bucle doble LMK04826 Limpiador de fluctuación de reloj compatible con JESD204B de ruido ultrabajo con VCO0 integrado de 1 LMK04828 Limpiador de fluctuación de reloj compatible con JESD204B de ruido ultrabajo con VCO0 integrado de 2 LMK04906 Limpiador/multiplicador de fluctuación de reloj de ruido ultrabajo con 6 salidas programables
    PLL y sintetizadores de RF
    LMX2430 Sintetizador doble de alta frecuencia PLLatinum de 3,0 GHz/0,8 GHz para comunicaciones personales po LMX2433 Sintetizador doble de alta frecuencia PLLatinum de 3,6 GHz/1,7 GHz para comunicaciones personales po LMX2434 Sintetizador doble de baja potencia PLLatinum de 5,0 GHz/2,5 GHz para comunicaciones personales por LMX2485 PLL doble de baja potencia delta sigma de 500 MHz a 3 GHz para comunicaciones personales de RF LMX2485E PLL doble de baja potencia delta sigma de 50 MHz a 3 GHz para comunicaciones personales de RF LMX2485Q-Q1 PLL doble delta sigma de baja potencia de grado automotriz de 500 MHz a 3 GHz LMX2486 PLL doble de baja potencia delta sigma de 1 GHz a 4,5 GHz para comunicaciones personales por RF LMX2487 Sintetizador de frecuencia de baja potencia delta sigma de 1 a 6 GHz con PLL entero de 3,0 GHz LMX2487E PLL doble de baja potencia delta sigma de 3 GHz a 7,5 GHz para comunicaciones personales por RF LMX2531 Sistema sintetizador de frecuencia de alto rendimiento con VCO integrado LMX2541 Sintetizador de frecuencia PLLatinum de ruido ultrabajo con VCO integrado LMX2581 Sintetizador de frecuencia de banda ancha de 3,76 GHz con VCO integrado
    Modelo de simulación

    LMK04000 IBIS Model

    SNOM110.ZIP (52 KB) - IBIS Model
    Herramienta de diseño

    CLOCK-TREE-ARCHITECT — Software de programación de diseño de árbol de reloj

    Clock tree architect is a clock tree synthesis tool that streamlines your design process by generating clock tree solutions based on your system requirements. The tool pulls data from an extensive database of clocking products to generate a system-level multi-chip clocking solution.
    Herramienta de simulación

    PSPICE-FOR-TI — PSpice® para herramienta de diseño y simulación de TI

    PSpice® for TI is a design and simulation environment that helps evaluate functionality of analog circuits. This full-featured, design and simulation suite uses an analog analysis engine from Cadence®. Available at no cost, PSpice for TI includes one of the largest model libraries in the (...)
    Encapsulado Pines Símbolos CAD, huellas y modelos 3D
    WQFN (RHS) 48 Ultra Librarian

    Pedidos y calidad

    Información incluida:
    • RoHS
    • REACH
    • Marcado del dispositivo
    • Acabado de plomo/material de la bola
    • Clasificación de nivel de sensibilidad a la humedad (MSL) / reflujo máximo
    • Estimaciones de tiempo medio entre fallas (MTBF)/fallas en el tiempo (FIT)
    • Contenido del material
    • Resumen de calificaciones
    • Monitoreo continuo de confiabilidad
    Información incluida:
    • Lugar de fabricación
    • Lugar de ensamblaje

    Los productos recomendados pueden tener parámetros, módulos de evaluación o diseños de referencia relacionados con este producto de TI.

    Soporte y capacitación

    Foros de TI E2E™ con asistencia técnica de los ingenieros de TI

    El contenido lo proporcionan “tal como está” TI y los colaboradores de la comunidad y no constituye especificaciones de TI. Consulte los términos de uso.

    Si tiene preguntas sobre la calidad, el paquete o el pedido de productos de TI, consulte el soporte de TI. ​​​​​​​​​​​​​​

    Videos