ISO7840

アクティブ

最高絶縁定格、クワッドチャネル、4/0、強化絶縁型デジタル・アイソレータ

製品詳細

Rating Catalog Integrated isolated power No Isolation rating Reinforced Number of channels 4 Forward/reverse channels 4 forward / 0 reverse Default output High, Low Data rate (max) (Mbps) 100 Surge isolation voltage (VIOSM) (VPK) 12800 Transient isolation voltage (VIOTM) (VPK) 8000 Withstand isolation voltage (VISO) (Vrms) 5700 CMTI (min) (V/µs) 85000 Operating temperature range (°C) -55 to 125 Supply voltage (max) (V) 5.5 Supply voltage (min) (V) 2.25 Propagation delay time (typ) (µs) 0.0107 Current consumption per channel (DC) (typ) (mA) 0.88 Current consumption per channel (1 Mbps) (typ) (mA) 1.53 Creepage (min) (mm) 8, 14.5 Clearance (min) (mm) 8, 14.5
Rating Catalog Integrated isolated power No Isolation rating Reinforced Number of channels 4 Forward/reverse channels 4 forward / 0 reverse Default output High, Low Data rate (max) (Mbps) 100 Surge isolation voltage (VIOSM) (VPK) 12800 Transient isolation voltage (VIOTM) (VPK) 8000 Withstand isolation voltage (VISO) (Vrms) 5700 CMTI (min) (V/µs) 85000 Operating temperature range (°C) -55 to 125 Supply voltage (max) (V) 5.5 Supply voltage (min) (V) 2.25 Propagation delay time (typ) (µs) 0.0107 Current consumption per channel (DC) (typ) (mA) 0.88 Current consumption per channel (1 Mbps) (typ) (mA) 1.53 Creepage (min) (mm) 8, 14.5 Clearance (min) (mm) 8, 14.5
SOIC (DW) 16 106.09 mm² 10.3 x 10.3 SOIC (DWW) 16 177.675 mm² 10.3 x 17.25
  • Signaling Rate: Up to 100 Mbps
  • Wide Supply Range: 2.25 V to 5.5 V
  • 2.25-V to 5.5-V Level Translation
  • Wide Temperature Range: –55°C to +125°C
  • Low-Power Consumption, Typical 1.7 mA per Channel at 1 Mbps
  • Low Propagation Delay: 11 ns Typical
    (5-V Supplies)
  • Industry leading CMTI (Min): ±100 kV/µs
  • Robust Electromagnetic Compatibility (EMC)
  • System-Level ESD, EFT, and Surge Immunity
  • Low Emissions
  • Isolation Barrier Life: >40 Years
  • Wide Body SOIC-16 Package and Extra-Wide Body SOIC-16 Package Options
  • Safety and Regulatory Approvals:
    • 8000-VPK Reinforced Isolation per DIN V VDE V 0884-10 (VDE V 0884-10):2006-12
    • 5.7-kVRMS Isolation for 1 Minute per UL 1577
    • CSA Component Acceptance Notice 5A, IEC 60950-1 and IEC 60601-1 End Equipment Standards
    • CQC Certification per GB4943.1-2011
    • TUV Certification per EN 61010-1 and EN 60950-1
    • All DW Package Certifications Complete; DWW Package Certifications Complete per UL, VDE, TUV and Planned for CSA and CQC
  • Signaling Rate: Up to 100 Mbps
  • Wide Supply Range: 2.25 V to 5.5 V
  • 2.25-V to 5.5-V Level Translation
  • Wide Temperature Range: –55°C to +125°C
  • Low-Power Consumption, Typical 1.7 mA per Channel at 1 Mbps
  • Low Propagation Delay: 11 ns Typical
    (5-V Supplies)
  • Industry leading CMTI (Min): ±100 kV/µs
  • Robust Electromagnetic Compatibility (EMC)
  • System-Level ESD, EFT, and Surge Immunity
  • Low Emissions
  • Isolation Barrier Life: >40 Years
  • Wide Body SOIC-16 Package and Extra-Wide Body SOIC-16 Package Options
  • Safety and Regulatory Approvals:
    • 8000-VPK Reinforced Isolation per DIN V VDE V 0884-10 (VDE V 0884-10):2006-12
    • 5.7-kVRMS Isolation for 1 Minute per UL 1577
    • CSA Component Acceptance Notice 5A, IEC 60950-1 and IEC 60601-1 End Equipment Standards
    • CQC Certification per GB4943.1-2011
    • TUV Certification per EN 61010-1 and EN 60950-1
    • All DW Package Certifications Complete; DWW Package Certifications Complete per UL, VDE, TUV and Planned for CSA and CQC

The ISO7840x device is a high-performance, quad-channel digital isolator with a 8000-VPK isolation voltage. This device has reinforced isolation certifications according to VDE, CSA, CQC, and TUV. The isolator provides high electromagnetic immunity and low emissions at low-power consumption, while isolating CMOS or LVCMOS digital I/Os. Each isolation channel has a logic input and output buffer separated by a silicon-dioxide (SiO2) insulation barrier.

This device comes with enable pins that can be used to put the respective outputs in high impedance for multi-master driving applications and to reduce power consumption. The ISO7840 device has four forward and zero reverse-direction channels. If the input power or signal is lost, the default output is high for the ISO7840 device and low for the ISO7840F device. See the Device Functional Modes section for further details.

Used in conjunction with isolated power supplies, this device helps prevent noise currents on a data bus or other circuits from entering the local ground and interfering with or damaging sensitive circuitry. Through innovative chip design and layout techniques, electromagnetic compatibility of the ISO7840 device has been significantly enhanced to ease system-level ESD, EFT, surge, and emissions compliance.

The ISO7840 device is available in 16-pin SOIC wide-body (DW) and extra-wide body (DWW) packages.

The ISO7840x device is a high-performance, quad-channel digital isolator with a 8000-VPK isolation voltage. This device has reinforced isolation certifications according to VDE, CSA, CQC, and TUV. The isolator provides high electromagnetic immunity and low emissions at low-power consumption, while isolating CMOS or LVCMOS digital I/Os. Each isolation channel has a logic input and output buffer separated by a silicon-dioxide (SiO2) insulation barrier.

This device comes with enable pins that can be used to put the respective outputs in high impedance for multi-master driving applications and to reduce power consumption. The ISO7840 device has four forward and zero reverse-direction channels. If the input power or signal is lost, the default output is high for the ISO7840 device and low for the ISO7840F device. See the Device Functional Modes section for further details.

Used in conjunction with isolated power supplies, this device helps prevent noise currents on a data bus or other circuits from entering the local ground and interfering with or damaging sensitive circuitry. Through innovative chip design and layout techniques, electromagnetic compatibility of the ISO7840 device has been significantly enhanced to ease system-level ESD, EFT, surge, and emissions compliance.

The ISO7840 device is available in 16-pin SOIC wide-body (DW) and extra-wide body (DWW) packages.

ダウンロード 字幕付きのビデオを表示 ビデオ

技術資料

star =TI が選定したこの製品の主要ドキュメント
結果が見つかりませんでした。検索条件をクリアしてから、再度検索を試してください。
22 をすべて表示
種類 タイトル 最新の英語版をダウンロード 日付
* データシート ISO7840x High-Performance, 8000-VPK Reinforced Quad-Channel Digital Isolator データシート (Rev. B) PDF | HTML 2016年 4月 15日
証明書 VDE Certificate for Reinforced Isolation for DIN EN IEC 60747-17 (Rev. S) 2024年 2月 29日
アプリケーション・ノート Digital Isolator Design Guide (Rev. G) PDF | HTML 2023年 9月 13日
ホワイト・ペーパー Improve Your System Performance by Replacing Optocouplers with Digital Isolators (Rev. C) PDF | HTML 2023年 9月 7日
ホワイト・ペーパー Circuit Board Insulation Design According to IEC60664 for Motor Drive Apps PDF | HTML 2023年 8月 31日
証明書 CQC Certificate for ISOxxDWx (Rev. J) 2023年 3月 27日
証明書 CSA Certificate for ISO78xxDWx 2023年 3月 13日
証明書 TUV Certificate for Isolation Devices (Rev. K) 2022年 8月 5日
証明書 UL Certificate of Compliance File E181974 Vol 4 Sec 6 (Rev. P) 2022年 8月 5日
ホワイト・ペーパー Why are Digital Isolators Certified to Meet Electrical Equipment Standards? 2021年 11月 16日
ホワイト・ペーパー Distance Through Insulation: How Digital Isolators Meet Certification Requiremen PDF | HTML 2021年 6月 11日
EVM ユーザー ガイド (英語) Universal Digital Isolator Evaluation Module PDF | HTML 2021年 3月 4日
機能安全情報 Isolation in AC Motor Drives: Understanding the IEC 61800-5-1 Safety Standard (Rev. A) 2019年 9月 19日
Analog Design Journal Pushing the envelope with high-performance digital-isolation technology (Rev. A) 2018年 8月 22日
アプリケーション概要 Considerations for Selecting Digital Isolators 2018年 7月 24日
機能安全情報 Isolation in solar power converters: Understanding the IEC62109-1 safety standar (Rev. A) 2018年 5月 18日
Analog Design Journal How to reduce radiated emissions of digital isolators for systems with RF module 2018年 3月 26日
アプリケーション・ノート Isolation Glossary (Rev. A) 2017年 9月 19日
ホワイト・ペーパー ACモーター・ドライブの絶縁: IEC 61800-5-1 安全規格の理解 最新英語版 (Rev.A) 2017年 6月 19日
Analog Design Journal 4Q 2015 Analog Applications Journal 2015年 10月 30日
Analog Design Journal Pushing the envelope with high-performance digital-isolation technology 2015年 10月 30日
EVM ユーザー ガイド (英語) ISO784xx Quad-Channel Digital Isolator EVM User Guide 2014年 10月 17日

設計および開発

その他のアイテムや必要なリソースを参照するには、以下のタイトルをクリックして詳細ページをご覧ください。

評価ボード

DIGI-ISO-EVM — ユニバーサル・デジタル・アイソレータ評価モジュール

DIGI-ISO-EVM は、以下の 5 種類のパッケージのいずれかに封止されている、TI のシングルチャネル、デュアルチャネル、トリプルチャネル、クワッドチャネル、または 6 チャネル デジタル アイソレータ デバイスの評価に使用できる評価基板です。幅の狭い 8 ピン SOIC (D)、幅の広い 8 ピン SOIC (DWV)、幅の広い 16 ピン SOIC (DW)、超幅広 16 ピン SOIC (DWW)、16 ピン QSOP (DBQ) の各パッケージ。この評価基板 (EVM) は十分な数の Berg ピン (...)

ユーザー ガイド: PDF | HTML
評価ボード

ISO7842-EVM — 高イミュニティ、5.7kVRMS 強化絶縁、4 チャネル 2/2 デジタル・アイソレータ評価モジュール

The ISO7842 provides galvanic isolation up to 5700 VRMS for 1 minute per UL and 8000 VPK per VDE. This device has four isolated channels comprised of a logic input and output buffer separated by a silicon dioxide (SiO2) insulation barrier. Used in conjunction with isolated power supplies, this (...)

ユーザー ガイド: PDF
シミュレーション・モデル

ISO7840 IBIS Model (Rev. A)

SLLM281A.ZIP (52 KB) - IBIS Model
シミュレーション・モデル

ISO7840F IBIS Model (Rev. A)

SLLM282A.ZIP (52 KB) - IBIS Model
リファレンス・デザイン

TIDA-01037 — SNR とサンプル・レートを最大化する 20 ビット、1MSPS アイソレータの最適化されたデータ・アクイジションのリファレンス・デザイン

TIDA-01037 は 20 ビット、1MSPS の絶縁型アナログ入力データ・アクイジションのリファレンス・デザインです。2 個の異なるアイソレータ・デバイスを使用し、シグナル・チェーンの SNR とサンプル・レート性能を最大化します。ADC サンプリング・クロックなど低ジッタを必要とする信号の場合は TI の ISO73xx 低ジッタ・デバイス・ファミリが使用されますが、TI の高速 ISO78xx デバイス・ファミリは、データ・サンプル・レートを最大化するために使用されます。これら 2 (...)
設計ガイド: PDF
回路図: PDF
リファレンス・デザイン

TIDA-01035 — 最大 SNR とサンプル・レートのためにジッタを最適化する 20 ビット絶縁型データ・アクイジションのリファレンス・デザイン

The TIDA-01035 is a 20-bit, 1 MSPS isolated analog input data acquisition reference design demonstrating how to resolve and optimize performance challenges typical of digitally isolated data acquisition systems.
  • Significantly improves high frequency AC signal chain performance (SNR  and THD) by (...)
設計ガイド: PDF
回路図: PDF
リファレンス・デザイン

TIDA-00732 — 最大の SNR とサンプリング・レートを達成する 18 ビット、2Msps 絶縁型データ・アクイジションのリファレンス・デザイン

この「最大 SNR / サンプリング・レートを実現する 18 ビット、2Msps 絶縁型データ・アクイジションのリファレンス・デザイン」は、絶縁型データ・アクイジション・システムの設計で一般的に発生する、性能の制限に関する技術的課題の解消を可能にします。
  • デジタル・アイソレータに起因する伝搬遅延を最小化し、サンプリング・レートを最大化
  • デジタル・アイソレータに起因する ADC サンプリング・クロック・ジッタを効率的に軽減し、高周波 AC シグナル・チェーンの性能(SNR)を最大化
設計ガイド: PDF
回路図: PDF
パッケージ ピン数 CAD シンボル、フットプリント、および 3D モデル
SOIC (DW) 16 Ultra Librarian
SOIC (DWW) 16 Ultra Librarian

購入と品質

記載されている情報:
  • RoHS
  • REACH
  • デバイスのマーキング
  • リード端子の仕上げ / ボールの原材料
  • MSL 定格 / ピーク リフロー
  • MTBF/FIT 推定値
  • 使用原材料
  • 認定試験結果
  • 継続的な信頼性モニタ試験結果
記載されている情報:
  • ファブの拠点
  • 組み立てを実施した拠点

推奨製品には、この TI 製品に関連するパラメータ、評価基板、またはリファレンス デザインが存在する可能性があります。

サポートとトレーニング

TI E2E™ フォーラムでは、TI のエンジニアからの技術サポートを提供

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください。

TI 製品の品質、パッケージ、ご注文に関するお問い合わせは、TI サポートをご覧ください。​​​​​​​​​​​​​​

ビデオ