データシート
この製品には新バージョンがあります。
比較対象デバイスと類似の機能
TPS54310
- 60mΩ MOSFET スイッチにより、3A のソースまたはシンク電流を高効率で連続出力
- 出力電圧は最低 0.9V まで 1% 精度で可変
- 外部補償による設計の柔軟性
- 高速過渡応答
- 広い PWM 周波数:固定 350kHz、550kHz、または 280kHz~700kHz の範囲で可変
- ピーク電流制限とサーマル・シャットダウンにより負荷を保護
- 統合されたソリューションで基板面積と部品数を削減
TI の DC/DC レギュレータ・ファミリの一製品である TPS54310 低入力電圧、大出力電流同期整流降圧型 PWM コンバータは、必要なアクティブ部品をすべて統合しています。一覧の特長とともに、過渡条件で高い性能を発揮する真の高性能電圧エラー・アンプ、入力電圧が 3V に達するまでスタートアップを阻止する低電圧誤動作防止回路、内部的または外部的に設定される突入電流制限用スロースタート回路、プロセッサ/ロジックのリセット、フォルト通知、電源シーケンシングに便利なパワー・グッド出力を 1 チップに内蔵しています。
TPS54310 デバイスは、熱的に強化された 20 ピンの HTSSOP (PWP) PowerPAD™パッケージで供給され、かさばるヒートシンクが不要です。TI は評価モジュールを提供し、短い機器開発サイクルに対応して高性能電源を素早く設計できるように支援しています。
技術資料
結果が見つかりませんでした。検索条件をクリアしてから、再度検索を試してください。
7 をすべて表示 種類 | タイトル | 最新の英語版をダウンロード | 日付 | |||
---|---|---|---|---|---|---|
* | データシート | TPS54310 3V~6V 入力 3A 出力、FET 内蔵の同期整流降圧型 PWM スイッチャ データシート (Rev. F 翻訳版) | PDF | HTML | 英語版 (Rev.F) | PDF | HTML | 2019年 6月 7日 |
製品概要 | TPS54310 製品概要 | 2008年 7月 24日 | ||||
Analog Design Journal | 今日のマルチレールFPGAおよびDSPへの電源供給、第2部 | 2008年 4月 2日 | ||||
アプリケーション・ノート | Power for V5’s Transceiver using DC/DC Converters with Integrated FETs | 2007年 9月 4日 | ||||
ユーザー・ガイド | TPS54310EVM、3A 外部補償 DC/DC コンバータ評価モジュール | 英語版 | 2006年 11月 6日 | |||
アプリケーション・ノート | Using 3.3-V Signals for Spartan-3 Configuration and JTAG Ports (Rev. A) | 2004年 4月 13日 | ||||
アプリケーション・ノート | Designing with the TPS54310 Synchronous Buck Regulator | 2001年 12月 7日 |
設計および開発
その他のアイテムや必要なリソースを参照するには、以下のタイトルをクリックして詳細ページをご覧ください。
評価ボード
TPS54310EVM — 3 A、3~6 Vin DC/DC コンバータ、調整可能出力、最小出力 0.9 V
The TPS54310EVM kit allows the designer to easily evaluate the TPS54310 synchronous buck DC/DC converter with integrated 3A continuous power MOSFETs. The input range is 3-6V and the output voltage is adjustable down to 0.9V (module present to 3.3V). Other voltages are possible by changing a (...)
シミュレーション・モデル
TPS54310 TINA-TI Average Reference Design
SGLM020.TSC (717 KB) - TINA-TI Reference Design
シミュレーション・モデル
TPS54310 TINA-TI Transient Reference Design
SLIM179.TSC (75 KB) - TINA-TI Reference Design
シミュレーション・モデル
TPS54310 Unencrypted PSpice Average Model Package (Rev. A)
SGLM010A.ZIP (361 KB) - PSpice Model
シミュレーション・モデル
TPS54310 Unencrypted PSpice Transient Model Package (Rev. A)
SLIM148A.ZIP (49 KB) - PSpice Model
パッケージ | ピン数 | CAD シンボル、フットプリント、および 3D モデル |
---|---|---|
HTSSOP (PWP) | 20 | Ultra Librarian |
購入と品質
記載されている情報:
- RoHS
- REACH
- デバイスのマーキング
- リード端子の仕上げ / ボールの原材料
- MSL 定格 / ピーク リフロー
- MTBF/FIT 推定値
- 使用原材料
- 認定試験結果
- 継続的な信頼性モニタ試験結果
記載されている情報:
- ファブの拠点
- 組み立てを実施した拠点