ホーム パワー・マネージメント ゲート・ドライバ 絶縁型ゲート・ドライバ

UCC21540

アクティブ

デュアル入力、DT ピン採用、DW または DWK パッケージ封止、8V UVLO 機能搭載、5.7kVrms、4A/6A、デュアルチャネル絶縁型ゲート・ドライバ

この製品には新バージョンがあります。

open-in-new 代替品と比較
比較対象デバイスのアップグレード版機能を搭載した、ドロップイン代替製品
UCC21550 アクティブ IGBT 向け、DIS ピンと DT ピン搭載、‌4A/6A、5kVRMS、デュアルチャネル絶縁型ゲート ドライバ Improved CMTI, faster VDD startup

製品詳細

Number of channels 2 Isolation rating Reinforced Withstand isolation voltage (VISO) (Vrms) 5700 Working isolation voltage (VIOWM) (Vrms) 1414 Transient isolation voltage (VIOTM) (VPK) 8000 Power switch GaNFET, IGBT, MOSFET Peak output current (A) 6 Features Disable, Programmable dead time Output VCC/VDD (max) (V) 18 Output VCC/VDD (min) (V) 9.2 Input supply voltage (min) (V) 3 Input supply voltage (max) (V) 5.5 Propagation delay time (µs) 0.028 Input threshold CMOS, TTL Operating temperature range (°C) -40 to 125 Rating Catalog Bootstrap supply voltage (max) (V) 1414 Rise time (ns) 5 Fall time (ns) 6 Undervoltage lockout (typ) (V) 8
Number of channels 2 Isolation rating Reinforced Withstand isolation voltage (VISO) (Vrms) 5700 Working isolation voltage (VIOWM) (Vrms) 1414 Transient isolation voltage (VIOTM) (VPK) 8000 Power switch GaNFET, IGBT, MOSFET Peak output current (A) 6 Features Disable, Programmable dead time Output VCC/VDD (max) (V) 18 Output VCC/VDD (min) (V) 9.2 Input supply voltage (min) (V) 3 Input supply voltage (max) (V) 5.5 Propagation delay time (µs) 0.028 Input threshold CMOS, TTL Operating temperature range (°C) -40 to 125 Rating Catalog Bootstrap supply voltage (max) (V) 1414 Rise time (ns) 5 Fall time (ns) 6 Undervoltage lockout (typ) (V) 8
SOIC (DW) 16 106.09 mm² 10.3 x 10.3 SOIC (DWK) 14 106.09 mm² 10.3 x 10.3
  • 広幅ボディのパッケージ オプション
    • DW SOIC-16:UCC21520 とピン互換
    • DWK SOIC-14:3.3mm のチャネル間隔
  • 最大 4A/6A のピーク ソース / シンク出力
  • 最大 18V の VDD 出力駆動電源
    • 5V および 8V VDD UVLO オプション
  • 125V/ns を超える CMTI
  • スイッチング パラメータ:
    • 伝搬遅延時間:33ns (代表値)
    • 最大パルス幅歪み:6ns
    • 最大 VDD 電源オン遅延:10µs
  • 抵抗によりデッド タイムをプログラム可能
  • TTL および CMOS 互換の入力
  • 安全関連認証 (予定):
    • DIN EN IEC 60747-17 (VDE 0884-17) に準拠した強化絶縁耐圧:8000VPK
    • UL 1577 に準拠した絶縁耐圧:5700VRMS (1 分間)
    • GB4943.1-2022 準拠の CQC 認証
  • 広幅ボディのパッケージ オプション
    • DW SOIC-16:UCC21520 とピン互換
    • DWK SOIC-14:3.3mm のチャネル間隔
  • 最大 4A/6A のピーク ソース / シンク出力
  • 最大 18V の VDD 出力駆動電源
    • 5V および 8V VDD UVLO オプション
  • 125V/ns を超える CMTI
  • スイッチング パラメータ:
    • 伝搬遅延時間:33ns (代表値)
    • 最大パルス幅歪み:6ns
    • 最大 VDD 電源オン遅延:10µs
  • 抵抗によりデッド タイムをプログラム可能
  • TTL および CMOS 互換の入力
  • 安全関連認証 (予定):
    • DIN EN IEC 60747-17 (VDE 0884-17) に準拠した強化絶縁耐圧:8000VPK
    • UL 1577 に準拠した絶縁耐圧:5700VRMS (1 分間)
    • GB4943.1-2022 準拠の CQC 認証

UCC2154x は、MOSFET、IGBT、GaN パワー トランジスタを駆動するために最大 4A/6A のピーク電流をソース / シンクするように設計されたデュアル チャネル絶縁型ゲート ドライバ ファミリです。DWK パッケージの UCC2154x では、より高いバス電圧に対応するため、最小チャネル間隔を 3.3mm に広げています。

UCC2154x ファミリは、2 つのローサイド ドライバ、2 つのハイサイド ドライバ、または 1 つのハーフ ブリッジ ドライバとして構成可能です。入力側は、5.7kVRMS の絶縁バリアによって 2 つの出力ドライバと分離されており、同相過渡耐性 (CMTI) は 125V/ns 以上です。

保護機能として、抵抗によりプログラム可能なデッド タイム、両方の出力を同時にシャットダウンするディセーブル機能、入力ピンでの最大 -5V、50ns までのスパイクに対する負電圧耐性があります。すべての電源が UVLO 機能を備えています。

UCC2154x は、MOSFET、IGBT、GaN パワー トランジスタを駆動するために最大 4A/6A のピーク電流をソース / シンクするように設計されたデュアル チャネル絶縁型ゲート ドライバ ファミリです。DWK パッケージの UCC2154x では、より高いバス電圧に対応するため、最小チャネル間隔を 3.3mm に広げています。

UCC2154x ファミリは、2 つのローサイド ドライバ、2 つのハイサイド ドライバ、または 1 つのハーフ ブリッジ ドライバとして構成可能です。入力側は、5.7kVRMS の絶縁バリアによって 2 つの出力ドライバと分離されており、同相過渡耐性 (CMTI) は 125V/ns 以上です。

保護機能として、抵抗によりプログラム可能なデッド タイム、両方の出力を同時にシャットダウンするディセーブル機能、入力ピンでの最大 -5V、50ns までのスパイクに対する負電圧耐性があります。すべての電源が UVLO 機能を備えています。

ダウンロード 字幕付きのビデオを表示 ビデオ

お客様が関心を持ちそうな類似品

open-in-new 代替品と比較
比較対象デバイスと同等の機能で、ピン互換製品
UCC21542 アクティブ 8V UVLO 機能搭載、3.3mm のチャネル相互間距離オプション、5.7kVrms、4A/6A、デュアルチャネル絶縁型ゲート・ドライバ Non-Programmable deadtime version

技術資料

star =TI が選定したこの製品の主要ドキュメント
結果が見つかりませんでした。検索条件をクリアしてから、再度検索を試してください。
21 をすべて表示
種類 タイトル 最新の英語版をダウンロード 日付
* データシート UCC2154x 3.3mm のチャネル間隔を確保した 強化絶縁型デュアル チャネル ゲート ドライバ データシート (Rev. E 翻訳版) PDF | HTML 英語版 (Rev.E) PDF | HTML 2024年 12月 26日
証明書 VDE Certificate for Reinforced Isolation for DIN EN IEC 60747-17 (Rev. U) 2025年 1月 8日
ホワイト・ペーパー 高信頼性と低コストを両立させる絶縁技術により高電圧設計の様々な課題を解決 (Rev. C 翻訳版) PDF | HTML 英語版 (Rev.C) PDF | HTML 2024年 5月 16日
ホワイト・ペーパー 신뢰할 수 있는 합리적 가격대의 절연 기술 개발과 관련한 고전압 설계 문제의 해결 (Rev. C) PDF | HTML 2024年 5月 16日
ホワイト・ペーパー アイソレータの故障モードについて (Rev. B 翻訳版) PDF | HTML 英語版 (Rev.B) PDF | HTML 2024年 4月 15日
ホワイト・ペーパー 以可靠且經濟實惠的隔離技術解決高電壓設計挑戰 (Rev. C) PDF | HTML 2024年 3月 7日
アプリケーション・ノート Impact of Narrow Pulse Widths in Gate Driver Circuits (Rev. A) PDF | HTML 2024年 1月 25日
証明書 UCC21540 CQC Certificate of Product Certification 2023年 8月 17日
アプリケーション概要 The Use and Benefits of Ferrite Beads in Gate Drive Circuits PDF | HTML 2021年 12月 16日
証明書 FPPT2 - Nonoptical Isolating Devices UL 1577 Certificate of Compliance 2021年 10月 26日
証明書 CQC19001226951 2021年 2月 5日
試験報告書 Peak Efficiency at 99%, 585-W High-Voltage Buck Reference Design 2020年 4月 24日
アプリケーション概要 External Gate Resistor Selection Guide (Rev. A) 2020年 2月 28日
アプリケーション概要 Understanding Peak IOH and IOL Currents (Rev. A) 2020年 2月 28日
証明書 UL Certification E181974 Vol 4. Sec 9 (Rev. A) 2019年 7月 22日
ユーザー・ガイド Gate Drive Voltage vs. Efficiency 2019年 4月 25日
ホワイト・ペーパー Impact of an isolated gate driver (Rev. A) 2019年 2月 20日
EVM ユーザー ガイド (英語) Using the UCC21540EVM 2018年 7月 27日
ホワイト・ペーパー Driving the future of HEV/EV with high-voltage solutions (Rev. B) 2018年 5月 16日
ホワイト・ペーパー Cities grow smarter through innovative semiconductor technologies 2017年 7月 7日
アプリケーション・ノート UCC21520, a Universal Isolated Gate Driver with Fast Dynamic Response (Rev. A) PDF | HTML 2016年 7月 5日

設計および開発

その他のアイテムや必要なリソースを参照するには、以下のタイトルをクリックして詳細ページをご覧ください。

評価ボード

UCC21540EVM — チャネル間に 3.3mm のスペースを確保した 5.0kVrms 絶縁型デュアル・チャネル・ゲート・ドライバの評価モジュール

UCC21540EVM is designed for evaluating UCC21540, which is an isolated dual-channel gate driver with 4-A source and 6-A sink peak current capability. This EVM serves as a reference design for driving power MOSFETs with up to 18V drive voltage, UCC21540 pin function identification, components (...)
ユーザー ガイド: PDF
シミュレーション・モデル

UCC21540 PSpice Transient Model

SLUM656.ZIP (19 KB) - PSpice Model
シミュレーション・ツール

PSPICE-FOR-TI — TI Design / シミュレーション・ツール向け PSpice®

PSpice® for TI は、各種アナログ回路の機能評価に役立つ、設計とシミュレーション向けの環境です。設計とシミュレーションに適したこのフル機能スイートは、Cadence® のアナログ分析エンジンを使用しています。PSpice for TI は無償で使用でき、アナログや電源に関する TI の製品ラインアップを対象とする、業界でも有数の大規模なモデル・ライブラリが付属しているほか、選択された一部のアナログ動作モデルも利用できます。

設計とシミュレーション向けの環境である PSpice for TI (...)

多くの TI リファレンス デザインには、UCC21540 があります。

TI のリファレンス デザイン セレクション ツールを使用すると、開発中のアプリケーションやパラメータとの適合度が最も高いデザインの確認と特定を進めることができます。

パッケージ ピン数 CAD シンボル、フットプリント、および 3D モデル
SOIC (DW) 16 Ultra Librarian
SOIC (DWK) 14 Ultra Librarian

購入と品質

記載されている情報:
  • RoHS
  • REACH
  • デバイスのマーキング
  • リード端子の仕上げ / ボールの原材料
  • MSL 定格 / ピーク リフロー
  • MTBF/FIT 推定値
  • 使用原材料
  • 認定試験結果
  • 継続的な信頼性モニタ試験結果
記載されている情報:
  • ファブの拠点
  • 組み立てを実施した拠点

推奨製品には、この TI 製品に関連するパラメータ、評価基板、またはリファレンス デザインが存在する可能性があります。

サポートとトレーニング

TI E2E™ フォーラムでは、TI のエンジニアからの技術サポートを提供

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください。

TI 製品の品質、パッケージ、ご注文に関するお問い合わせは、TI サポートをご覧ください。​​​​​​​​​​​​​​

ビデオ