ホーム インターフェイス PCIe、SAS、SATA IC

XIO2001

アクティブ

PCI Express® (PCIe®) から PCI バスへの変換ブリッジ

製品詳細

Type Bridge Protocols PCIe Applications PCIe Number of channels 4 Speed (max) (Gbpp) 2.5 Supply voltage (V) 1.5, 3.3 Rating Catalog Operating temperature range (°C) -40 to 85
Type Bridge Protocols PCIe Applications PCIe Number of channels 4 Speed (max) (Gbpp) 2.5 Supply voltage (V) 1.5, 3.3 Rating Catalog Operating temperature range (°C) -40 to 85
HTQFP (PNP) 128 256 mm² 16 x 16 NFBGA (ZAJ) 144 49 mm² 7 x 7 NFBGA (ZWS) 169 144 mm² 12 x 12
  • フル ×1 PCI Express™ スループット
  • 「PCI Express to PCI/PCI-X Bridge Specification」リビジョン 1.0 に完全準拠
  • 「PCI Express Base Specification」リビジョン 2.0 に完全準拠
  • 「PCI Local Bus Specification」リビジョン 2.3 に完全準拠
  • ECRC サポートなど、PCI Express の高度なエラー報告機能
  • D1、D2、D3 hot、D3 cold をサポート
  • アクティブ状態リンクのパワー・マネージメントにより、L0 と L1 の両方の状態を使用して PCI Express リンクのパケット・アクティビティがアイドルのときに電力を節約できます
  • ウェイク・イベントとビーコンのサポート
  • PCI Express データ・ポイズニングおよび PCI バス・パリティ・エラーなどのエラー転送
  • 100MHz の差動 PCI Express 共通リファレンス・クロックまたは 125MHz のシングルエンド・リファレンス・クロックを使用
  • オプションのスペクトラム拡散リファレンス・クロックがサポートされています
  • トランザクション・レイテンシを最小限に抑える堅牢なパイプライン・アーキテクチャ
  • フル PCI ローカル・バス 66MHz/32 ビットのスループット
  • 内部構成可能な 2 レベル優先順位設定方式により、6 つの下位 PCI バス・マスタをサポート
  • 最大 6 つの外部 PCI マスタをサポートする内部 PCI アービタ
  • シリアル IRQ 割り込み用の高度な PCI Express メッセージ信号割り込み生成
  • 外部 PCI バス・アービタ・オプション
  • PCI Bus LOCK サポート
  • 製造試験の JTAG/BS
  • PCI-Express CLKREQ サポート
  • クロック実行および電源オーバーライドのサポート
  • 6 つのバッファ付き PCI クロック出力 (25MHz、33MHz、50MHz、66MHz)
  • PCI バス・インターフェイスの 3.3V および 5.0V (5.0V で 25MHz または 33MHz のみ) 許容誤差オプション
  • 主電源がオフのときは V AUX のみの消費電力となる AUX パワー・スイッチを内蔵
  • 5 つの 3.3V、マルチファンクション、汎用 I/O 端子
  • アドイン・カードの PCI Express のパワー・バジェット / 制限拡張をサポートしているメモリマップ EEPROM シリアル・バス・コントローラ
  • コンパクトなフットプリント、鉛フリー 144 ボール、ZAJ nFBGA、鉛フリー 169 ボール ZWS nFBGA、PowerPAD™ HTQFP 128 ピン PNP パッケージ
  • フル ×1 PCI Express™ スループット
  • 「PCI Express to PCI/PCI-X Bridge Specification」リビジョン 1.0 に完全準拠
  • 「PCI Express Base Specification」リビジョン 2.0 に完全準拠
  • 「PCI Local Bus Specification」リビジョン 2.3 に完全準拠
  • ECRC サポートなど、PCI Express の高度なエラー報告機能
  • D1、D2、D3 hot、D3 cold をサポート
  • アクティブ状態リンクのパワー・マネージメントにより、L0 と L1 の両方の状態を使用して PCI Express リンクのパケット・アクティビティがアイドルのときに電力を節約できます
  • ウェイク・イベントとビーコンのサポート
  • PCI Express データ・ポイズニングおよび PCI バス・パリティ・エラーなどのエラー転送
  • 100MHz の差動 PCI Express 共通リファレンス・クロックまたは 125MHz のシングルエンド・リファレンス・クロックを使用
  • オプションのスペクトラム拡散リファレンス・クロックがサポートされています
  • トランザクション・レイテンシを最小限に抑える堅牢なパイプライン・アーキテクチャ
  • フル PCI ローカル・バス 66MHz/32 ビットのスループット
  • 内部構成可能な 2 レベル優先順位設定方式により、6 つの下位 PCI バス・マスタをサポート
  • 最大 6 つの外部 PCI マスタをサポートする内部 PCI アービタ
  • シリアル IRQ 割り込み用の高度な PCI Express メッセージ信号割り込み生成
  • 外部 PCI バス・アービタ・オプション
  • PCI Bus LOCK サポート
  • 製造試験の JTAG/BS
  • PCI-Express CLKREQ サポート
  • クロック実行および電源オーバーライドのサポート
  • 6 つのバッファ付き PCI クロック出力 (25MHz、33MHz、50MHz、66MHz)
  • PCI バス・インターフェイスの 3.3V および 5.0V (5.0V で 25MHz または 33MHz のみ) 許容誤差オプション
  • 主電源がオフのときは V AUX のみの消費電力となる AUX パワー・スイッチを内蔵
  • 5 つの 3.3V、マルチファンクション、汎用 I/O 端子
  • アドイン・カードの PCI Express のパワー・バジェット / 制限拡張をサポートしているメモリマップ EEPROM シリアル・バス・コントローラ
  • コンパクトなフットプリント、鉛フリー 144 ボール、ZAJ nFBGA、鉛フリー 169 ボール ZWS nFBGA、PowerPAD™ HTQFP 128 ピン PNP パッケージ

XIO2001 は、「PCI Express to PCI/PCI-X Bridge Specification」リビジョン 1.0 に完全準拠した、単一機能 PCI Express から PCI への変換ブリッジです。 ダウンストリーム・トラフィックの場合、ブリッジは同時に最大 8 つの投稿トランザクションと 4 つの非投稿トランザクションをサポートします。アップストリーム・トラフィックの場合、最大 6 つの投稿トランザクションと 4 つの非投稿トランザクションが同時にサポートされます。

PCI Expressインターフェイスは、「PCI Express Base Specification」リビジョン 2.0 に完全準拠しています。

PCI Express インターフェイスは、各方向で同時に 250MB/秒のフル・パケット・スループットで動作する ×1 リンクをサポートしています。また、このブリッジは、「PCI Express Base Specification」で定義されている拡張 CRC (ECRC) などの高度なエラー報告機能もサポートしています。 これらの機能を最大限に活用するには、補助的なファームウェアまたはソフトウェアが必要です。

XIO2001 は、「PCI Express to PCI/PCI-X Bridge Specification」リビジョン 1.0 に完全準拠した、単一機能 PCI Express から PCI への変換ブリッジです。 ダウンストリーム・トラフィックの場合、ブリッジは同時に最大 8 つの投稿トランザクションと 4 つの非投稿トランザクションをサポートします。アップストリーム・トラフィックの場合、最大 6 つの投稿トランザクションと 4 つの非投稿トランザクションが同時にサポートされます。

PCI Expressインターフェイスは、「PCI Express Base Specification」リビジョン 2.0 に完全準拠しています。

PCI Express インターフェイスは、各方向で同時に 250MB/秒のフル・パケット・スループットで動作する ×1 リンクをサポートしています。また、このブリッジは、「PCI Express Base Specification」で定義されている拡張 CRC (ECRC) などの高度なエラー報告機能もサポートしています。 これらの機能を最大限に活用するには、補助的なファームウェアまたはソフトウェアが必要です。

ダウンロード 字幕付きのビデオを表示 ビデオ

技術資料

star =TI が選定したこの製品の主要ドキュメント
結果が見つかりませんでした。検索条件をクリアしてから、再度検索を試してください。
5 をすべて表示
種類 タイトル 最新の英語版をダウンロード 日付
* データシート XIO2001 PCI Express/PCI バス変換ブリッジ データシート (Rev. J 翻訳版) PDF | HTML 英語版 (Rev.J) PDF | HTML 2023年 5月 17日
* エラッタ XIO2001 Errata (Rev. B) 2012年 12月 17日
アプリケーション・ノート XIO2001 Implementation Guide. (Rev. D) 2014年 6月 19日
EVM ユーザー ガイド (英語) XIO2001 EVM User Guide (Rev. B) 2014年 6月 12日
アプリケーション・ノート XIO2000A to XIO2001 Change Document 2009年 5月 28日

設計および開発

その他のアイテムや必要なリソースを参照するには、以下のタイトルをクリックして詳細ページをご覧ください。

評価ボード

XIO2001EVM — XIO2001 の評価モジュール

The XIO2001EVM evaluation module (EVM) implements a peripheral component interconnect (PCI) express to PCI bridge circuit using the Texas Instruments XIO2001 PCI Express® (PCIe) to PCI bus translation bridge. Designed as a half-width x1 PCIe add-in card, the (...)

ユーザー ガイド: PDF
サポート・ソフトウェア

SCPC009 XIO2001 Performance Tuner

サポート対象の製品とハードウェア

サポート対象の製品とハードウェア

製品
PCIe、SAS、SATA IC
XIO2001 PCI Express® (PCIe®) から PCI バスへの変換ブリッジ
シミュレーション・モデル

IBIS Model of XIO2001 (ZAJ Package)

SCPM017.ZIP (96 KB) - IBIS Model
シミュレーション・モデル

IBIS Model of XIO2001 (ZGU Package)

SCPM016.ZIP (96 KB) - IBIS Model
シミュレーション・モデル

XIO2001 BSDL Model (Rev. A)

SCPM019A.ZIP (4 KB) - BSDL Model
シミュレーション・ツール

PSPICE-FOR-TI — TI Design / シミュレーション・ツール向け PSpice®

PSpice® for TI は、各種アナログ回路の機能評価に役立つ、設計とシミュレーション向けの環境です。設計とシミュレーションに適したこのフル機能スイートは、Cadence® のアナログ分析エンジンを使用しています。PSpice for TI は無償で使用でき、アナログや電源に関する TI の製品ラインアップを対象とする、業界でも有数の大規模なモデル・ライブラリが付属しているほか、選択された一部のアナログ動作モデルも利用できます。

設計とシミュレーション向けの環境である PSpice for TI (...)
シミュレーション・ツール

TINA-TI — SPICE ベースのアナログ・シミュレーション・プログラム

TINA-TI は、DC 解析、過渡解析、周波数ドメイン解析など、SPICE の標準的な機能すべてを搭載しています。TINA には多彩な後処理機能があり、結果を必要なフォーマットにすることができます。仮想計測機能を使用すると、入力波形を選択し、回路ノードの電圧や波形を仮想的に測定することができます。TINA の回路キャプチャ機能は非常に直観的であり、「クイックスタート」を実現できます。

TINA-TI をインストールするには、約 500MB が必要です。インストールは簡単です。必要に応じてアンインストールも可能です。(そのようなことはないと思いますが)

TINA は DesignSoft (...)

ユーザー ガイド: PDF
英語版 (Rev.A): PDF
パッケージ ピン数 CAD シンボル、フットプリント、および 3D モデル
HTQFP (PNP) 128 Ultra Librarian
NFBGA (ZAJ) 144 Ultra Librarian
NFBGA (ZWS) 169 Ultra Librarian

購入と品質

記載されている情報:
  • RoHS
  • REACH
  • デバイスのマーキング
  • リード端子の仕上げ / ボールの原材料
  • MSL 定格 / ピーク リフロー
  • MTBF/FIT 推定値
  • 使用原材料
  • 認定試験結果
  • 継続的な信頼性モニタ試験結果
記載されている情報:
  • ファブの拠点
  • 組み立てを実施した拠点

推奨製品には、この TI 製品に関連するパラメータ、評価基板、またはリファレンス デザインが存在する可能性があります。

サポートとトレーニング

TI E2E™ フォーラムでは、TI のエンジニアからの技術サポートを提供

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください。

TI 製品の品質、パッケージ、ご注文に関するお問い合わせは、TI サポートをご覧ください。​​​​​​​​​​​​​​

ビデオ