LF256
- Advantages
- Replace Expensive Hybrid and Module FET
Op Amps - Rugged JFETs Allow Blow-Out Free Handling
Compared With MOSFET Input Devices - Excellent for Low Noise Applications Using
Either High or Low Source Impedance–Very
Low 1/f Corner - Offset Adjust Does Not Degrade Drift or
Common-Mode Rejection as in Most
Monolithic Amplifiers - New Output Stage Allows Use of Large
Capacitive Loads (5,000 pF) Without Stability
Problems - Internal Compensation and Large Differential
Input Voltage Capability
- Replace Expensive Hybrid and Module FET
- Common Features
- Low Input Bias Current: 30 pA
- Low Input Offset Current: 3 pA
- High Input Impedance: 1012 Ω
- Low Input Noise Current: 0.01 pA/√Hz
- High Common-Mode Rejection Ratio: 100 dB
- Large DC Voltage Gain: 106 dB
- Uncommon Features
- Extremely Fast Settling Time to 0.01%:
- 4 µs for the LFx55 devices
- 1.5 µs for the LFx56
- 1.5 µs for the LFx57 (AV = 5)
- Fast Slew Rate:
- 5 V/µs for the LFx55
- 12 V/µs for the LFx56
- 50 V/µs for the LFx57 (AV = 5)
- Wide Gain Bandwidth:
- 2.5 MHz for the LFx55 devices
- 5 MHz for the LFx56
- 20 MHz for the LFx57 (AV = 5)
- Low Input Noise Voltage:
- 20 nV/√Hz for the LFx55
- 12 nV/√Hz for the LFx56
- 12 nV/√Hz for the LFx57 (AV = 5)
- Extremely Fast Settling Time to 0.01%:
The LFx5x devices are the first monolithic JFET input operational amplifiers to incorporate well-matched, high-voltage JFETs on the same chip with standard bipolar transistors (BI-FET™ Technology). These amplifiers feature low input bias and offset currents/low offset voltage and offset voltage drift, coupled with offset adjust, which does not degrade drift or common-mode rejection. The devices are also designed for high slew rate, wide bandwidth, extremely fast settling time, low voltage and current noise and a low 1/f noise corner.
기술 자료
검색된 결과가 없습니다. 검색어를 지우고 다시 시도하십시오.
2개 모두 보기 유형 | 직함 | 날짜 | ||
---|---|---|---|---|
* | Data sheet | LFx5x JFET Input Operational Amplifiers datasheet (Rev. D) | PDF | HTML | 2015/11/30 |
E-book | The Signal e-book: A compendium of blog posts on op amp design topics | 2017/03/28 |
설계 및 개발
추가 조건 또는 필수 리소스는 사용 가능한 경우 아래 제목을 클릭하여 세부 정보 페이지를 확인하세요.
계산 툴
ANALOG-ENGINEER-CALC — 아날로그 엔지니어의 계산기
The Analog Engineer’s Calculator is designed to speed up many of the repetitive calculations that analog circuit design engineers use on a regular basis. This PC-based tool provides a graphical interface with a list of various common calculations ranging from setting op-amp gain with feedback (...)
설계 툴
CIRCUIT060013 — T-네트워크 피드백 회로가 있는 인버팅 증폭기
이 설계는 입력 신호 VIN을 반전하고 1,000V/V 또는 60dB의 신호 게인을 적용합니다. T-피드백 네트워크가 있는 인버팅 증폭기는 R4에 대한 작은 값 없이 높은 게인이나 피드백 레지스터에 대해 매우 큰 값을 얻는 데 사용할 수 있습니다.
설계 툴
CIRCUIT060015 — 조정 가능한 레퍼런스 전압 회로
이 회로는 인버팅 및 비인버팅 증폭기를 결합하여 입력 전압의 음극부터 입력 전압까지 레퍼런스 전압을 조정할 수 있도록 합니다. 게인을 추가하여 최대 음극 레퍼런스 레벨을 높일 수 있습니다.
설계 툴
CIRCUIT060074 — 콤퍼레이터 회로를 사용한 고압측 전류 감지
이 고압측 전류 감지 솔루션은 레일 투 레일 입력 공통 모드 범위와 하나의 콤퍼레이터를 사용하여 콤퍼레이터 출력(COMP OUT)에서 부하 전류가 1A 이상으로 올라가면 COMP 출력(과전류 경고) 신호를 생성합니다. 이 구현의 OC-Alert 신호는 액티브 로우입니다. 1A 임계값을 초과하면 콤퍼레이터 출력이 낮아집니다. 이력을 구현하면 부하 전류가 0.5A(50% 감소)로 감소할 때 OC-Alert가 로직 하이 상태로 돌아갑니다. 이 회로는 디지털 로직 입력 핀 제어를 위한 출력 하이 로직 레벨을 레벨 시프트하기 위해 오픈 (...)
시뮬레이션 툴
PSPICE-FOR-TI — TI 설계 및 시뮬레이션 툴용 PSpice®
TI용 PSpice®는 아날로그 회로의 기능을 평가하는 데 사용되는 설계 및 시뮬레이션 환경입니다. 완전한 기능을 갖춘 이 설계 및 시뮬레이션 제품군은 Cadence®의 아날로그 분석 엔진을 사용합니다. 무료로 제공되는 TI용 PSpice에는 아날로그 및 전력 포트폴리오뿐 아니라 아날로그 행동 모델에 이르기까지 업계에서 가장 방대한 모델 라이브러리 중 하나가 포함되어 있습니다.
TI 설계 및 시뮬레이션 환경용 PSpice는 기본 제공 라이브러리를 이용해 복잡한 혼합 신호 설계를 시뮬레이션할 수 있습니다. 레이아웃 및 제작에 (...)
TI 설계 및 시뮬레이션 환경용 PSpice는 기본 제공 라이브러리를 이용해 복잡한 혼합 신호 설계를 시뮬레이션할 수 있습니다. 레이아웃 및 제작에 (...)
시뮬레이션 툴
TINA-TI — SPICE 기반 아날로그 시뮬레이션 프로그램
TINA-TI provides all the conventional DC, transient and frequency domain analysis of SPICE and much more. TINA has extensive post-processing capability that allows you to format results the way you want them. Virtual instruments allow you to select input waveforms and probe circuit nodes voltages (...)
사용 설명서: PDF
패키지 | 핀 | CAD 기호, 풋프린트 및 3D 모델 |
---|---|---|
TO-CAN (LMC) | 8 | Ultra Librarian |
주문 및 품질
포함된 정보:
- RoHS
- REACH
- 디바이스 마킹
- 납 마감/볼 재질
- MSL 등급/피크 리플로우
- MTBF/FIT 예측
- 물질 성분
- 인증 요약
- 지속적인 신뢰성 모니터링
포함된 정보:
- 팹 위치
- 조립 위치