Produktdetails

Sample rate (max) (Msps) 1000, 2000 Resolution (Bits) 12 Number of input channels 1, 2 Interface type Parallel LVDS Analog input BW (MHz) 2800 Features Ultra High Speed Rating Catalog Peak-to-peak input voltage range (V) 0.8 Power consumption (typ) (mW) 3380 Architecture Folding Interpolating SNR (dB) 60.2 ENOB (Bits) 9.6 SFDR (dB) 71 Operating temperature range (°C) -40 to 85 Input buffer Yes
Sample rate (max) (Msps) 1000, 2000 Resolution (Bits) 12 Number of input channels 1, 2 Interface type Parallel LVDS Analog input BW (MHz) 2800 Features Ultra High Speed Rating Catalog Peak-to-peak input voltage range (V) 0.8 Power consumption (typ) (mW) 3380 Architecture Folding Interpolating SNR (dB) 60.2 ENOB (Bits) 9.6 SFDR (dB) 71 Operating temperature range (°C) -40 to 85 Input buffer Yes
PBGA (NXA) 292 729 mm² 27 x 27
  • Configurable to Either 2.0/3.2 GSPS Interleaved
    or 1.0/1.6 GSPS Dual ADC
  • Pin-Compatible With ADC10D1x00 and
    ADC12D1x00
  • Internally Terminated, Buffered, Differential
    Analog Inputs
  • Interleaved Timing Automatic and Manual Skew
    Adjust
  • Test Patterns at Output for System Debug
  • Programmable 15-bit Gain and 12-bit Plus Sign
    Offset
  • Programmable tAD Adjust Feature
  • 1:1 Non-demuxed or 1:2 Demuxed LVDS Outputs
  • AutoSync Feature for Multi-Chip Systems
  • Single 1.9-V ± 0.1-V Power Supply
  • Configurable to Either 2.0/3.2 GSPS Interleaved
    or 1.0/1.6 GSPS Dual ADC
  • Pin-Compatible With ADC10D1x00 and
    ADC12D1x00
  • Internally Terminated, Buffered, Differential
    Analog Inputs
  • Interleaved Timing Automatic and Manual Skew
    Adjust
  • Test Patterns at Output for System Debug
  • Programmable 15-bit Gain and 12-bit Plus Sign
    Offset
  • Programmable tAD Adjust Feature
  • 1:1 Non-demuxed or 1:2 Demuxed LVDS Outputs
  • AutoSync Feature for Multi-Chip Systems
  • Single 1.9-V ± 0.1-V Power Supply

The 12-bit, 2.0/3.2 GSPS ADC12D1x00 device is the latest advance in TI’s Ultra High-Speed ADC family and builds upon the features, architecture, and functionality of the 10-bit GHz family of ADCs.

The ADC12D1x00 provides a flexible LVDS interface which has multiple SPI programmable options to facilitate board design and FPGA/ASIC data capture. The LVDS outputs are compatible with IEEE 1596.3-1996 and support programmable common-mode voltage.

The ADC12D1x00 is packaged in a leaded or lead-free 292-pin thermally enhanced BGA package over the rated industrial temperature range of –40°C to 85°C.

The 12-bit, 2.0/3.2 GSPS ADC12D1x00 device is the latest advance in TI’s Ultra High-Speed ADC family and builds upon the features, architecture, and functionality of the 10-bit GHz family of ADCs.

The ADC12D1x00 provides a flexible LVDS interface which has multiple SPI programmable options to facilitate board design and FPGA/ASIC data capture. The LVDS outputs are compatible with IEEE 1596.3-1996 and support programmable common-mode voltage.

The ADC12D1x00 is packaged in a leaded or lead-free 292-pin thermally enhanced BGA package over the rated industrial temperature range of –40°C to 85°C.

Herunterladen Video mit Transkript ansehen Video

Technische Dokumentation

star =Von TI ausgewählte Top-Empfehlungen für dieses Produkt
Keine Ergebnisse gefunden. Bitte geben Sie einen anderen Begriff ein und versuchen Sie es erneut.
Alle anzeigen 9
Typ Titel Datum
* Data sheet ADC12D1x00 12-Bit, 2.0/3.2 GSPS Ultra High-Speed ADC datasheet (Rev. N) PDF | HTML 31 Aug 2015
Application note AN-2132 Synchronizing Multiple GSPS ADCs in a System: The AutoSync Feature (Rev. G) 03 Feb 2017
Application note Maximizing SFDR Performance in the GSPS ADC: Spur Sources and Methods of Mitigat 09 Dez 2013
Application note AN-2128 ADC1xD1x00 Pin Compatibility (Rev. C) 01 Mai 2013
User guide Schematic and Layout Recommendations for the GSPS ADC 29 Apr 2013
Application note AN-2177 Using the LMH6554 as a ADC Driver (Rev. A) 26 Apr 2013
Application note From Sample Instant to Data Output: Understanding Latency in the GSPS ADC 18 Dez 2012
Product overview ADC12D1x00 12-bit ADC Family: Ultra High-Speed 12-bit ADCs up to 3.6 GSPS 16 Mai 2012
User guide 12-Bit, Dual 1.6/1.8 GSPS or Single 3.2/3.6 GSPS Ref Bd User Guide 25 Jan 2012

Design und Entwicklung

Weitere Bedingungen oder erforderliche Ressourcen enthält gegebenenfalls die Detailseite, die Sie durch Klicken auf einen der unten stehenden Titel erreichen.

Evaluierungsplatine

ADC12D1600RB — Referenzplatine für 12-Bit-, zwei 1,6-/1,8-GSPS- oder einzelne 3,2-/3,6-GSPS-ADC

The ADC12D1600 is the latest advance in TI's Ultra-High-Speed ADC family. This low-power, high-performance CMOS analog-to-digital converter digitizes signals at 12-bit resolution for dual channels at sampling rates of up to 1.0/1.6/1.8 GSPS (Non-Interleave Mode) or for a single channel up to (...)

Benutzerhandbuch: PDF
Support-Software

WAVEVISION5 WaveVision 5 Software

WaveVision 5 software is part of the WaveVision evaluation system that also includes WaveVision 5 Data Capture Board. The WaveVision 5 system is an easy-to-use data acquisition and analysis tool, designed to help users evaluate Texas Instruments' Signal Path solutions.

While WaveVision 5 software (...)

Unterstützte Produkte und Hardware

Unterstützte Produkte und Hardware

Produkte
Highspeed-ADCs (≥ 10 MSPS)
ADC08D1020 Analog-zu-Digital-Wandler (ADC), 8 Bit, zweifach 1,0 GSPS oder einzeln 2,0 GSPS ADC08D1520 Analog-zu-Digital-Wandler (ADC), 8 Bit, zweifach 1,5 GSPS oder einzeln 3,0 GSPS ADC10D1000 Analog-zu-Digital-Wandler (ADC), 10 Bit, zweifach 1,0 GSPS oder einzeln 2,0 GSPS ADC10D1500 Analog-zu-Digital-Wandler (ADC), 10 Bit, zweifach 1,5 GSPS oder einzeln 3,0 GSPS ADC10DV200 Zweikanaliger Analog-zu-Digital-Wandler (ADC), 10 Bit, 200 MSPS ADC12D1000 Analog-zu-Digital-Wandler (ADC), 12 Bit, zweifach 1,0 GSPS oder einzeln 2,0 GSPS ADC12D1000RF 12-Bit-, dualer 1,0-GSPS- oder einfacher 2,0-GSPS-Analog-zu-Digital-Wandler (ADC) mit HF-Abtastung ADC12D1600 Analog-Digital-Wandler (ADC), 12 Bit, dual 1,6 GSPS oder einzeln 3,2 GSPS ADC12D1600RF 12-Bit-, duale 1,6-GSPS- oder einfache 3,2-GSPS-Analog-zu-Digital-Wandler (LVDS-Schnittstelle) mit H ADC12D1800 Analog-Digital-Wandler (ADC), 12 Bit, dual 1,8 GSPS oder einzeln 3,6 GSPS ADC12D1800RF 12-Bit-, duale 1,8-GSPS- oder einfache 3,6-GSPS-Analog-zu-Digital-Wandler (LVDS-Schnittstelle) mit H ADC12D500RF 12-Bit-, dualer 500-MSPS- oder einfacher 1,0-GSPS-Analog-zu-Digital-Wandler (ADC) mit HF-Abtastung ADC12D800RF 12-Bit-, dualer 800-MSPS- oder einfacher 1,6-GSPS-Analog-zu-Digital-Wandler (ADC) mit HF-Abtastung ADC14DC080 Zweikanaliger Analog-zu-Digital-Wandler (ADC), 14 Bit, 80 MSPS, 1,0 GHz Eingangsbandbreite ADC16DV160 Zweikanaliger Analog-zu-Digital-Wandler (ADC), 16 Bit, 160 MSPS ADC16V130 Analog-Digital-Wandler (ADC), 16 Bit, 130 MSPS
Hardware-Entwicklung
Evaluierungsplatine
ADC12D1600RB Referenzplatine für 12-Bit-, zwei 1,6-/1,8-GSPS- oder einzelne 3,2-/3,6-GSPS-ADC ADC16DV160HFEB ADC16DV160HFEB-Evaluierungsplatine LM98640CVAL 2-kanaliges Analog-Frontend mit LVDS-Ausgang, 14 Bit, 40 MSPS WAVEVSN-BRD-5.1 WaveVision 5 Datenerfassungsboard – Version 5.1
Software
Anwendungssoftware und Frameworks
WAVEVISION5 Software zur Datenerfassung und ‑analyse
Simulationsmodell

ADC12D1000 IBIS Model

SNAM014.ZIP (41 KB) - IBIS Model
Simulationstool

PSPICE-FOR-TI — PSpice® für TI Design-und Simulationstool

PSpice® für TI ist eine Design- und Simulationsumgebung, welche Sie dabei unterstützt, die Funktionalität analoger Schaltungen zu evaluieren. Diese voll ausgestattete Design- und Simulationssuite verwendet eine analoge Analyse-Engine von Cadence®. PSpice für TI ist kostenlos erhältlich und (...)
Referenzdesigns

TIDA-00113 — Ansteuerung von GSPS-A/D-Wandlern im Ein- oder Zweikanal-Modus für Anwendungen mit großer Bandbreite

This design is intended to help the system designer in understanding tradeoffs and optimizing implementation for driving the Giga-Sample-Per-Second ADC with balun configurations for wideband applications.  The tradeoffs considered include balun construction, insertion loss, dynamic (...)
Design guide: PDF
Schaltplan: PDF
Referenzdesigns

TIDA-00479 — Optimale Taktquellen für GSPS-ADCs – Referenzdesign

The ADC12D1600RFRB reference design provides a platform to demonstrate a high speed digitizer application which incorporates clocking, power management, and signal processing. The reference design utilizes the 1.6 GSPS ADC12D1600RF device, onboard FPGA Xilinx Virtex 4, and high performance clock (...)
Design guide: PDF
Schaltplan: PDF
Referenzdesigns

TIDA-00071 — Schaltplan und Layoutempfehlungen für den Giga Sample Per Second (GSPS)-A/D-Wandler

This reference design is a guide to the schematics and layout for the system designer using a GSPS ADC in their system. Use this reference design along with the datasheet — the datasheet is always the final authority. Also, the ADC1xDxxxx(RF)RB Reference Board provides a useful reference (...)
Benutzerhandbuch: PDF
Schaltplan: PDF
Gehäuse Pins CAD-Symbole, Footprints und 3D-Modelle
PBGA (NXA) 292 Ultra Librarian

Bestellen & Qualität

Beinhaltete Information:
  • RoHS
  • REACH
  • Bausteinkennzeichnung
  • Blei-Finish/Ball-Material
  • MSL-Rating / Spitzenrückfluss
  • MTBF-/FIT-Schätzungen
  • Materialinhalt
  • Qualifikationszusammenfassung
  • Kontinuierliches Zuverlässigkeitsmonitoring
Beinhaltete Information:
  • Werksstandort
  • Montagestandort

Empfohlene Produkte können Parameter, Evaluierungsmodule oder Referenzdesigns zu diesem TI-Produkt beinhalten.

Support und Schulungen

TI E2E™-Foren mit technischem Support von TI-Ingenieuren

Inhalte werden ohne Gewähr von TI und der Community bereitgestellt. Sie stellen keine Spezifikationen von TI dar. Siehe Nutzungsbedingungen.

Bei Fragen zu den Themen Qualität, Gehäuse oder Bestellung von TI-Produkten siehe TI-Support. ​​​​​​​​​​​​​​

Videos