Produktdetails

Function Clock synthesizer Number of outputs 9 Output frequency (max) (MHz) 230 Core supply voltage (V) 1.8 Output supply voltage (V) 2.5, 3.3 Input type LVCMOS, XTAL Output type LVCMOS Operating temperature range (°C) -40 to 85 Features Integrated EEPROM, Multiplier or divider, Spread-spectrum clocking (SSC) Rating Catalog
Function Clock synthesizer Number of outputs 9 Output frequency (max) (MHz) 230 Core supply voltage (V) 1.8 Output supply voltage (V) 2.5, 3.3 Input type LVCMOS, XTAL Output type LVCMOS Operating temperature range (°C) -40 to 85 Features Integrated EEPROM, Multiplier or divider, Spread-spectrum clocking (SSC) Rating Catalog
TSSOP (PW) 24 49.92 mm² 7.8 x 6.4
  • Member of programmable clock generator family
    • CDCEx913: 1 PLLs, 3 outputs
    • CDCEx925: 2 PLLs, 5 outputs
    • CDCEx937: 3 PLLs, 7 outputs
    • CDCEx949: 4 PLLs, 9 outputs
  • In-System programmability and EEPROM
    • Serial programmable volatile register
    • Nonvolatile EEPROM to store customer settings
  • Flexible input clocking concept
    • External crystal: 8MHz to 32MHz
    • On-chip VCXO pull-range: ±150ppm
    • Single-ended LVCMOS up to 160MHz
  • Free selectable output frequency up to 230MHz
  • Low-noise PLL core
    • PLL loop filter components integrated
    • Low period jitter: 60ps (typical)
  • Separate output supply pins
    • CDCE949: 3.3V and 2.5V
    • CDCEL949: 1.8V
  • Flexible clock driver
    • Three user-definable control inputs [S0/S1/S2] (for example: SSC selection, frequency switching, output enable or power down)
    • Generates highly accurate clocks for video, audio, USB, IEEE1394, RFID, Bluetooth, WLAN, Ethernet™, and GPS
    • Generates common clock frequencies used with TI-DaVinci™, OMAP™, DSPs
    • Programmable SSC modulation
    • Enables 0ppm clock generation
  • 1.8V device core supply
  • Wide temperature range: –40°C to 85°C
  • Packaged in TSSOP
  • Development and programming kit for easy PLL design and programming (TI Pro-Clock™)
  • Member of programmable clock generator family
    • CDCEx913: 1 PLLs, 3 outputs
    • CDCEx925: 2 PLLs, 5 outputs
    • CDCEx937: 3 PLLs, 7 outputs
    • CDCEx949: 4 PLLs, 9 outputs
  • In-System programmability and EEPROM
    • Serial programmable volatile register
    • Nonvolatile EEPROM to store customer settings
  • Flexible input clocking concept
    • External crystal: 8MHz to 32MHz
    • On-chip VCXO pull-range: ±150ppm
    • Single-ended LVCMOS up to 160MHz
  • Free selectable output frequency up to 230MHz
  • Low-noise PLL core
    • PLL loop filter components integrated
    • Low period jitter: 60ps (typical)
  • Separate output supply pins
    • CDCE949: 3.3V and 2.5V
    • CDCEL949: 1.8V
  • Flexible clock driver
    • Three user-definable control inputs [S0/S1/S2] (for example: SSC selection, frequency switching, output enable or power down)
    • Generates highly accurate clocks for video, audio, USB, IEEE1394, RFID, Bluetooth, WLAN, Ethernet™, and GPS
    • Generates common clock frequencies used with TI-DaVinci™, OMAP™, DSPs
    • Programmable SSC modulation
    • Enables 0ppm clock generation
  • 1.8V device core supply
  • Wide temperature range: –40°C to 85°C
  • Packaged in TSSOP
  • Development and programming kit for easy PLL design and programming (TI Pro-Clock™)

The CDCE949 and CDCEL949 are modular PLL-based low cost, high-performance, programmable clock synthesizers, multipliers and dividers. These devices generate up to nine output clocks from a single input frequency. Each output can be programmed in-system for any clock frequency up to 230MHz, using up to four independent configurable PLLs.

The CDCEx949 has separate output supply pins (VDDOUT): 1.8V for the CDCEL949 and 2.5V to 3.3V for the CDCE949.

The input accepts an external crystal or LVCMOS clock signal. If an external crystal is used, an on-chip load capacitor is adequate for most applications. The value of the load capacitor is programmable from 0pF to 20pF. Additionally, an on-chip VCXO is selectable, allowing synchronization of the output frequency to an external control signal, that is, a PWM signal.

The deep M/N divider ratio allows the generation of 0ppm audio or video, networking (WLAN, BlueTooth™, Ethernet, GPS) or Interface (USB, IEEE1394, Memory Stick) clocks from a reference input frequency, such as 27MHz.

All PLLs support SSC (Spread-Spectrum Clocking). SSC can be Center-Spread or Down-Spread clocking. This is a common technique to reduce electro-magnetic interference (EMI).

Based on the PLL frequency and the divider settings, the internal loop-filter components are automatically adjusted to achieve high stability, and to optimize the jitter-transfer characteristics of each PLL.

The device supports non-volatile EEPROM programming for easy customization of the device to the application. The CDCEx949 is preset to a factory-default configuration. The device can be reprogrammed to a different application configuration before PCB assembly, or reprogrammed by in-system programming. All device settings are programmable through the SDA and SCL bus, a 2-wire serial interface.

Three programmable control inputs, S0, S1 and S2, can be used to control various aspects of operation including frequency selection, changing the SSC parameters to lower EMI, PLL bypass, power down, and choosing between low level or 3-state for the output-disable function.

The CDCEx949 operates in a 1.8V environment within a temperature range of –40°C to 85°C.

The CDCE949 and CDCEL949 are modular PLL-based low cost, high-performance, programmable clock synthesizers, multipliers and dividers. These devices generate up to nine output clocks from a single input frequency. Each output can be programmed in-system for any clock frequency up to 230MHz, using up to four independent configurable PLLs.

The CDCEx949 has separate output supply pins (VDDOUT): 1.8V for the CDCEL949 and 2.5V to 3.3V for the CDCE949.

The input accepts an external crystal or LVCMOS clock signal. If an external crystal is used, an on-chip load capacitor is adequate for most applications. The value of the load capacitor is programmable from 0pF to 20pF. Additionally, an on-chip VCXO is selectable, allowing synchronization of the output frequency to an external control signal, that is, a PWM signal.

The deep M/N divider ratio allows the generation of 0ppm audio or video, networking (WLAN, BlueTooth™, Ethernet, GPS) or Interface (USB, IEEE1394, Memory Stick) clocks from a reference input frequency, such as 27MHz.

All PLLs support SSC (Spread-Spectrum Clocking). SSC can be Center-Spread or Down-Spread clocking. This is a common technique to reduce electro-magnetic interference (EMI).

Based on the PLL frequency and the divider settings, the internal loop-filter components are automatically adjusted to achieve high stability, and to optimize the jitter-transfer characteristics of each PLL.

The device supports non-volatile EEPROM programming for easy customization of the device to the application. The CDCEx949 is preset to a factory-default configuration. The device can be reprogrammed to a different application configuration before PCB assembly, or reprogrammed by in-system programming. All device settings are programmable through the SDA and SCL bus, a 2-wire serial interface.

Three programmable control inputs, S0, S1 and S2, can be used to control various aspects of operation including frequency selection, changing the SSC parameters to lower EMI, PLL bypass, power down, and choosing between low level or 3-state for the output-disable function.

The CDCEx949 operates in a 1.8V environment within a temperature range of –40°C to 85°C.

Herunterladen Video mit Transkript ansehen Video

Technische Dokumentation

star =Von TI ausgewählte Top-Empfehlungen für dieses Produkt
Keine Ergebnisse gefunden. Bitte geben Sie einen anderen Begriff ein und versuchen Sie es erneut.
Alle anzeigen 12
Typ Titel Datum
* Data sheet CDCE(L)949: Flexible Low Power LVCMOS Clock Generator With SSC Support for EMI Reduction datasheet (Rev. G) PDF | HTML 16 Jan 2024
Technical article The five benefits of multifaceted clocking devices PDF | HTML 17 Mai 2016
Application note VCXO Application Guideline for CDCE(L)9xx Family (Rev. A) 23 Apr 2012
User guide CDCE(L)9XX & CDCEx06 Programming Evaluation Module Manual (Rev. A) 22 Nov 2010
User guide CDCE(L)9xx Performance Evaluation Module (Rev. A) 07 Jul 2010
Application note General I2C / EEPROM usage for the CDCE(L)9xx family 26 Jan 2010
Application note Troubleshooting I2C Bus Protocol 19 Okt 2009
Application note Usage of I2C for CDCE(L)949, CDCE(L)937, CDCE(L)925, CDCE(L)913 23 Sep 2009
User guide CDCE(L)9XX & CDCEx06 Programming Evaluation Module Manual 09 Dez 2008
Application note Generating Low Phase-Noise Clocks for Audio Data Converters from Low Frequency 31 Mär 2008
Application note Practical consideration on choosing a crystal for CDCE(L)9xx family 24 Mär 2008
Application note Clocking Recommendations for DM6446 Digital Video EVM with Sngle PLL (Rev. A) 08 Aug 2007

Design und Entwicklung

Weitere Bedingungen oder erforderliche Ressourcen enthält gegebenenfalls die Detailseite, die Sie durch Klicken auf einen der unten stehenden Titel erreichen.

Evaluierungsplatine

CDCE949PERF-EVM — CDCE949-Leistungsdichten-Evaluierungsmodul

The CDCE949Perf-Evaluation Module will help to verify the functionality and performance of CDCE949 with the options of crystal and 1.8 V LVCMOS inputs. The outputs can be connected to the Oscilloscope directly with SMA cables. The below information/items can be included The EVM use’s (...)

Benutzerhandbuch: PDF
Evaluierungsplatine

CDCEL9XXPROGEVM — EEPROM-Programmierkarte der CDCE(L)949-Familie

The clock generator CDCE(L)949 family has integrated EEPROM that allows the default frequency settings to be saved upon start up. CDCEL9XXPROGEVM is a programming board that allows a fast programming of prototyping samples or small production quantities. It applies to all 8 devices in the family: (...)

Benutzerhandbuch: PDF
Anwendungssoftware und Frameworks

SCAC097 Executable File Without LabVIEW 8.2 Run Time Engine

Unterstützte Produkte und Hardware

Unterstützte Produkte und Hardware

Produkte
Taktgeneratoren
CDCE706 300-MHz, LVCMOS, programmierbarer 3-PLL-Taktsynthesizer/Multiplikator/Teiler CDCE906 167-MHz, LVCMOS, programmierbarer 3-PLL-Taktsynthesizer/Multiplikator/Teiler CDCE913 Programmierbarer VCXO-Taktsynthesizer mit 1 PLL sowie mit LVCMOS-Ausgängen für 2,5 oder 3,3 Volt CDCE925 Programmierbarer VCXO-Taktsynthesizer mit 2 PLL sowie mit LVCMOS-Ausgängen für 2,5 oder 3,3 Volt CDCE937 Programmierbarer VCXO-Taktsynthesizer mit 3 PLL sowie mit LVCMOS-Ausgängen für 2,5 oder 3,3 Volt CDCE949 Programmierbarer VCXO-Taktsynthesizer mit 4 PLL sowie mit LVCMOS-Ausgängen für 2,5 oder 3,3 Volt
Treiber oder Bibliothek

SCAC131 Drivers for the CDCEL9xx programmer EVM

Unterstützte Produkte und Hardware

Unterstützte Produkte und Hardware

Produkte
Taktgeneratoren
CDCE913 Programmierbarer VCXO-Taktsynthesizer mit 1 PLL sowie mit LVCMOS-Ausgängen für 2,5 oder 3,3 Volt CDCE925 Programmierbarer VCXO-Taktsynthesizer mit 2 PLL sowie mit LVCMOS-Ausgängen für 2,5 oder 3,3 Volt CDCE937 Programmierbarer VCXO-Taktsynthesizer mit 3 PLL sowie mit LVCMOS-Ausgängen für 2,5 oder 3,3 Volt CDCE949 Programmierbarer VCXO-Taktsynthesizer mit 4 PLL sowie mit LVCMOS-Ausgängen für 2,5 oder 3,3 Volt CDCEL913 Programmierbarer 1-PLL VCXO-Taktsynthesizer mit 1,8-V-LVCMOS-Ausgängen CDCEL925 Programmierbarer 2-PLL VCXO-Taktsynthesizer mit 1,8-V-LVCMOS-Ausgängen CDCEL937 Programmierbarer 3-PLL VCXO-Taktsynthesizer mit 1,8-V-LVCMOS-Ausgängen CDCEL949 Programmierbarer 4-PLL-VCXO-Taktsynthesizer mit 1,8-V-LVCMOS-Ausgängen
Hardware-Entwicklung
Evaluierungsplatine
CDCE906-706PROGEVM CDCE906 und CDCE706 programmierbares EVM CDCE925PERF-EVM CDCE925-Leistungsdichten-Evaluierungsmodul CDCE949PERF-EVM CDCE949-Leistungsdichten-Evaluierungsmodul CDCEL913PERF-EVM CDCEL913-Leistungsdichten-Evaluierungsmodul CDCEL925PERF-EVM CDCEL925-Leistungsdichten-Evaluierungsmodul CDCEL949PERF-EVM CDCEL949-Leistungsdichten-Evaluierungsmodul
Support-Software

CLOCKPRO ClockPro Software

TI's ClockPro software allows users to program/configure the following devices in a friendly GUI interface:

  • CDCE949
  • CDCE937
  • CDCE925
  • CDCE913
  • CDCE906
  • CDCE706
  • CDCEL949
  • CDCEL937
  • CDCEL925
  • CDCEL913

It is intended to be used with the evaluation modules of the above devices.

Unterstützte Produkte und Hardware

Unterstützte Produkte und Hardware

Produkte
Taktgeneratoren
CDCE706 300-MHz, LVCMOS, programmierbarer 3-PLL-Taktsynthesizer/Multiplikator/Teiler CDCE906 167-MHz, LVCMOS, programmierbarer 3-PLL-Taktsynthesizer/Multiplikator/Teiler CDCE913 Programmierbarer VCXO-Taktsynthesizer mit 1 PLL sowie mit LVCMOS-Ausgängen für 2,5 oder 3,3 Volt CDCE925 Programmierbarer VCXO-Taktsynthesizer mit 2 PLL sowie mit LVCMOS-Ausgängen für 2,5 oder 3,3 Volt CDCE937 Programmierbarer VCXO-Taktsynthesizer mit 3 PLL sowie mit LVCMOS-Ausgängen für 2,5 oder 3,3 Volt CDCE949 Programmierbarer VCXO-Taktsynthesizer mit 4 PLL sowie mit LVCMOS-Ausgängen für 2,5 oder 3,3 Volt CDCEL913 Programmierbarer 1-PLL VCXO-Taktsynthesizer mit 1,8-V-LVCMOS-Ausgängen CDCEL925 Programmierbarer 2-PLL VCXO-Taktsynthesizer mit 1,8-V-LVCMOS-Ausgängen CDCEL937 Programmierbarer 3-PLL VCXO-Taktsynthesizer mit 1,8-V-LVCMOS-Ausgängen CDCEL949 Programmierbarer 4-PLL-VCXO-Taktsynthesizer mit 1,8-V-LVCMOS-Ausgängen
Hardware-Entwicklung
Evaluierungsplatine
CDCE906-706PROGEVM CDCE906 und CDCE706 programmierbares EVM CDCE913PERF-EVM CDCE913-Leistungsdichten-Evaluierungsmodul CDCE925PERF-EVM CDCE925-Leistungsdichten-Evaluierungsmodul CDCE949PERF-EVM CDCE949-Leistungsdichten-Evaluierungsmodul CDCEL913PERF-EVM CDCEL913-Leistungsdichten-Evaluierungsmodul CDCEL925PERF-EVM CDCEL925-Leistungsdichten-Evaluierungsmodul CDCEL949PERF-EVM CDCEL949-Leistungsdichten-Evaluierungsmodul CDCEL9XXPROGEVM EEPROM-Programmierkarte der CDCE(L)949-Familie
Software
Software-Programmiertool
CLOCKPRO ClockPro™-Programmiersoftware
Support-Software

SCAC073 TI-Pro-Clock Programming Software

Unterstützte Produkte und Hardware

Unterstützte Produkte und Hardware

Produkte
Taktgeneratoren
CDC706 200 MHz, LVCMOS, benutzerdefiniert programmierter 3-PLL-Taktsynthesizer, Multiplikator und Teiler CDC906 167 MHz, LVCMOS, benutzerdefiniert programmierter 3-PLL-Taktsynthesizer, Multiplikator und Teiler CDCE706 300-MHz, LVCMOS, programmierbarer 3-PLL-Taktsynthesizer/Multiplikator/Teiler CDCE906 167-MHz, LVCMOS, programmierbarer 3-PLL-Taktsynthesizer/Multiplikator/Teiler CDCE913 Programmierbarer VCXO-Taktsynthesizer mit 1 PLL sowie mit LVCMOS-Ausgängen für 2,5 oder 3,3 Volt CDCE925 Programmierbarer VCXO-Taktsynthesizer mit 2 PLL sowie mit LVCMOS-Ausgängen für 2,5 oder 3,3 Volt CDCE937 Programmierbarer VCXO-Taktsynthesizer mit 3 PLL sowie mit LVCMOS-Ausgängen für 2,5 oder 3,3 Volt CDCE949 Programmierbarer VCXO-Taktsynthesizer mit 4 PLL sowie mit LVCMOS-Ausgängen für 2,5 oder 3,3 Volt CDCEL913 Programmierbarer 1-PLL VCXO-Taktsynthesizer mit 1,8-V-LVCMOS-Ausgängen CDCEL925 Programmierbarer 2-PLL VCXO-Taktsynthesizer mit 1,8-V-LVCMOS-Ausgängen CDCEL937 Programmierbarer 3-PLL VCXO-Taktsynthesizer mit 1,8-V-LVCMOS-Ausgängen CDCEL949 Programmierbarer 4-PLL-VCXO-Taktsynthesizer mit 1,8-V-LVCMOS-Ausgängen
Simulationsmodell

CDCE949 IBIS Model (Rev. B)

SCAC094B.ZIP (42 KB) - IBIS Model
Designtool

CLOCK-TREE-ARCHITECT — Programmiersoftware Clock Tree Architect

Clock tree architect is a clock tree synthesis tool that streamlines your design process by generating clock tree solutions based on your system requirements. The tool pulls data from an extensive database of clocking products to generate a system-level multi-chip clocking solution.
Simulationstool

PSPICE-FOR-TI — PSpice® für TI Design-und Simulationstool

PSpice® für TI ist eine Design- und Simulationsumgebung, welche Sie dabei unterstützt, die Funktionalität analoger Schaltungen zu evaluieren. Diese voll ausgestattete Design- und Simulationssuite verwendet eine analoge Analyse-Engine von Cadence®. PSpice für TI ist kostenlos erhältlich und (...)
Referenzdesigns

TIDA-010057 — Referenzdesign zur Stromversorgung intelligenter Ultraschallköpfe

Significant technological advancements and high degree of integration in Medical imaging, especially hand-held ultrasound smart probes, are pushing engineers to come up with highly-efficient, noise immune power solutions in a small size. This reference design documents end to end power and data (...)
Design guide: PDF
Schaltplan: PDF
Gehäuse Pins CAD-Symbole, Footprints und 3D-Modelle
TSSOP (PW) 24 Ultra Librarian

Bestellen & Qualität

Beinhaltete Information:
  • RoHS
  • REACH
  • Bausteinkennzeichnung
  • Blei-Finish/Ball-Material
  • MSL-Rating / Spitzenrückfluss
  • MTBF-/FIT-Schätzungen
  • Materialinhalt
  • Qualifikationszusammenfassung
  • Kontinuierliches Zuverlässigkeitsmonitoring
Beinhaltete Information:
  • Werksstandort
  • Montagestandort

Empfohlene Produkte können Parameter, Evaluierungsmodule oder Referenzdesigns zu diesem TI-Produkt beinhalten.

Support und Schulungen

TI E2E™-Foren mit technischem Support von TI-Ingenieuren

Inhalte werden ohne Gewähr von TI und der Community bereitgestellt. Sie stellen keine Spezifikationen von TI dar. Siehe Nutzungsbedingungen.

Bei Fragen zu den Themen Qualität, Gehäuse oder Bestellung von TI-Produkten siehe TI-Support. ​​​​​​​​​​​​​​

Videos