Produktdetails

Configuration 2:1 SPDT Number of channels 1 Power supply voltage - single (V) 5, 12, 16, 20, 36, 44 Power supply voltage - dual (V) +/-10, +/-15, +/-18, +/-22, +/-5 Protocols Analog Ron (typ) (Ω) 2.1 CON (typ) (pF) 150 ON-state leakage current (max) (µA) 0.029 Supply current (typ) (µA) 25 Bandwidth (MHz) 40 Operating temperature range (°C) -40 to 125 Features 1.8-V compatible control inputs, Break-before-make, Fail-safe logic Input/output continuous current (max) (mA) 330 Rating Catalog Drain supply voltage (max) (V) 44 Supply voltage (max) (V) 44 Negative rail supply voltage (max) (V) -22
Configuration 2:1 SPDT Number of channels 1 Power supply voltage - single (V) 5, 12, 16, 20, 36, 44 Power supply voltage - dual (V) +/-10, +/-15, +/-18, +/-22, +/-5 Protocols Analog Ron (typ) (Ω) 2.1 CON (typ) (pF) 150 ON-state leakage current (max) (µA) 0.029 Supply current (typ) (µA) 25 Bandwidth (MHz) 40 Operating temperature range (°C) -40 to 125 Features 1.8-V compatible control inputs, Break-before-make, Fail-safe logic Input/output continuous current (max) (mA) 330 Rating Catalog Drain supply voltage (max) (V) 44 Supply voltage (max) (V) 44 Negative rail supply voltage (max) (V) -22
VSSOP (DGK) 8 14.7 mm² 3 x 4.9 WSON (RQX) 8 6 mm² 2 x 3
  • Latch-up immune
  • Dual supply range: ±4.5V to ±22V
  • Single supply range: 4.5V to 44V
  • Low on-resistance: 2.1Ω
  • Low charge injection: −10pC
  • High current support: 330mA (maximum) (VSSOP)
  • High current support: 440mA (maximum) (WSON)
  • –40°C to +125°C operating temperature
  • 1.8V logic compatible
  • Fail-safe logic
  • Rail-to-rail operation
  • Bidirectional signal path
  • Break-before-make switching
  • Latch-up immune
  • Dual supply range: ±4.5V to ±22V
  • Single supply range: 4.5V to 44V
  • Low on-resistance: 2.1Ω
  • Low charge injection: −10pC
  • High current support: 330mA (maximum) (VSSOP)
  • High current support: 440mA (maximum) (WSON)
  • –40°C to +125°C operating temperature
  • 1.8V logic compatible
  • Fail-safe logic
  • Rail-to-rail operation
  • Bidirectional signal path
  • Break-before-make switching

The TMUX7219 is a complementary metal-oxide semiconductor (CMOS) switch with latch-up immunity in a single channel, 2:1 (SPDT) configuration. The device works with a single supply (4.5 V to 44 V), dual supplies (±4.5V to ±22V), or asymmetric supplies (such as VDD = 12V, VSS = –5V). The TMUX7219 supports bidirectional analog and digital signals on the source (Sx) and drain (D) pins ranging from VSS to VDD.

The TMUX7219 can be enabled or disabled by controlling the EN pin. When disabled, both signal path switches are off. When enabled, the SEL pin can be used to turn on signal path 1 (S1 to D) or signal path 2 (S2 to D). All logic control inputs support logic levels from 1.8V to VDD, ensuring both TTL and CMOS logic compatibility when operating in the valid supply voltage range. Fail-Safe Logic circuitry allows voltages on the control pins to be applied before the supply pin, protecting the device from potential damage.

The TMUX72xx family provides latch-up immunity, preventing undesirable high current events between parasitic structures within the device typically caused by overvoltage events. A latch-up condition typically continues until the power supply rails are turned off and can lead to device failure. The latch-up immunity feature allows the TMUX72xx family of switches and multiplexers to be used in harsh environments.

The TMUX7219 is a complementary metal-oxide semiconductor (CMOS) switch with latch-up immunity in a single channel, 2:1 (SPDT) configuration. The device works with a single supply (4.5 V to 44 V), dual supplies (±4.5V to ±22V), or asymmetric supplies (such as VDD = 12V, VSS = –5V). The TMUX7219 supports bidirectional analog and digital signals on the source (Sx) and drain (D) pins ranging from VSS to VDD.

The TMUX7219 can be enabled or disabled by controlling the EN pin. When disabled, both signal path switches are off. When enabled, the SEL pin can be used to turn on signal path 1 (S1 to D) or signal path 2 (S2 to D). All logic control inputs support logic levels from 1.8V to VDD, ensuring both TTL and CMOS logic compatibility when operating in the valid supply voltage range. Fail-Safe Logic circuitry allows voltages on the control pins to be applied before the supply pin, protecting the device from potential damage.

The TMUX72xx family provides latch-up immunity, preventing undesirable high current events between parasitic structures within the device typically caused by overvoltage events. A latch-up condition typically continues until the power supply rails are turned off and can lead to device failure. The latch-up immunity feature allows the TMUX72xx family of switches and multiplexers to be used in harsh environments.

Herunterladen Video mit Transkript ansehen Video

Ähnliche Produkte, die für Sie interessant sein könnten

Selbe Funktionalität wie der verglichene Baustein bei gleicher Anschlussbelegung
TMUX6219-Q1 AKTIV 2:1 (SPDT)-Schalter mit 36 V, niedrigem RON und 1,8 V Logik für die Automobilindustrie Pin-to-pin AEC-Q100 qualified version, 36-V
TMUX7219-Q1 AKTIV 2:1 (SPDT)-Schalter mit 44 V, niedrigem RON und 1,8 V Logik für die Automobilindustrie AEC-Q100 qualified version

Technische Dokumentation

star =Von TI ausgewählte Top-Empfehlungen für dieses Produkt
Keine Ergebnisse gefunden. Bitte geben Sie einen anderen Begriff ein und versuchen Sie es erneut.
Alle anzeigen 8
Typ Titel Datum
* Data sheet TMUX7219 44V , Latch-Up Immune, 2:1 (SPDT) Precision Switch with 1.8V Logic datasheet (Rev. F) PDF | HTML 18 Jul 2024
Application note How to Handle High Voltage Common Mode Applications using Multiplexers PDF | HTML 03 Okt 2022
Application note Guarding in Multiplexer Applications PDF | HTML 13 Mai 2022
EVM User's guide TMUX-8RQX-EVM User's Guide 05 Mai 2022
Application note Using Latch Up Immune Multiplexers to Help Improve System Reliability (Rev. A) 20 Sep 2021
Application brief Dynamically Controlling Signal in a CWD Receive Path for Ultrasound PDF | HTML 18 Jan 2021
Certificate TMUX72XXDGKEVM EU RoHS Declaration of Conformity (DoC) 18 Dez 2020
EVM User's guide TMUX72XXDGKEVM Evaluation Module 10 Dez 2020

Design und Entwicklung

Weitere Bedingungen oder erforderliche Ressourcen enthält gegebenenfalls die Detailseite, die Sie durch Klicken auf einen der unten stehenden Titel erreichen.

Evaluierungsplatine

DIP-ADAPTER-EVM — Evaluierungsmodul für DIP-Adapter

Schnelleres Entwickeln von Operationsverstärker-Prototypen und Testen derselben mit dem DIP-Adapter-EVM, welches eine schnelle, einfache und preiswerte Möglichkeit zum Verbinden mit kleinen, oberflächenmontierbaren ICs über eine Schnittstelle bietet. Sie können jeden unterstützten (...)

Benutzerhandbuch: PDF
Evaluierungsplatine

TMUX-8RQX-EVM — TMUX-Evaluierungsmodul für 8-poligen RQX

Das TMUX-8RQX-EVM ermöglicht schnelles Prototyping der Mittelspannungs-Multiplexer in 8-poligen RQX-Gehäusen.

Benutzerhandbuch: PDF
Evaluierungsplatine

TMUX72XXDGKEVM — Evaluierungsmodul für TMUX72xx im DGK-Gehäuse

Der TMUX72XXDGKEVM unterstützt die Evaluierung der TMUX72xx-Bausteine im 8-poligen VSSOP (DGK)-Gehäuse einschließlich des TMUX7219DGK. Dieses Evaluierungsmodul kann für das schnelle Prototyping und Testen der TMUX72xx-Bausteine speziell für DC-Parameter verwendet werden.

Benutzerhandbuch: PDF
Schnittstellenadapter

LEADED-ADAPTER1 — Oberflächenmontierbarer DIP-Header-Adapter zur schnellen Prüfung der 5-, 8-, 10-, 16- und 24-poligen

The EVM-LEADED1 board allows for quick testing and bread boarding of TI's common leaded packages.  The board has footprints to convert TI's D, DBQ, DCT,DCU, DDF, DGS, DGV, and PW surface mount packages to 100mil DIP headers.     

Benutzerhandbuch: PDF
Schnittstellenadapter

LEADLESS-ADAPTER1 — Oberflächenmontierbarer DIP-Header-Adapter zum Testen der 6-, 8-, 10-, 12-, 14-, 16- und 20-poligen

The EVM-LEADLESS1 board allows for quick testing and bread boarding of TI's common leadless packages.  The board has footprints to convert TI's DRC, DTP, DQE, RBW, RGY, RSE, RSV, RSW RTE, RTJ, RUK , RUC, RUG, RUM,RUT and YZP surface mount packages to 100mil DIP headers.
Benutzerhandbuch: PDF
Simulationsmodell

TMUX7219 IBIS model (Rev. B) (Rev. B)

SCDM249B.ZIP (263 KB) - IBIS Model
Simulationsmodell

TMUX7219 PSpice Model

SCDM261.ZIP (113 KB) - PSpice Model
Gehäuse Pins CAD-Symbole, Footprints und 3D-Modelle
VSSOP (DGK) 8 Ultra Librarian
WSON (RQX) 8 Ultra Librarian

Bestellen & Qualität

Beinhaltete Information:
  • RoHS
  • REACH
  • Bausteinkennzeichnung
  • Blei-Finish/Ball-Material
  • MSL-Rating / Spitzenrückfluss
  • MTBF-/FIT-Schätzungen
  • Materialinhalt
  • Qualifikationszusammenfassung
  • Kontinuierliches Zuverlässigkeitsmonitoring
Beinhaltete Information:
  • Werksstandort
  • Montagestandort

Empfohlene Produkte können Parameter, Evaluierungsmodule oder Referenzdesigns zu diesem TI-Produkt beinhalten.

Support und Schulungen

TI E2E™-Foren mit technischem Support von TI-Ingenieuren

Inhalte werden ohne Gewähr von TI und der Community bereitgestellt. Sie stellen keine Spezifikationen von TI dar. Siehe Nutzungsbedingungen.

Bei Fragen zu den Themen Qualität, Gehäuse oder Bestellung von TI-Produkten siehe TI-Support. ​​​​​​​​​​​​​​

Videos