ADC12C105
Key Specifications
Resolution | 12 Bits |
Conversion Rate | 105 MSPS |
SNR (fIN = 240 MHz) | 69 dBFS (typ) |
SFDR (fIN = 240 MHz) | 82 dBFS (typ) |
Full Power Bandwidth | 1 GHz (typ) |
Power Consumption | 350 mW (typ), VA=3.0V |
400 mW (typ), VA=3.3V |
The ADC12C105 is a high-performance CMOS analog-to-digital converter capable of converting analog input signals into 12-bit digital words at rates up to 105 Mega Samples Per Second (MSPS). This converter uses a differential, pipelined architecture with digital error correction and an on-chip sample-and-hold circuit to minimize power consumption and the external component count, while providing excellent dynamic performance. A unique sample-and-hold stage yields a full-power bandwidth of 1 GHz. The ADC12C105 may be operated from a single +3.0V or +3.3V power supply and consumes low power.
A separate +2.5V supply may be used for the digital output interface which allows lower power operation with reduced noise. A power-down feature reduces the power consumption to very low levels while still allowing fast wake-up time to full operation. The differential inputs accept a 2V full scale differential input swing. A stable 1.2V internal voltage reference is provided, or the ADC12C105 can be operated with an external 1.2V reference. Output data format (offset binary versus 2's complement) and duty cycle stabilizer are pin-selectable. The duty cycle stabilizer maintains performance over a wide range of clock duty cycles.
The ADC12C105 is available in a 32-lead LLP package and operates over the industrial temperature range of −40°C to +85°C.
技術資料
種類 | タイトル | 最新の英語版をダウンロード | 日付 | |||
---|---|---|---|---|---|---|
* | データシート | ADC12C105 12-Bit, 95/105 MSPS A/D Converter (jp) データシート (Rev. B 翻訳版) | 最新英語版 (Rev.C) | PDF | HTML | 2007年 8月 22日 | |
ユーザー・ガイド | ADC14C105EB and ADC12C105EB Evaluation Board User Guide (Rev. A) | 2013年 10月 11日 | ||||
EVM ユーザー ガイド (英語) | ADC16DV160HFEB Evaluation Board User Guide | 2012年 1月 25日 |
設計および開発
その他のアイテムや必要なリソースを参照するには、以下のタイトルをクリックして詳細ページをご覧ください。
PSPICE-FOR-TI — TI Design / シミュレーション・ツール向け PSpice®
設計とシミュレーション向けの環境である PSpice for TI (...)
パッケージ | ピン数 | CAD シンボル、フットプリント、および 3D モデル |
---|---|---|
WQFN (RTV) | 32 | Ultra Librarian |
購入と品質
- RoHS
- REACH
- デバイスのマーキング
- リード端子の仕上げ / ボールの原材料
- MSL 定格 / ピーク リフロー
- MTBF/FIT 推定値
- 使用原材料
- 認定試験結果
- 継続的な信頼性モニタ試験結果
- ファブの拠点
- 組み立てを実施した拠点