ADC12D500RF

アクティブ

12 ビット、デュアル 500MSPS またはシングル 1.0GSPS、RF サンプリング A/D コンバータ (ADC)

製品詳細

Sample rate (max) (Msps) 500, 1000 Resolution (bps) 12 Number of input channels 1, 2 Interface type Parallel LVDS Analog input BW (MHz) 2700 Features Low Power Rating Catalog Peak-to-peak input voltage range (V) 0.8 Power consumption (typ) (mW) 2020 Architecture Folding Interpolating SNR (dB) 60.4 ENOB (bit) 9.7 SFDR (dB) 74.3 Operating temperature range (°C) -40 to 85 Input buffer Yes
Sample rate (max) (Msps) 500, 1000 Resolution (bps) 12 Number of input channels 1, 2 Interface type Parallel LVDS Analog input BW (MHz) 2700 Features Low Power Rating Catalog Peak-to-peak input voltage range (V) 0.8 Power consumption (typ) (mW) 2020 Architecture Folding Interpolating SNR (dB) 60.4 ENOB (bit) 9.7 SFDR (dB) 74.3 Operating temperature range (°C) -40 to 85 Input buffer Yes
PBGA (NXA) 292 729 mm² 27 x 27
  • Excellent Noise and Linearity up to and Above fIN = 2.7 GHz
  • Configurable to Either 1.6/1.0 GSPS Interleaved or 800/500 MSPS Dual ADC
  • New DESCLKIQ Mode for High Bandwidth, High Sampling Rate Apps
  • Pin-Compatible with ADC1xD1x00
  • AutoSync Feature for Multi-Chip Synchronization
  • Internally Terminated, Buffered, Differential Analog Inputs
  • Interleaved Timing Automatic and Manual Skew Adjust
  • Test Patterns at Output for System Debug
  • Time Stamp Feature to Capture External Trigger
  • Programmable Gain, Offset, and tAD Adjust Feature
  • 1:1 Non-Demuxed or 1:2 Demuxed LVDS Outputs
  • Key Specifications
    • Resolution 12 Bits
    • Interleaved 1.6/1.0 GSPS ADCIMD3 (Fin = 2.7GHz @ -13dBFS): -63/-61 dBc (typ)IMD3 (Fin = 2.7GHz @ -16dBFS): -71/-69 dBc (typ)Noise Floor: -152.2/-150.5 dBm/Hz (typ)Noise Power Ratio: 50.4/50.7 dB (typ)Power: 2.50/2.02 W (typ)
    • Dual 800/500 MSPS ADC, Fin = 498 MHzENOB: 9.5/9.6 Bits (typ)SNR: 59.7/59.7 dB (typ)SFDR: 71.2/72 dBc (typ)Power per Channel: 1.25/1.01 W (typ)

All trademarks are the property of their respective owners.

  • Excellent Noise and Linearity up to and Above fIN = 2.7 GHz
  • Configurable to Either 1.6/1.0 GSPS Interleaved or 800/500 MSPS Dual ADC
  • New DESCLKIQ Mode for High Bandwidth, High Sampling Rate Apps
  • Pin-Compatible with ADC1xD1x00
  • AutoSync Feature for Multi-Chip Synchronization
  • Internally Terminated, Buffered, Differential Analog Inputs
  • Interleaved Timing Automatic and Manual Skew Adjust
  • Test Patterns at Output for System Debug
  • Time Stamp Feature to Capture External Trigger
  • Programmable Gain, Offset, and tAD Adjust Feature
  • 1:1 Non-Demuxed or 1:2 Demuxed LVDS Outputs
  • Key Specifications
    • Resolution 12 Bits
    • Interleaved 1.6/1.0 GSPS ADCIMD3 (Fin = 2.7GHz @ -13dBFS): -63/-61 dBc (typ)IMD3 (Fin = 2.7GHz @ -16dBFS): -71/-69 dBc (typ)Noise Floor: -152.2/-150.5 dBm/Hz (typ)Noise Power Ratio: 50.4/50.7 dB (typ)Power: 2.50/2.02 W (typ)
    • Dual 800/500 MSPS ADC, Fin = 498 MHzENOB: 9.5/9.6 Bits (typ)SNR: 59.7/59.7 dB (typ)SFDR: 71.2/72 dBc (typ)Power per Channel: 1.25/1.01 W (typ)

All trademarks are the property of their respective owners.

The 12-bit 1.6/1.0 GSPS ADC12D800/500RF is an RF-sampling GSPS ADC that can directly sample input frequencies up to and above 2.7 GHz. The ADC12D800/500RF augments the very large Nyquist zone of TI’s GSPS ADCs with excellent noise and linearity performance at RF frequencies, extending its usable range beyond the 7th Nyquist zone

The ADC12D800/500RF provides a flexible LVDS interface which has multiple SPI programmable options to facilitate board design and FPGA/ASIC data capture. The LVDS outputs are compatible with IEEE 1596.3-1996 and supports programmable common mode voltage. The product is packaged in a lead-free 292-ball thermally enhanced BGA package over the rated industrial temperature range of -40°C to +85°C.

The 12-bit 1.6/1.0 GSPS ADC12D800/500RF is an RF-sampling GSPS ADC that can directly sample input frequencies up to and above 2.7 GHz. The ADC12D800/500RF augments the very large Nyquist zone of TI’s GSPS ADCs with excellent noise and linearity performance at RF frequencies, extending its usable range beyond the 7th Nyquist zone

The ADC12D800/500RF provides a flexible LVDS interface which has multiple SPI programmable options to facilitate board design and FPGA/ASIC data capture. The LVDS outputs are compatible with IEEE 1596.3-1996 and supports programmable common mode voltage. The product is packaged in a lead-free 292-ball thermally enhanced BGA package over the rated industrial temperature range of -40°C to +85°C.

ダウンロード 字幕付きのビデオを表示 ビデオ

技術資料

star =TI が選定したこの製品の主要ドキュメント
結果が見つかりませんでした。検索条件をクリアしてから、再度検索を試してください。
8 をすべて表示
種類 タイトル 最新の英語版をダウンロード 日付
* データシート ADC12D800/500RF 12-Bit, 1.6/1.0 GSPS RF Sampling ADC データシート (Rev. E) 2013年 3月 25日
アプリケーション・ノート AN-2132 Synchronizing Multiple GSPS ADCs in a System: The AutoSync Feature (Rev. G) 2017年 2月 3日
アプリケーション・ノート Synchronizing the Giga-Sample ADCs Interfaced with Multiple FPGAs 2014年 8月 6日
アプリケーション・ノート Maximizing SFDR Performance in the GSPS ADC: Spur Sources and Methods of Mitigat 2013年 12月 9日
ユーザー・ガイド Schematic and Layout Recommendations for the GSPS ADC 2013年 4月 29日
アプリケーション・ノート AN-2177 Using the LMH6554 as a ADC Driver (Rev. A) 2013年 4月 26日
アプリケーション・ノート From Sample Instant to Data Output: Understanding Latency in the GSPS ADC 2012年 12月 18日
製品概要 ADC12Dxx00RF Direct RF-Sampling ADC Family 2012年 5月 16日

設計および開発

その他のアイテムや必要なリソースを参照するには、以下のタイトルをクリックして詳細ページをご覧ください。

サポート・ソフトウェア

WAVEVISION5 WaveVision 5 Software

WaveVision 5 software is part of the WaveVision evaluation system that also includes WaveVision 5 Data Capture Board. The WaveVision 5 system is an easy-to-use data acquisition and analysis tool, designed to help users evaluate Texas Instruments' Signal Path solutions.

While WaveVision 5 software (...)

サポート対象の製品とハードウェア

サポート対象の製品とハードウェア

製品
高速 ADC(≧10 MSPS)
ADC08D1020 8 ビット、デュアル 1.0GSPS またはシングル 2.0GSPS の A/D コンバータ (ADC) ADC08D1520 8 ビット、デュアル 1.5GSPS またはシングル 3.0GSPS の A/D コンバータ (ADC) ADC10D1000 10 ビット、デュアル 1.0GSPS またはシングル 2.0GSPS の A/D コンバータ (ADC) ADC10D1500 10 ビット、デュアル 1.5GSPS またはシングル 3.0GSPS の A/D コンバータ (ADC) ADC10DV200 デュアル・チャネル、10 ビット、200MSPS AD コンバータ(ADC) ADC12D1000 12 ビット、デュアル 1.0GSPS またはシングル 2.0GSPS の A/D コンバータ (ADC) ADC12D1000RF 12 ビット、デュアル 1.0GSPS またはシングル 2.0GSPS、RF サンプリング A/D コンバータ (ADC) ADC12D1600 12 ビット、デュアル 1.6GSPS またはシングル 3.2GSPS の A/D コンバータ (ADC) ADC12D1600RF 12 ビット、デュアル 1.6GSPS またはシングル 3.2GSPS、RF サンプリング A/D コンバータ(ADC) ADC12D1800 12 ビット、デュアル 1.8GSPS またはシングル 3.6GSPS の A/D コンバータ (ADC) ADC12D1800RF 12 ビット、デュアル 1.8GSPS またはシングル 3.6GSPS、RF サンプリング A/D コンバータ (ADC) ADC12D500RF 12 ビット、デュアル 500MSPS またはシングル 1.0GSPS、RF サンプリング A/D コンバータ (ADC) ADC12D800RF 12 ビット、デュアル 800MSPS またはシングル 1.6GSPS、RF サンプリング A/D コンバータ (ADC) ADC14DC080 デュアルチャネル、14 ビット、80MSPS、1.0GHz の入力帯域幅、A/D コンバータ (ADC) ADC16DV160 デュアル・チャネル、16 ビット、160MSPS AD コンバータ(ADC) ADC16V130 16 ビット、130MSPS AD コンバータ(ADC)
ハードウェア開発
評価ボード
ADC12D1600RB 12 ビット、2回路 1.6/1.8Gsps または1回路 3.2/3.6Gsps AD コンバータ・リファレンス・ボード ADC16DV160HFEB ADC16DV160HFEB 評価ボード LM98640CVAL 2 チャネル、14 ビット、40MSPS アナログ・フロント・エンド、LVDS 出力 WAVEVSN-BRD-5.1 WaveVision 5 データ・キャプチャ・ボード・バージョン 5.1
ソフトウェア
アプリケーション・ソフトウェアとフレームワーク
WAVEVISION5 Data Acquisition and Analysis Software
シミュレーション・モデル

ADC12D1000 IBIS Model

SNAM014.ZIP (41 KB) - IBIS Model
シミュレーション・ツール

PSPICE-FOR-TI — TI Design / シミュレーション・ツール向け PSpice®

PSpice® for TI は、各種アナログ回路の機能評価に役立つ、設計とシミュレーション向けの環境です。設計とシミュレーションに適したこのフル機能スイートは、Cadence® のアナログ分析エンジンを使用しています。PSpice for TI は無償で使用でき、アナログや電源に関する TI の製品ラインアップを対象とする、業界でも有数の大規模なモデル・ライブラリが付属しているほか、選択された一部のアナログ動作モデルも利用できます。

設計とシミュレーション向けの環境である PSpice for TI (...)
リファレンス・デザイン

TIDA-00113 — 1 チャネルまたは 2 チャネル・モードで GSPS ADC を駆動、高帯域幅アプリケーション用

この設計は、システムの設計者がトレードオフについて理解し、広帯域アプリケーション向けにギガサンプル/秒の ADC をバラン構成で駆動するための実装を最適化するのに役立つよう提供されています。検討するトレードオフには、バラン構造、挿入損失、ダイナミック特性、構成変更、容易な実装などが含まれます。トポロジーやレイアウトはシステム性能の最適化において重要な役割を担っており、これらの設計が設計サイクルの短縮に役立つのはそのためです。
設計ガイド: PDF
回路図: PDF
リファレンス・デザイン

TIDA-00479 — 最適なクロック・ソース、GSPS ADC 用、リファレンス・デザイン

The ADC12D1600RFRB reference design provides a platform to demonstrate a high speed digitizer application which incorporates clocking, power management, and signal processing. The reference design utilizes the 1.6 GSPS ADC12D1600RF device, onboard FPGA Xilinx Virtex 4, and high performance clock (...)
設計ガイド: PDF
回路図: PDF
リファレンス・デザイン

TIDA-00071 — ギガ・サンプル/秒(GSPS)ADC 用回路およびレイアウト推奨

This reference design is a guide to the schematics and layout for the system designer using a GSPS ADC in their system. Use this reference design along with the datasheet — the datasheet is always the final authority. Also, the ADC1xDxxxx(RF)RB Reference Board provides a useful reference (...)
ユーザー ガイド: PDF
回路図: PDF
パッケージ ピン数 CAD シンボル、フットプリント、および 3D モデル
PBGA (NXA) 292 Ultra Librarian

購入と品質

記載されている情報:
  • RoHS
  • REACH
  • デバイスのマーキング
  • リード端子の仕上げ / ボールの原材料
  • MSL 定格 / ピーク リフロー
  • MTBF/FIT 推定値
  • 使用原材料
  • 認定試験結果
  • 継続的な信頼性モニタ試験結果
記載されている情報:
  • ファブの拠点
  • 組み立てを実施した拠点

推奨製品には、この TI 製品に関連するパラメータ、評価基板、またはリファレンス デザインが存在する可能性があります。

サポートとトレーニング

TI E2E™ フォーラムでは、TI のエンジニアからの技術サポートを提供

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください。

TI 製品の品質、パッケージ、ご注文に関するお問い合わせは、TI サポートをご覧ください。​​​​​​​​​​​​​​

ビデオ