クワッド、15.5V、1.4MHz オペアンプ

この製品には新バージョンがあります。

open-in-new 代替品と比較
比較対象デバイスのアップグレード版機能を搭載した、ドロップイン代替製品
TLV9104 アクティブ クワッド、16V、1.1MHz、低消費電力 (0.12mA) オペアンプ Pin-to-pin upgrade with improved performance: lower Vos(1.5mV), higher slew rate(4.5V/us) and output current(80mA)

製品詳細

Number of channels 4 Total supply voltage (+5 V = 5, ±5 V = 10) (max) (V) 15.5 Total supply voltage (+5 V = 5, ±5 V = 10) (min) (V) 4.75 Rail-to-rail In to V-, Out GBW (typ) (MHz) 1.4 Slew rate (typ) (V/µs) 1.1 Vos (offset voltage at 25°C) (max) (mV) 3 Iq per channel (typ) (mA) 0.38 Vn at 1 kHz (typ) (nV√Hz) 22 Rating Catalog Operating temperature range (°C) -40 to 85 Offset drift (typ) (µV/°C) 1.3 Input bias current (max) (pA) 2 CMRR (typ) (dB) 83 Iout (typ) (A) 0.021 Architecture CMOS Input common mode headroom (to negative supply) (typ) (V) -0.4 Input common mode headroom (to positive supply) (typ) (V) -1.9 Output swing headroom (to negative supply) (typ) (V) 0.1 Output swing headroom (to positive supply) (typ) (V) -0.13
Number of channels 4 Total supply voltage (+5 V = 5, ±5 V = 10) (max) (V) 15.5 Total supply voltage (+5 V = 5, ±5 V = 10) (min) (V) 4.75 Rail-to-rail In to V-, Out GBW (typ) (MHz) 1.4 Slew rate (typ) (V/µs) 1.1 Vos (offset voltage at 25°C) (max) (mV) 3 Iq per channel (typ) (mA) 0.38 Vn at 1 kHz (typ) (nV√Hz) 22 Rating Catalog Operating temperature range (°C) -40 to 85 Offset drift (typ) (µV/°C) 1.3 Input bias current (max) (pA) 2 CMRR (typ) (dB) 83 Iout (typ) (A) 0.021 Architecture CMOS Input common mode headroom (to negative supply) (typ) (V) -0.4 Input common mode headroom (to positive supply) (typ) (V) -1.9 Output swing headroom (to negative supply) (typ) (V) 0.1 Output swing headroom (to positive supply) (typ) (V) -0.13
PDIP (N) 14 181.42 mm² 19.3 x 9.4 SOIC (D) 14 51.9 mm² 8.65 x 6
  • レール ツー レールの出力スイング
  • 2kΩ および 600Ω 負荷について動作を規定
  • 高い電圧ゲイン:126dB
  • 低い入力オフセット電圧:3mV
  • 低いオフセット電圧ドリフト:1.3µV/°C
  • きわめて低い入力バイアス電流:2fA
  • 低い電圧ノイズ: 22nV/√Hz
  • 入力同相範囲に V- を含む
  • 4.75V~15.5V の動作範囲
  • ISS = 400µA/アンプ、V+ に非依存
  • スルーレート:1.1V/µs
  • レール ツー レールの出力スイング
  • 2kΩ および 600Ω 負荷について動作を規定
  • 高い電圧ゲイン:126dB
  • 低い入力オフセット電圧:3mV
  • 低いオフセット電圧ドリフト:1.3µV/°C
  • きわめて低い入力バイアス電流:2fA
  • 低い電圧ノイズ: 22nV/√Hz
  • 入力同相範囲に V- を含む
  • 4.75V~15.5V の動作範囲
  • ISS = 400µA/アンプ、V+ に非依存
  • スルーレート:1.1V/µs

デュアル LMC662 およびクワッド LMC660 (LMC66x) は、単一電源で動作するように設計され、TI の高度な CMOS プロセスで構築された CMOS オペアンプです。このデバイスは、5V~15V で動作し、レール ツー レールの出力スイングに加えて、グランドを含む入力同相範囲に対応しています。これまで CMOS アンプでは性能の制限が問題になっていましたが、この設計では問題になりません。入力オフセット電圧 (VOS)、オフセット ドリフト、広帯域ノイズ、および現実的な負荷 (2kΩ および 600Ω) に対する電圧ゲインは、すべて、広く受け入れられているバイポーラの同等品と等しいか、それを上回っています。

デュアル LMC662 およびクワッド LMC660 (LMC66x) は、単一電源で動作するように設計され、TI の高度な CMOS プロセスで構築された CMOS オペアンプです。このデバイスは、5V~15V で動作し、レール ツー レールの出力スイングに加えて、グランドを含む入力同相範囲に対応しています。これまで CMOS アンプでは性能の制限が問題になっていましたが、この設計では問題になりません。入力オフセット電圧 (VOS)、オフセット ドリフト、広帯域ノイズ、および現実的な負荷 (2kΩ および 600Ω) に対する電圧ゲインは、すべて、広く受け入れられているバイポーラの同等品と等しいか、それを上回っています。

ダウンロード 字幕付きのビデオを表示 ビデオ

技術資料

star =TI が選定したこの製品の主要ドキュメント
結果が見つかりませんでした。検索条件をクリアしてから、再度検索を試してください。
4 をすべて表示
種類 タイトル 最新の英語版をダウンロード 日付
* データシート ‌LMC66x CMOS デュアル オペアンプ データシート (Rev. D 翻訳版) PDF | HTML 英語版 (Rev.D) PDF | HTML 2024年 2月 28日
e-Book(PDF) The Signal - オペアンプ設計ブログ集 英語版 2018年 3月 23日
アプリケーション・ノート AN-856 A SPICE Comp Macromodel for CMOS Op Amplifiers (Rev. C) 2013年 5月 6日
アプリケーション・ノート Effect of Heavy Loads on Accuracy and Linearity of Op Amp Circuits (Rev. B) 2013年 4月 22日

設計および開発

その他のアイテムや必要なリソースを参照するには、以下のタイトルをクリックして詳細ページをご覧ください。

評価ボード

AMP-PDK-EVM — アンプ パフォーマンス開発キットの評価基板

このアンプ パフォーマンス開発キット (PDK) は、オペアンプの一般的なパラメータをテストするための評価基板 (EVM) キットであり、ほとんどのオペアンプやコンパレータと互換性があります。この評価基板キットは、パッケージのニーズに適した、さまざまなソケット付きドーターカード オプションを搭載したメイン ボードで構成されており、エンジニアはデバイスの性能を迅速に評価および検証できます。

AMP-PDK-EVM キットは、業界標準の最も一般的な次の 5 種類のパッケージをサポートしています。

  • D (SOIC-8 と SOIC-14)
  • PW (TSSOP-14)
  • DGK (VSSOP-8)
  • (...)
ユーザー ガイド: PDF | HTML
シミュレーション・モデル

LMC660 PSPICE Model

SNOM169.ZIP (3 KB) - PSpice Model
計算ツール

ANALOG-ENGINEER-CALC — アナログ技術者向けカリキュレータ

アナログ・エンジニア向けカリキュレータは、アナログ回路設計エンジニアが日常的に繰り返し行っている計算の多くを迅速化します。この PC ベース・ツールはグラフィカル・インターフェイスにより、帰還抵抗を使用したオペアンプのゲイン設定から、A/D コンバータ(ADC)のドライブ・バッファ回路の安定化に最適な部品の選択に至るまで、一般的に行われている各種計算のリストを表示します。スタンドアロン・ツールとして使用できるほか、『アナログ回路設計式一覧ポケット・ガイド』で説明されているコンセプトと組み合わせることもできます。
設計ツール

CIRCUIT060013 — T ネットワーク帰還回路搭載、反転アンプ

このデザインは入力信号 VIN を反転し、1000V/V 言い換えると 60dB の信号ゲインを達成します。T 帰還回路搭載の反転アンプは、値が小さい R4 や値が大きい帰還抵抗なしで高いゲインを取得するために使用できます。
設計ツール

CIRCUIT060015 — 調整可能なリファレンス電圧回路

この回路は、反転と非反転のアンプ回路を 1 つに組み合わせ、入力電圧の負の値から入力電圧までの可変の基準電圧を生成します。ゲインを増加して、負の最高基準電圧のレベルを増やすこともできます。
設計ツール

CIRCUIT060074 — コンパレータによるハイサイド電流センシング回路

このハイサイド電流センシング・ソリューションは、レール・ツー・レール入力同相範囲に対応している 1 個のコンパレータを使用し、負荷電流が 1A を上回った合にコンパレータの出力端子 (COMP OUT) で過電流アラート (OC-Alert) 信号を生成します。この実装は、OC-Alert 信号をアクティブ・ローに設定しています。したがって、1A のスレッショルドを上回ったときに、コンパレータの出力がローになります。負荷電流が 0.5 A (50% 減少) に低下すると OC-Alert が論理 HIGH (...)
シミュレーション・ツール

PSPICE-FOR-TI — TI Design / シミュレーション・ツール向け PSpice®

PSpice® for TI は、各種アナログ回路の機能評価に役立つ、設計とシミュレーション向けの環境です。設計とシミュレーションに適したこのフル機能スイートは、Cadence® のアナログ分析エンジンを使用しています。PSpice for TI は無償で使用でき、アナログや電源に関する TI の製品ラインアップを対象とする、業界でも有数の大規模なモデル・ライブラリが付属しているほか、選択された一部のアナログ動作モデルも利用できます。

設計とシミュレーション向けの環境である PSpice for TI (...)
シミュレーション・ツール

TINA-TI — SPICE ベースのアナログ・シミュレーション・プログラム

TINA-TI は、DC 解析、過渡解析、周波数ドメイン解析など、SPICE の標準的な機能すべてを搭載しています。TINA には多彩な後処理機能があり、結果を必要なフォーマットにすることができます。仮想計測機能を使用すると、入力波形を選択し、回路ノードの電圧や波形を仮想的に測定することができます。TINA の回路キャプチャ機能は非常に直観的であり、「クイックスタート」を実現できます。

TINA-TI をインストールするには、約 500MB が必要です。インストールは簡単です。必要に応じてアンインストールも可能です。(そのようなことはないと思いますが)

TINA は DesignSoft (...)

ユーザー ガイド: PDF
英語版 (Rev.A): PDF
パッケージ ピン数 CAD シンボル、フットプリント、および 3D モデル
PDIP (N) 14 Ultra Librarian
SOIC (D) 14 Ultra Librarian

購入と品質

記載されている情報:
  • RoHS
  • REACH
  • デバイスのマーキング
  • リード端子の仕上げ / ボールの原材料
  • MSL 定格 / ピーク リフロー
  • MTBF/FIT 推定値
  • 使用原材料
  • 認定試験結果
  • 継続的な信頼性モニタ試験結果
記載されている情報:
  • ファブの拠点
  • 組み立てを実施した拠点

サポートとトレーニング

TI E2E™ フォーラムでは、TI のエンジニアからの技術サポートを提供

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください。

TI 製品の品質、パッケージ、ご注文に関するお問い合わせは、TI サポートをご覧ください。​​​​​​​​​​​​​​

ビデオ