クワッド、12V、12MHz オペアンプ

この製品には新バージョンがあります。

open-in-new 代替品と比較
これまでにご購入されたお客様をサポートする目的でこの製品を引き続き生産しています。新規設計では代替品をご検討ください。
比較対象デバイスのアップグレード版機能を搭載した、ドロップイン代替製品
TLV9164 アクティブ クワッド、16V、11MHz、レール ツー レール入出力、低オフセット電圧、オペアンプ Rail-to-Rail input and output, wider voltage range (2.7 V to 16 V), higher slew rate (33 V/us), lower offset voltage (1 mV), and improved offset voltage drift

製品詳細

Number of channels 4 Total supply voltage (+5 V = 5, ±5 V = 10) (min) (V) 2.7 Total supply voltage (+5 V = 5, ±5 V = 10) (max) (V) 12 GBW (typ) (MHz) 12 Slew rate (typ) (V/µs) 5 Rail-to-rail Out Vos (offset voltage at 25°C) (max) (mV) 4 Iq per channel (typ) (mA) 2 Vn at 1 kHz (typ) (nV√Hz) 4 THD + N at 1 kHz (typ) (%) 0.003 Rating Catalog Operating temperature range (°C) -40 to 125 Iout (typ) (A) 0.0014 Architecture Bipolar CMRR (typ) (dB) 85 Input bias current (max) (pA) 750000
Number of channels 4 Total supply voltage (+5 V = 5, ±5 V = 10) (min) (V) 2.7 Total supply voltage (+5 V = 5, ±5 V = 10) (max) (V) 12 GBW (typ) (MHz) 12 Slew rate (typ) (V/µs) 5 Rail-to-rail Out Vos (offset voltage at 25°C) (max) (mV) 4 Iq per channel (typ) (mA) 2 Vn at 1 kHz (typ) (nV√Hz) 4 THD + N at 1 kHz (typ) (%) 0.003 Rating Catalog Operating temperature range (°C) -40 to 125 Iout (typ) (A) 0.0014 Architecture Bipolar CMRR (typ) (dB) 85 Input bias current (max) (pA) 750000
PDIP (N) 14 181.42 mm² 19.3 x 9.4 SOIC (D) 14 51.9 mm² 8.65 x 6 TSSOP (PW) 14 32 mm² 5 x 6.4
  • Rail-to-Rail Output Voltage Swing:
    ±2.4 V at VCC = ±2.5 V
  • Very Low Noise Level: 4 nV/√Hz
  • Ultra-Low Distortion: 0.003%
  • High Dynamic Features: 12 MHz, 5 V/µs
  • Operating Range: 2.7 V to 12 V
  • Latch-Up Performance Exceeds 100 mA
    Per JESD 78, Class II
  • ESD Performance Tested Per JESD 22
    • 2000-V Human-Body Model
    • 1500-V Charged-Device Model
  • Rail-to-Rail Output Voltage Swing:
    ±2.4 V at VCC = ±2.5 V
  • Very Low Noise Level: 4 nV/√Hz
  • Ultra-Low Distortion: 0.003%
  • High Dynamic Features: 12 MHz, 5 V/µs
  • Operating Range: 2.7 V to 12 V
  • Latch-Up Performance Exceeds 100 mA
    Per JESD 78, Class II
  • ESD Performance Tested Per JESD 22
    • 2000-V Human-Body Model
    • 1500-V Charged-Device Model

The TL97x family of single, dual, and quad operational amplifiers operates at voltages as low as ±1.35 V and features output rail-to-rail signal swing. The TL97x boast characteristics that make them particularly well suited for portable and battery-supplied equipment. Very low noise and low distortion characteristics make them ideal for audio preamplification.

The TL971 is housed in the space-saving 5-pin SOT-23 package, which simplifies board design because of the ability to be placed anywhere (outside dimensions are 2.8 mm × 2.9 mm).

The TL97x family of single, dual, and quad operational amplifiers operates at voltages as low as ±1.35 V and features output rail-to-rail signal swing. The TL97x boast characteristics that make them particularly well suited for portable and battery-supplied equipment. Very low noise and low distortion characteristics make them ideal for audio preamplification.

The TL971 is housed in the space-saving 5-pin SOT-23 package, which simplifies board design because of the ability to be placed anywhere (outside dimensions are 2.8 mm × 2.9 mm).

ダウンロード 字幕付きのビデオを表示 ビデオ

技術資料

star =TI が選定したこの製品の主要ドキュメント
結果が見つかりませんでした。検索条件をクリアしてから、再度検索を試してください。
2 をすべて表示
種類 タイトル 最新の英語版をダウンロード 日付
* データシート TL97x Output Rail-To-Rail Very-Low-Noise Operational Amplifiers データシート (Rev. H) PDF | HTML 2015年 1月 25日
e-Book(PDF) The Signal - オペアンプ設計ブログ集 英語版 2018年 3月 23日

設計および開発

その他のアイテムや必要なリソースを参照するには、以下のタイトルをクリックして詳細ページをご覧ください。

評価ボード

AMP-PDK-EVM — アンプ パフォーマンス開発キットの評価基板

The amplifier performance development kit (PDK) is an evaluation module (EVM) kit to test common operational amplifier (op amp) parameters and is compatible with most op amps and comparators. The EVM kit offers a main board with several socketed daughtercard options to fit package needs, allowing (...)

ユーザー ガイド: PDF | HTML
計算ツール

ANALOG-ENGINEER-CALC — アナログ技術者向けカリキュレータ

アナログ・エンジニア向けカリキュレータは、アナログ回路設計エンジニアが日常的に繰り返し行っている計算の多くを迅速化します。この PC ベース・ツールはグラフィカル・インターフェイスにより、帰還抵抗を使用したオペアンプのゲイン設定から、A/D コンバータ(ADC)のドライブ・バッファ回路の安定化に最適な部品の選択に至るまで、一般的に行われている各種計算のリストを表示します。スタンドアロン・ツールとして使用できるほか、『アナログ回路設計式一覧ポケット・ガイド』で説明されているコンセプトと組み合わせることもできます。
シミュレーション・ツール

PSPICE-FOR-TI — TI Design / シミュレーション・ツール向け PSpice®

PSpice® for TI は、各種アナログ回路の機能評価に役立つ、設計とシミュレーション向けの環境です。設計とシミュレーションに適したこのフル機能スイートは、Cadence® のアナログ分析エンジンを使用しています。PSpice for TI は無償で使用でき、アナログや電源に関する TI の製品ラインアップを対象とする、業界でも有数の大規模なモデル・ライブラリが付属しているほか、選択された一部のアナログ動作モデルも利用できます。

設計とシミュレーション向けの環境である PSpice for TI (...)
シミュレーション・ツール

TINA-TI — SPICE ベースのアナログ・シミュレーション・プログラム

TINA-TI は、DC 解析、過渡解析、周波数ドメイン解析など、SPICE の標準的な機能すべてを搭載しています。TINA には多彩な後処理機能があり、結果を必要なフォーマットにすることができます。仮想計測機能を使用すると、入力波形を選択し、回路ノードの電圧や波形を仮想的に測定することができます。TINA の回路キャプチャ機能は非常に直観的であり、「クイックスタート」を実現できます。

TINA-TI をインストールするには、約 500MB が必要です。インストールは簡単です。必要に応じてアンインストールも可能です。(そのようなことはないと思いますが)

TINA は DesignSoft (...)

ユーザー ガイド: PDF
英語版 (Rev.A): PDF
パッケージ ピン数 CAD シンボル、フットプリント、および 3D モデル
PDIP (N) 14 Ultra Librarian
SOIC (D) 14 Ultra Librarian
TSSOP (PW) 14 Ultra Librarian

購入と品質

記載されている情報:
  • RoHS
  • REACH
  • デバイスのマーキング
  • リード端子の仕上げ / ボールの原材料
  • MSL 定格 / ピーク リフロー
  • MTBF/FIT 推定値
  • 使用原材料
  • 認定試験結果
  • 継続的な信頼性モニタ試験結果
記載されている情報:
  • ファブの拠点
  • 組み立てを実施した拠点

サポートとトレーニング

TI E2E™ フォーラムでは、TI のエンジニアからの技術サポートを提供

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください。

TI 製品の品質、パッケージ、ご注文に関するお問い合わせは、TI サポートをご覧ください。​​​​​​​​​​​​​​

ビデオ