DEV-ADC34J22
概要
DEV-ADC34J22 は、Altera の HSMC 規格との統合向けの設計を採用した、4 チャネル、50MSPS の ADC モジュールです。DEV-ADC34J22 は、JESD204B に準拠する TI の新製品 ADC34J22 A/D コンバータ (ADC) を採用したほか、TI の LMK04828 ジッタ・クリーナを使用してクロックのコンディショニングも実施しています。TI の THS4541 850MHz BW 完全差動アンプを経由し、4 チャネルのうち 2 チャネルでシングルエンド DC 結合入力を受け入れます。
このモジュールは、1 個の EXT トリガ、1 個の EXT クロック、4 個のアナログ入力チャネルという、合計 6 個のフロント・パネル SMA コネクタを搭載しています。また、スタンドアロンのクロック生成向けに 10MHz の TCXO をオンボード実装し、100MHz VCXO と LMK04828B の組み合わせを使用して、リファレンス・クロックのジッタ・クリーニングを実施しています。ADC34J22 と LMK04828B は、Altera の Cyclone V SOC FPGA と、組込み形式の ARM Cortex A9 プロセッサ経由で、総合的に構成できます。DEV-ADC34J22 は、多様なアプリケーションをサポートするほか、2 個の RF (AC 結合) チャネルと 2 個のアナログ (DC 結合) チャネルを実装しています。
特長
基板の特長
- TI の ADC34J22 A/D コンバータ
- 4 チャネル、12 ビット、50MSPS、JESD204B 準拠の ADC モジュール
- 2 個の RF AC 結合入力チャネル
- 2 個のアナログ DC 結合入力チャネル
- 外部クロック入力
- 外部トリガ入力
- TI LMK04828B デュアル・ループをオンボード実装
- クロック・ジッタ・クリーナ搭載のリファレンス発振器 - 10MHz。TCXO
- 1 番目 (高速側) ループ VCO - 100MHz。VCXO
- Altera FPGA 開発ボードとのインターフェイスを実現する HSMC コネクタ
- 最大 4 レーンの JESD204B をサポート
- JESD204B サブクラス 0 および 1 との互換性
- ADC34J22 と LMK04828B 両方のデバイスに対応する SPI 制御インターフェイス
- Arrow の開発ボードに対応するリファレンス・デザインが利用可能
- MTI の JESD コアのインスタンス化を含めた VHDL 設計ファイル
- パワーアップの時点で、SoC の ARM プロセッサがこのモジュールを構成
AC 結合 RF フロント・エンドの特長
- トランス結合型のシングル・エンドから差動への変換
- チャネル 1 と 2 で利用可能
- RF フロント・エンドの仕様:入力範囲 ±1.0V (2Vp-p)
- 0.5 ~ 200MHz の入力帯域幅
2 個のアナログ DC 結合入力チャネル
- チャネル 3 と 4 で、シングルエンドから差動への変換アンプが利用でき、ゲイン G=2V/V
- アナログ・フロント・エンドの仕様:
- 入力範囲:±0.5V、つまり全体で 1Vp-p
- DC - 15MHz の入力帯域幅
高速 ADC(≧10 MSPS)
サポートとトレーニング
ビデオ・シリーズ
ビデオをすべて表示ビデオ
免責事項
(TI 以外のサイトへのリンクを含め) 上記の特定の情報とリソースは、サード・パーティーのパートナーから提供されていることがあり、利用者の便宜を図る目的で掲載しています。TI は、かかる情報や資料の提供者ではなく、それらの内容に責任を負うこともありません。利用者は、意図している用途との適合性について、かかる情報や資料を自分自身で注意深く評価するものとします。かかる資料やリソースのここへの掲載は、TI による任意のサード・パーティー企業の承認を暗黙的に意味するものではなく、単独、もしくは TI のいかなる製品やサービスとの組み合わせにおいて、サード・パーティーの製品またはサービスの適合性に関する保証または表明として解釈してはならないものとします。