PMP9475
Xilinx Virtex® Ultrascale FPGA パワー・ソリューション
PMP9475
概要
12V 入力の PMP9475 リファレンス・デザインでは、Xilinx 製の Virtex® UltraScale™ FPGA ファミリに電力を供給するために必要とされるすべての電源レールを、コンパクトで高効率のデザインで実装できます。 このデザインでは、設計/構成の容易さと、重要なレールの遠隔測定を目的として、複数の TI 製 PMBus ポイント・オブ・ロード(POL)電圧レギュレータを使用しています。1 個の UCD90120A を採用して、フレキシブルなパワーアップ/パワーダウン・シーケンシングを実現するとともに、PMBus インターフェイス経由で電圧監視、電流監視、電圧マージン測定も実施します。
特長
- Xilinx Virtex® UltraScale™ FPGA で必要とされるすべての電源レールを実装
- 12V 入力対応のために最適化した設計
- オンボードのパワーアップ/ダウン・シーケンシング
- 出力電圧と電流を報告する PMBUS インターフェイス
- 電圧マージン測定機能
通信機器
エンタープライズ・システム
組み立てられたボードは、テストと性能検証のみの目的で開発されたものであり、販売していません。
設計ファイルと製品
設計ファイル
すぐに使用できるシステム・ファイルをダウンロードすると、設計プロセスを迅速化できます。
TIDR997.PDF (106 K)
設計に使用したコンポーネント、参照指定子、メーカー名や型番などを記入した詳細なリスト
製品
設計や代替製品候補に TI 製品を含めます。
技術資料
結果が見つかりませんでした。検索条件をクリアして、もう一度検索を行ってください。
すべて表示 2
種類 | タイトル | 英語版のダウンロード | 日付 | |||
---|---|---|---|---|---|---|
試験報告書 | PMP9475 Test Results (Rev. A) | 2015年 5月 5日 | ||||
試験報告書 | PMP9475 Overview | 2014年 11月 18日 |