JAJA772A December 2023 – January 2024 AM2631 , AM2631-Q1 , AM2632 , AM2632-Q1 , AM2634 , AM2634-Q1 , AM263P2 , AM263P4 , AM263P4-Q1 , AMC1303M2520 , AMC1305L25 , AMC1306M25 , TMS320F280033 , TMS320F280034 , TMS320F280034-Q1 , TMS320F280036-Q1 , TMS320F280036C-Q1 , TMS320F280037 , TMS320F280037-Q1 , TMS320F280037C , TMS320F280037C-Q1 , TMS320F280038-Q1 , TMS320F280038C-Q1 , TMS320F280039 , TMS320F280039-Q1 , TMS320F280039C , TMS320F280039C-Q1 , TMS320F280040-Q1 , TMS320F280040C-Q1 , TMS320F280041 , TMS320F280041-Q1 , TMS320F280041C , TMS320F280041C-Q1 , TMS320F280045 , TMS320F280048-Q1 , TMS320F280048C-Q1 , TMS320F280049 , TMS320F280049-Q1 , TMS320F280049C , TMS320F280049C-Q1 , TMS320F28075 , TMS320F28075-Q1 , TMS320F28076 , TMS320F28374D , TMS320F28374S , TMS320F28375D , TMS320F28375S , TMS320F28375S-Q1 , TMS320F28376D , TMS320F28376S , TMS320F28377D , TMS320F28377D-Q1 , TMS320F28377S , TMS320F28377S-Q1 , TMS320F28378D , TMS320F28378S , TMS320F28379D , TMS320F28379D-Q1 , TMS320F28379S , TMS320F28384D , TMS320F28384D-Q1 , TMS320F28384S , TMS320F28384S-Q1 , TMS320F28386D , TMS320F28386D-Q1 , TMS320F28386S , TMS320F28386S-Q1 , TMS320F28388D , TMS320F28388S , TMS320F28P650DH , TMS320F28P650DK , TMS320F28P650SH , TMS320F28P650SK , TMS320F28P659DH-Q1 , TMS320F28P659DK-Q1 , TMS320F28P659SH-Q1
AMC1306M25 と MCU の間のデジタル インターフェイスのハードウェアで構成可能な位相遅延によるクロック信号補償を 図 3-3 に示します。この補償方法では、ハードウェアの位相遅延によって位相シフトされたクロック信号を、MCU の SDFM モジュールのクロック入力 SDFM_CLKIN に接続します。このタイプの補償は、シグマ デルタ フィルタ モジュールを搭載したすべての MCUで機能しますが、推奨されるのは、外部クロック ソースと CMOS インターフェイスを搭載した絶縁型デルタ シグマ変調器のみです。
ハードウェアに位相遅延を実装するために、論理ゲートまたはバッファを使用してクロック信号に伝搬遅延を導入できます。ただし、ハードウェアに遅延を実装する場合、遅延の値はハードウェア ブロックの伝搬遅延に大きく依存し、自由度とユーザーによる構成可能性を制限します。ハードウェアで位相遅延を構成可能なクロック信号による補償の動作原理は、セクション 3.1 で説明するのと同じ原理に従います。