760-pin (ZBO) package image

AM5718AZBOXEM AKTIV

Sitara™-Prozessoren AM5718-HIREL, Silicon Revision 2.0

Preis

Menge Preis
+

Informationen zur Qualität

Beurteilung Military
RoHS Nein
REACH Betroffen
Beschichtungsmaterial für Anschlussdrähte/Balls SNPB
MSL-Rating/Spitzenrückfluss Level-3-250C-168 HR
Informationen zu Qualität,
Zuverlässigkeit und Gehäuse

Enthaltene Informationen:

  • RoHS
  • REACH
  • Bausteinkennzeichnung
  • Beschichtungsmaterial für Anschlussdrähte/Balls
  • MSL-Rating/Spitzenrückfluss
  • MTBF-/FIT-Schätzungen
  • Materialinhalt
  • Qualifikationszusammenfassung
  • Kontinuierliches Zuverlässigkeitsmonitoring
Anzeigen oder herunterladen
Zusätzliche Herstellungsangaben

Enthaltene Informationen:

  • Werksstandort
  • Montagestandort
Anzeigen

Export-Klassifizierung

*Nur für Referenzzwecke

  • US ECCN: 3A001A2C

Gehäuseinformationen

Gehäuse | Pins FCBGA (ZBO) | 760
Betriebstemperaturbereich (°C) -55 to 125
Gehäusemenge | Träger 60 | JEDEC TRAY (5+1)

Merkmale von AM5718-HIREL

  • For Silicon Revision 1.0 Information, See SPRS919
  • ARM® Cortex®-A15 Microprocessor Subsystem
  • C66x Floating-Point VLIW DSP
    • Fully Object-Code Compatible With C67x and C64x+
    • Up to Thirty-Two 16 × 16-Bit Fixed-Point Multiplies per Cycle
  • Up to 512KB of On-Chip L3 RAM
  • Level 3 (L3) and Level 4 (L4) Interconnects
  • DDR3/DDR3L Memory Interface (EMIF) Module
    • Supports up to DDR3-1333 (667 MHz)
    • Up to 2GB Across Single Chip Select
  • Dual ARM® Cortex®-M4 Coprocessors
  • IVA-HD Subsystem
  • Display Subsystem
    • Full-HD Video (1920 × 1080p, 60 fps)
    • Multiple Video Input and Video Output
    • 2D and 3D Graphics
    • Display Controller With DMA Engine and up to Three Pipelines
    • HDMI™ Encoder: HDMI 1.4a and DVI 1.0 Compliant
  • 2x Dual-Core Programmable Real-Time Unit and Industrial Communication Subsystem (PRU-ICSS)
  • Accelerator (BB2D) Subsystem
    • Vivante™ GC320 Core
  • Video Processing Engine (VPE)
  • Available Single-Core PowerVR® SGX544 3D GPU
  • One Video Input Port (VIP) Module
    • Support for up to Four Multiplexed Input Ports
  • General-Purpose Memory Controller (GPMC)
  • Enhanced Direct Memory Access (EDMA) Controller
  • Ethernet Subsystem
  • Sixteen 32-Bit General-Purpose Timers
  • 32-Bit MPU Watchdog Timer
  • Five High-Speed Inter-Integrated Circuit (I2C) Ports
  • HDQ™/1-Wire® Interface
  • Ten Configurable UART/IrDA/CIR Modules
  • Four Multichannel Serial Peripheral Interfaces (McSPI)
  • Quad SPI Interface (QSPI)
  • SATA Gen2 Interface
  • Eight Multichannel Audio Serial Port (McASP) Modules
  • SuperSpeed USB 3.0 Dual-Role Device
  • High-Speed USB 2.0 Dual-Role Device
  • Four MultiMedia Card/Secure Digital/Secure Digital Input Output Interfaces (MMC/SD/SDIO)
  • PCI Express® 3.0 Subsystems With Two 5-Gbps Lanes
    • One 2-Lane Gen2-Compliant Port
    • Or Two 1-Lane Gen2-Compliant Ports
  • Dual Controller Area Network (DCAN) Modules
    • CAN 2.0B Protocol
  • MIPI® CSI-2 Camera Serial Interface
  • Up to 215 General-Purpose I/O (GPIO) Pins
  • Power, Reset, and Clock Management
  • On-Chip Debug With CTools Technology
  • 28-nm CMOS Technology
  • 23 mm × 23 mm, 0.8-mm Pitch, 760-Pin BGA (ZBO)

Beschreibung von AM5718-HIREL

AM5718-HIREL Sitara ARM applications processors are built to meet the intense processing needs of the modern embedded products.

AM5718-HIREL devices bring high processing performance through the maximum flexibility of a fully integrated mixed processor solution. The devices also combine programmable video processing with a highly integrated peripheral set.

Programmability is provided by a single-core ARM Cortex-A15 RISC CPU with Neon™ extensions and a TI C66x VLIW floating-point DSP core. The ARM processor lets developers keep control functions separate from vision algorithms programmed on the DSP and coprocessors, thus reducing the complexity of the system software.

Additionally, TI provides a complete set of development tools for the ARM and C66x DSP, including C compilers, a DSP assembly optimizer to simplify programming and scheduling, and a debugging interface for visibility into source code execution.

The AM5718-HIREL Sitara ARM processor family is qualified according to the AEC-Q100 Standard.

Preis

Menge Preis
+

Trägeroptionen

Wir bieten verschiedene Trägeroptionen für Ihre Bestellung. Je nach der Menge der von Ihnen bestellten Teile können Sie Standard-Rollen, kundenspezifisch gegurtete Rollen, Gurtabschnitte, Stangen oder Trays als Lieferoption auswählen.

Eine kundenspezifisch gegurtete Rolle ist ein kontinuierlich verlaufender Gurtabschnitt, der von einer Rolle geschnitten wird, um die Rückführbarkeit des Chargen- und Datumscodes zu gewährleisten. Nach Industriestandards sind ein 18 Zoll breiter Vorspann und Abspann mit einer Distanzscheibe aus Messing auf beiden Seiten des Gurtabschnitts verbunden, sodass es direkt in einen Bestückungsautomaten eingespeist werden kann. TI erhebt für kundenspezifisch gewickelte Rollen eine Wickelgebühr.

Gurtabschnitt bezeichnet eine von einer Rolle abgeschnittene Gurtlänge. Es kann sein, dass TI die Bestellung in mehreren Streifen von Gurtabschnitten oder auf mehrere Boxen verteilt liefert, um die von Ihnen gewünschte Menge zu erfüllen.

TI liefert Tube- oder Tray-Bauteile häufig in einer Box, oder aber in der Tube oder dem Tray – je nach Verfügbarkeit. Wir verpacken alle Gurte, Stangen oder Musterbehälter gemäß unseren internen Schutzanforderungen für ESD (Electro Static Discharge) und MSL (Moisture Sensitivity Level).

Mehr erfahren

Auswahlmöglichkeiten für Chargen- und Datumscode eventuell verfügbar

Fügen Sie Ihrem Warenkorb ein Produkt hinzu und beginnen Sie den Auscheckvorgang, um die im Bestand verfügbaren Auswahlmöglichkeiten für Chargen- oder Datumscodes anzuzeigen.

Mehr erfahren