ADC12QS065
- Single +3.3V Supply Operation
- Internal Sample-and-Hold and Internal Reference
- Low Power Consumption
- Power Down Mode
- Clock and Data Frame Timing
- 780 Mbps Serial LVDS Data Rate (at 65 MHz Clock)
- LVDS Serial Output Rated for 100 Ohm Load
Key Specifications
- Resolution: 12 Bits
- DNL: ±0.3 LSB (Typ)
- SNR (fIN = 5 MHz): 69 dB (Typ)
- SFDR (fIN = 5 MHz): 83 dB (Typ)
- ENOB (at Nyquist): 11 Bits (Typ)
- Power Consumption
- Operating, 65 MSPS, per ADC: 200 mW (Typ)
- Power Down Mode: < 3 mW (Typ)
All trademarks are the property of their respective owners.
The ADC12QS065 is a low power, high performance CMOS 4-channel analog-to-digital converter with LVDS serialized outputs. The ADC12QS065 digitizes signals to 12 bits resolution at sampling rates up to 65 MSPS while consuming a typical 200 mW/ADC from a single 3.3V supply. Sampled data is transformed into high speed serial LVDS output data streams. Clock and frame LVDS pairs aid in data capture. The ADC12QS065’s six differential pairs transmit data over backplanes or cable and also make PCB design easier. In addition, the reduced cable, PCB trace count, and connector size tremendously reduce cost.
No missing codes performance is ensured over the full operating temperature range. The pipeline ADC architecture achieves 11 Effective Bits over the entire Nyquist band at 65 MSPS.
When not converting, power consumption can be reduced by pulling the PD (Power Down) pin high, placing the converter into a low power state where it typically consumes less than 3 mW total, and from which recovery is less than 5 ms. The ADC12QS065's speed, resolution and single supply operation makes it well suited for a variety of applications in ultrasound, imaging, video and communications. Operating over the industrial (-40°C to +85°C) temperature range, the ADC12QS065 is available in a 60-pin WQFN package with exposed pad (9x9x0.8mm, 0.5mm pin pitch).
技術資料
種類 | タイトル | 最新の英語版をダウンロード | 日付 | |||
---|---|---|---|---|---|---|
* | データシート | ADC12QS065 Quad 12-Bit 65 MSPS A/D Converter with LVDS Serialized Outputs データシート (Rev. I) | 2013年 4月 12日 | |||
ホワイト・ペーパー | Data Converter Serial LVDS Interface Improves Board Routing | 2005年 8月 1日 |
設計および開発
その他のアイテムや必要なリソースを参照するには、以下のタイトルをクリックして詳細ページをご覧ください。
PSPICE-FOR-TI — TI Design / シミュレーション・ツール向け PSpice®
設計とシミュレーション向けの環境である PSpice for TI (...)
パッケージ | ピン数 | CAD シンボル、フットプリント、および 3D モデル |
---|---|---|
WQFN (NKA) | 60 | Ultra Librarian |
購入と品質
- RoHS
- REACH
- デバイスのマーキング
- リード端子の仕上げ / ボールの原材料
- MSL 定格 / ピーク リフロー
- MTBF/FIT 推定値
- 使用原材料
- 認定試験結果
- 継続的な信頼性モニタ試験結果
- ファブの拠点
- 組み立てを実施した拠点