ホーム アンプ スペシャル・ファンクション・アンプ ライン・ドライバ

THS6132

アクティブ

高効率、Class-G ADSL と PLC のライン・ドライバ

製品詳細

Number of channels 2 Architecture DSL Line Driver, PLC Line Driver Total supply voltage (+5 V = 5, ±5 V = 10) (min) (V) 6 Total supply voltage (+5 V = 5, ±5 V = 10) (max) (V) 33 BW at Acl (MHz) 80 Acl, min spec gain (V/V) 1 Vn at flatband (typ) (nV√Hz) 3.5 Vn at 1 kHz (typ) (nV√Hz) 4.3 Iq per channel (typ) (mA) 6.4 Vos (offset voltage at 25°C) (max) (mV) 15 Rail-to-rail No Features Adjustable BW/IQ/IOUT, Shutdown Rating Catalog Operating temperature range (°C) -40 to 85 CMRR (typ) (dB) 67 Input bias current (max) (pA) 15000000 Offset drift (typ) (µV/°C) 40 GBW (typ) (MHz) 80 Iout (typ) (mA) 500 2nd harmonic (dBc) 84 3rd harmonic (dBc) 92 Frequency of harmonic distortion measurement (MHz) 1
Number of channels 2 Architecture DSL Line Driver, PLC Line Driver Total supply voltage (+5 V = 5, ±5 V = 10) (min) (V) 6 Total supply voltage (+5 V = 5, ±5 V = 10) (max) (V) 33 BW at Acl (MHz) 80 Acl, min spec gain (V/V) 1 Vn at flatband (typ) (nV√Hz) 3.5 Vn at 1 kHz (typ) (nV√Hz) 4.3 Iq per channel (typ) (mA) 6.4 Vos (offset voltage at 25°C) (max) (mV) 15 Rail-to-rail No Features Adjustable BW/IQ/IOUT, Shutdown Rating Catalog Operating temperature range (°C) -40 to 85 CMRR (typ) (dB) 67 Input bias current (max) (pA) 15000000 Offset drift (typ) (µV/°C) 40 GBW (typ) (MHz) 80 Iout (typ) (mA) 500 2nd harmonic (dBc) 84 3rd harmonic (dBc) 92 Frequency of harmonic distortion measurement (MHz) 1
HLQFP (VFP) 32 81 mm² 9 x 9
  • Low Total Power Consumption Increases ADSL Line Card Density (20 dBm on Line)
    • 600 mW w/Active Termination (Full Bias)
    • 530 mW w/Active Termination (Low Bias)
  • Low MTPR of –74 dBc (All Bias Conditions)
  • High Output Current of 500 mA (typ)
  • Wide Supply Voltage Range of ±5 V to ±15 V [VCC(H)] and ±3.3 V to ±15 V [VCC(L)]
  • Wide Output Voltage Swing of 43 Vpp Into 100- Differential Load [VCC(H) = ±12 V]
  • Multiple Bias Modes Allow Low Quiescent Power Consumption for Short Line Lengths
    • 160-mW/ch Full Bias Mode
    • 135-mW/ch Mid Bias Mode
    • 110-mW/ch Low Bias Mode
    • 75-mW/ch Terminate Only Mode
    • 13-mW/ch Shutdown Mode
  • Low Noise for Increased Receiver Sensitivity
    • 3.3 pA/Hz Noninverting Current Noise
    • 9.5 pA/Hz Inverting Current Noise
    • 3.5 nV/Hz Voltage Noise
  • APPLICATIONS
    • Ideal for Active Termination Full Rate ADSL DMT applications (20-dBm Line Power)

  • Low Total Power Consumption Increases ADSL Line Card Density (20 dBm on Line)
    • 600 mW w/Active Termination (Full Bias)
    • 530 mW w/Active Termination (Low Bias)
  • Low MTPR of –74 dBc (All Bias Conditions)
  • High Output Current of 500 mA (typ)
  • Wide Supply Voltage Range of ±5 V to ±15 V [VCC(H)] and ±3.3 V to ±15 V [VCC(L)]
  • Wide Output Voltage Swing of 43 Vpp Into 100- Differential Load [VCC(H) = ±12 V]
  • Multiple Bias Modes Allow Low Quiescent Power Consumption for Short Line Lengths
    • 160-mW/ch Full Bias Mode
    • 135-mW/ch Mid Bias Mode
    • 110-mW/ch Low Bias Mode
    • 75-mW/ch Terminate Only Mode
    • 13-mW/ch Shutdown Mode
  • Low Noise for Increased Receiver Sensitivity
    • 3.3 pA/Hz Noninverting Current Noise
    • 9.5 pA/Hz Inverting Current Noise
    • 3.5 nV/Hz Voltage Noise
  • APPLICATIONS
    • Ideal for Active Termination Full Rate ADSL DMT applications (20-dBm Line Power)

The THS6132 is a Class-G current feedback differential line driver ideal for full rate ADSL DMT systems. Its extremely low power consumption of 600 mW or lower is ideal for ADSL systems that must achieve high densities in ADSL central office rack applications. The unique patent pending architecture of the THS6132 allows the quiescent current to be much lower than existing line drivers while still achieving very high linearity. In addition, the multiple bias settings of the amplifiers allow for even lower power consumption for line lengths where the full performance of the amplifier is not required. The output voltage swing has been vastly improved over first generation Glass-G amplifiers and allows the use of lower power supply voltages that help conserve power. For maximum flexibility, the THS6132 can be configured in classical Class-AB mode requiring only as few as one power supply.

The THS6132 is a Class-G current feedback differential line driver ideal for full rate ADSL DMT systems. Its extremely low power consumption of 600 mW or lower is ideal for ADSL systems that must achieve high densities in ADSL central office rack applications. The unique patent pending architecture of the THS6132 allows the quiescent current to be much lower than existing line drivers while still achieving very high linearity. In addition, the multiple bias settings of the amplifiers allow for even lower power consumption for line lengths where the full performance of the amplifier is not required. The output voltage swing has been vastly improved over first generation Glass-G amplifiers and allows the use of lower power supply voltages that help conserve power. For maximum flexibility, the THS6132 can be configured in classical Class-AB mode requiring only as few as one power supply.

ダウンロード 字幕付きのビデオを表示 ビデオ

お客様が関心を持ちそうな類似品

open-in-new 代替品と比較
比較対象デバイスと類似の機能
THS6222 アクティブ 同相バッファ搭載、差動、広帯域、PLC と HPLC ライン・ドライバ Single port line driver for power line communication and DSL applications

技術資料

star =TI が選定したこの製品の主要ドキュメント
結果が見つかりませんでした。検索条件をクリアしてから、再度検索を試してください。
5 をすべて表示
種類 タイトル 最新の英語版をダウンロード 日付
* データシート High Efficiency Class-G ADSL Line Driver データシート (Rev. A) 2003年 2月 27日
e-Book(PDF) The Signal - オペアンプ設計ブログ集 英語版 2018年 3月 23日
アプリケーション・ノート 高速オペアンプのノイズ解析 (Rev. A 翻訳版) 英語版 (Rev.A) 2007年 12月 5日
アプリケーション・ノート Active Output Impedance for ADSL Line Drivers 2002年 11月 26日
EVM ユーザー ガイド (英語) THS6132EVM User's Guide 2002年 11月 14日

設計および開発

その他のアイテムや必要なリソースを参照するには、以下のタイトルをクリックして詳細ページをご覧ください。

シミュレーション・ツール

PSPICE-FOR-TI — TI Design / シミュレーション・ツール向け PSpice®

PSpice® for TI は、各種アナログ回路の機能評価に役立つ、設計とシミュレーション向けの環境です。設計とシミュレーションに適したこのフル機能スイートは、Cadence® のアナログ分析エンジンを使用しています。PSpice for TI は無償で使用でき、アナログや電源に関する TI の製品ラインアップを対象とする、業界でも有数の大規模なモデル・ライブラリが付属しているほか、選択された一部のアナログ動作モデルも利用できます。

設計とシミュレーション向けの環境である PSpice for TI (...)
シミュレーション・ツール

TINA-TI — SPICE ベースのアナログ・シミュレーション・プログラム

TINA-TI は、DC 解析、過渡解析、周波数ドメイン解析など、SPICE の標準的な機能すべてを搭載しています。TINA には多彩な後処理機能があり、結果を必要なフォーマットにすることができます。仮想計測機能を使用すると、入力波形を選択し、回路ノードの電圧や波形を仮想的に測定することができます。TINA の回路キャプチャ機能は非常に直観的であり、「クイックスタート」を実現できます。

TINA-TI をインストールするには、約 500MB が必要です。インストールは簡単です。必要に応じてアンインストールも可能です。(そのようなことはないと思いますが)

TINA は DesignSoft (...)

ユーザー ガイド: PDF
英語版 (Rev.A): PDF
パッケージ ピン数 CAD シンボル、フットプリント、および 3D モデル
HLQFP (VFP) 32 Ultra Librarian

購入と品質

記載されている情報:
  • RoHS
  • REACH
  • デバイスのマーキング
  • リード端子の仕上げ / ボールの原材料
  • MSL 定格 / ピーク リフロー
  • MTBF/FIT 推定値
  • 使用原材料
  • 認定試験結果
  • 継続的な信頼性モニタ試験結果
記載されている情報:
  • ファブの拠点
  • 組み立てを実施した拠点

サポートとトレーニング

TI E2E™ フォーラムでは、TI のエンジニアからの技術サポートを提供

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください。

TI 製品の品質、パッケージ、ご注文に関するお問い合わせは、TI サポートをご覧ください。​​​​​​​​​​​​​​

ビデオ