TL7700-SEP
- VID V62/19602
- Radiation hardened
- Single event latch-up (SEL) immune to 43 MeV-cm2/mg at 125°C
- Total ionizing dose (TID) RLAT for every wafer lot up to 20 krad(Si)
- Space enhanced plastic
- Controlled baseline
- Gold wire
- NiPdAu lead finish
- One assembly and test site
- One fabrication site
- Available in military (–55°C to 125°C) temperature range
- Extended product life cycle
- Extended product-change notification
- Product traceability
- Enhanced mold compound for low outgassing
- Adjustable sense voltage with two external resistors
- 1% sense voltage tolerance (25°C)
- Adjustable hysteresis of sense voltage
- Wide operating supply-voltage range: 1.8 V to 40 V
- Low power consumption: ICC = 0.6 mA typical, VCC = 40 V
The TL7700-SEP is a bipolar integrated circuit designed for use as a reset controller in microcomputer and microprocessor systems. The SENSE voltage can be set to any value greater than 0.5 V using two external resistors.
Circuit function is very stable, with supply voltage in the 1.8-V to 40-V range. Minimum supply current allows use with AC line operation and portable battery operation. The TL7700-SEP device is designed for operation from –55°C to 125°C.
기술 자료
검색된 결과가 없습니다. 검색어를 지우고 다시 시도하십시오.
11개 모두 보기 설계 및 개발
추가 조건 또는 필수 리소스는 사용 가능한 경우 아래 제목을 클릭하여 세부 정보 페이지를 확인하세요.
평가 보드
ALPHA-3P-ADM-VA601-SPACE-AMD — AMD Versal 코어 XQRVC1902 ACAP 및 TI 방사선 내성 제품을 사용하는 Alpha Data ADM-VA601 키트
AMD-Xilinx®® Versal AI Core XQRVC1902 적응형 SoC/FPGA를 강조하는 6U VPX 폼 팩터입니다. ADM-VA600은 FMC+ 커넥터 1개, DDR4 DRAM 및 시스템 모니터링 기능을 갖춘 모듈식 보드 설계입니다. 대부분의 구성 요소는 방사능 내성 전원 관리, 인터페이스, 클로킹 및 임베디드 프로세싱(-SEP) 장치입니다.
시뮬레이션 툴
PSPICE-FOR-TI — TI 설계 및 시뮬레이션 툴용 PSpice®
TI용 PSpice®는 아날로그 회로의 기능을 평가하는 데 사용되는 설계 및 시뮬레이션 환경입니다. 완전한 기능을 갖춘 이 설계 및 시뮬레이션 제품군은 Cadence®의 아날로그 분석 엔진을 사용합니다. 무료로 제공되는 TI용 PSpice에는 아날로그 및 전력 포트폴리오뿐 아니라 아날로그 행동 모델에 이르기까지 업계에서 가장 방대한 모델 라이브러리 중 하나가 포함되어 있습니다.
TI 설계 및 시뮬레이션 환경용 PSpice는 기본 제공 라이브러리를 이용해 복잡한 혼합 신호 설계를 시뮬레이션할 수 있습니다. 레이아웃 및 제작에 (...)
TI 설계 및 시뮬레이션 환경용 PSpice는 기본 제공 라이브러리를 이용해 복잡한 혼합 신호 설계를 시뮬레이션할 수 있습니다. 레이아웃 및 제작에 (...)
패키지 | 핀 | CAD 기호, 풋프린트 및 3D 모델 |
---|---|---|
TSSOP (PW) | 8 | Ultra Librarian |
주문 및 품질
포함된 정보:
- RoHS
- REACH
- 디바이스 마킹
- 납 마감/볼 재질
- MSL 등급/피크 리플로우
- MTBF/FIT 예측
- 물질 성분
- 인증 요약
- 지속적인 신뢰성 모니터링
포함된 정보:
- 팹 위치
- 조립 위치