CD4050B

アクティブ

6 チャネル、3V ~ 18V バッファ

製品詳細

Technology family CD4000 Supply voltage (min) (V) 3 Supply voltage (max) (V) 18 Number of channels 6 IOL (max) (mA) 18 Supply current (max) (µA) 120 IOH (max) (mA) -3.1 Input type Standard CMOS Output type Push-Pull Features Input clamp diode, Standard speed (tpd > 50ns) Rating Catalog Operating temperature range (°C) -55 to 125
Technology family CD4000 Supply voltage (min) (V) 3 Supply voltage (max) (V) 18 Number of channels 6 IOL (max) (mA) 18 Supply current (max) (µA) 120 IOH (max) (mA) -3.1 Input type Standard CMOS Output type Push-Pull Features Input clamp diode, Standard speed (tpd > 50ns) Rating Catalog Operating temperature range (°C) -55 to 125
PDIP (N) 16 181.42 mm² 19.3 x 9.4 SOIC (D) 16 59.4 mm² 9.9 x 6 SOIC (DW) 16 106.09 mm² 10.3 x 10.3 SOP (NS) 16 79.56 mm² 10.2 x 7.8 TSSOP (PW) 16 32 mm² 5 x 6.4
  • CD4049UB 反転
  • CD4050B 非反転
  • 2 つの TTL 負荷を駆動するための大きなシンク電流
  • High/Low ロジック・レベル変換
  • 20V で静止電流を 100% テスト済み
  • パッケージの温度範囲全体にわたって 18V 時に最大入力電流 1µA、25℃では 18V 時に 100nA
  • 5V、10V、15V のパラメータ定格
  • CD4049UB 反転
  • CD4050B 非反転
  • 2 つの TTL 負荷を駆動するための大きなシンク電流
  • High/Low ロジック・レベル変換
  • 20V で静止電流を 100% テスト済み
  • パッケージの温度範囲全体にわたって 18V 時に最大入力電流 1µA、25℃では 18V 時に 100nA
  • 5V、10V、15V のパラメータ定格

CD4049UB および CD4050B デバイスは反転および非反転ヘキサ・バッファであり、1 つの電源電圧 (VCC) のみを使ったロジック・レベル変換が可能です。これらのデバイスをロジック・レベル変換に使う場合、入力信号の High レベル (VIH) は VCC 電源電圧を上回ることができます。これらのデバイスは、CMOS から DTL または TTL へのコンバータとして使うことを意図しており、2 つの DTL または TTL 負荷を直接駆動できます。(VCC = 5V、 VOL ≦ 0.4V、IOL ≧ 3.3mA)

CD4049UB および CD4050B デバイスは反転および非反転ヘキサ・バッファであり、1 つの電源電圧 (VCC) のみを使ったロジック・レベル変換が可能です。これらのデバイスをロジック・レベル変換に使う場合、入力信号の High レベル (VIH) は VCC 電源電圧を上回ることができます。これらのデバイスは、CMOS から DTL または TTL へのコンバータとして使うことを意図しており、2 つの DTL または TTL 負荷を直接駆動できます。(VCC = 5V、 VOL ≦ 0.4V、IOL ≧ 3.3mA)

ダウンロード 字幕付きのビデオを表示 ビデオ

お客様が関心を持ちそうな類似品

open-in-new 代替品と比較
比較対象デバイスと同等の機能で、ピン互換製品
SN74LVC07A アクティブ オープン・ドレイン出力、6 チャネル、1.65V ~ 5.5V バッファ Smaller voltage range (1.65V to 5.5V), shorter average propagation delay (5.5ns), higher average drive strength (24mA)

技術資料

star =TI が選定したこの製品の主要ドキュメント
結果が見つかりませんでした。検索条件をクリアしてから、再度検索を試してください。
8 をすべて表示
種類 タイトル 最新の英語版をダウンロード 日付
* データシート CD4049UB および CD4050B CMOS ヘキサ反転バッファ / コンバータ データシート (Rev. K 翻訳版) PDF | HTML 英語版 (Rev.K) PDF | HTML 2023年 2月 1日
セレクション・ガイド Logic Guide (Rev. AB) 2017年 6月 12日
アプリケーション・ノート Understanding and Interpreting Standard-Logic Data Sheets (Rev. C) 2015年 12月 2日
セレクション・ガイド ロジック・ガイド (Rev. AA 翻訳版) 最新英語版 (Rev.AB) 2014年 11月 6日
ユーザー・ガイド LOGIC Pocket Data Book (Rev. B) 2007年 1月 16日
アプリケーション・ノート Semiconductor Packing Material Electrostatic Discharge (ESD) Protection 2004年 7月 8日
ユーザー・ガイド Signal Switch Data Book (Rev. A) 2003年 11月 14日
アプリケーション・ノート Understanding Buffered and Unbuffered CD4xxxB Series Device Characteristics 2001年 12月 3日

設計および開発

その他のアイテムや必要なリソースを参照するには、以下のタイトルをクリックして詳細ページをご覧ください。

評価ボード

14-24-LOGIC-EVM — 14 ピンから 24 ピンの D、DB、DGV、DW、DYY、NS、PW の各パッケージに封止した各種ロジック製品向けの汎用評価基板

14-24-logic-EVM 評価基板は、14 ピンから 24 ピンの D、DW、DB、NS、PW、DYY、DGV の各パッケージに封止した各種ロジック デバイスをサポートする設計を採用しています。

ユーザー ガイド: PDF | HTML
シミュレーション・モデル

CD4050B PSPICE Model (Rev. A)

SCHM018A.ZIP (7 KB) - PSpice Model
パッケージ ピン数 CAD シンボル、フットプリント、および 3D モデル
PDIP (N) 16 Ultra Librarian
SOIC (D) 16 Ultra Librarian
SOIC (DW) 16 Ultra Librarian
SOP (NS) 16 Ultra Librarian
TSSOP (PW) 16 Ultra Librarian

購入と品質

記載されている情報:
  • RoHS
  • REACH
  • デバイスのマーキング
  • リード端子の仕上げ / ボールの原材料
  • MSL 定格 / ピーク リフロー
  • MTBF/FIT 推定値
  • 使用原材料
  • 認定試験結果
  • 継続的な信頼性モニタ試験結果
記載されている情報:
  • ファブの拠点
  • 組み立てを実施した拠点

サポートとトレーニング

TI E2E™ フォーラムでは、TI のエンジニアからの技術サポートを提供

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください。

TI 製品の品質、パッケージ、ご注文に関するお問い合わせは、TI サポートをご覧ください。​​​​​​​​​​​​​​

ビデオ