製品詳細

Function Single-ended Additive RMS jitter (typ) (fs) 95 Output frequency (max) (MHz) 52 Number of outputs 2 Output supply voltage (V) 1.8 Core supply voltage (V) 2.5, 3.3, 5 Output skew (ps) 3.1 Features Dual 1:2 fanout Operating temperature range (°C) -40 to 85 Rating Catalog Output type SQUARE Input type SINE, SQUARE
Function Single-ended Additive RMS jitter (typ) (fs) 95 Output frequency (max) (MHz) 52 Number of outputs 2 Output supply voltage (V) 1.8 Core supply voltage (V) 2.5, 3.3, 5 Output skew (ps) 3.1 Features Dual 1:2 fanout Operating temperature range (°C) -40 to 85 Rating Catalog Output type SQUARE Input type SINE, SQUARE
DSBGA (YFX) 8 1.8 mm² 1.8 x 1
  • One Input Clock, Two Output Clocks
  • 1.8V Square Wave Clock Outputs
  • Inverted Clock Outputs
  • Independent Clock Requests
  • High Isolation of Supply Noise to Clock Input
  • High Output-to-Output Isolation
  • Integrated 1.8V Low-Dropout Regulator
    • Low Output-Noise Voltage
    • 10 mA Load Current
  • EMI Filtering
  • Ultra Low Standby Current
  • VBAT Range = 2.5V to 5.5V
  • 8-Bump DSBGA Package

All trademarks are the property of their respective owners.

  • One Input Clock, Two Output Clocks
  • 1.8V Square Wave Clock Outputs
  • Inverted Clock Outputs
  • Independent Clock Requests
  • High Isolation of Supply Noise to Clock Input
  • High Output-to-Output Isolation
  • Integrated 1.8V Low-Dropout Regulator
    • Low Output-Noise Voltage
    • 10 mA Load Current
  • EMI Filtering
  • Ultra Low Standby Current
  • VBAT Range = 2.5V to 5.5V
  • 8-Bump DSBGA Package

All trademarks are the property of their respective owners.

The LMH2191 is a dual-channel clock tree driver that supplies a digital system clock to peripherals in mobile handsets or other applications. It provides a solution to clocking issues such as limited drive capability for fanout or longer traces. It also provides protection of the master clock from varying loads and frequency pulling effects, isolation from noisy modules, and crosstalk isolation. It has very low phase noise which enables it to drive sensitive modules such as Wireless LAN and Bluetooth.

The LMH2191 can be clocked up to 52 MHz and has an independent clock request pin for each clock output which allows the peripheral to control the clock. It features an integrated LDO which provides an ultra low-noise voltage supply with 10 mA external load current which can be used to supply the TCXO or other clock source. The LMH2191 dual clock distributor is offered in a tiny 1.61 mm x 1.063 mm 8-bump DSBGA package. Its small size and low supply current make it ideal for portable applications.

The LMH2191 is a dual-channel clock tree driver that supplies a digital system clock to peripherals in mobile handsets or other applications. It provides a solution to clocking issues such as limited drive capability for fanout or longer traces. It also provides protection of the master clock from varying loads and frequency pulling effects, isolation from noisy modules, and crosstalk isolation. It has very low phase noise which enables it to drive sensitive modules such as Wireless LAN and Bluetooth.

The LMH2191 can be clocked up to 52 MHz and has an independent clock request pin for each clock output which allows the peripheral to control the clock. It features an integrated LDO which provides an ultra low-noise voltage supply with 10 mA external load current which can be used to supply the TCXO or other clock source. The LMH2191 dual clock distributor is offered in a tiny 1.61 mm x 1.063 mm 8-bump DSBGA package. Its small size and low supply current make it ideal for portable applications.

ダウンロード 字幕付きのビデオを表示 ビデオ

技術資料

star =TI が選定したこの製品の主要ドキュメント
結果が見つかりませんでした。検索条件をクリアしてから、再度検索を試してください。
2 をすべて表示
種類 タイトル 最新の英語版をダウンロード 日付
* データシート LMH2191 Dual Channel 52 MHz Clock Tree Driver データシート (Rev. D) 2013年 5月 2日
EVM ユーザー ガイド (英語) AN-2028 Evaluation Board for the LMH2191 (Rev. A) 2013年 5月 1日

設計および開発

その他のアイテムや必要なリソースを参照するには、以下のタイトルをクリックして詳細ページをご覧ください。

評価ボード

LMH2191TMEVAL — 2 チャネル、52MHz クロック・ツリー・ドライバ

The LMH2191 is a dual-channel clock tree driver that supplies a digital system clock to peripherals in mobile handsets or other applications. It provides a solution to clocking issues such as limited drive capability for fanout or longer traces. It also provides protection of the master clock from (...)

ユーザー ガイド: PDF
シミュレーション・ツール

PSPICE-FOR-TI — TI Design / シミュレーション・ツール向け PSpice®

PSpice® for TI は、各種アナログ回路の機能評価に役立つ、設計とシミュレーション向けの環境です。設計とシミュレーションに適したこのフル機能スイートは、Cadence® のアナログ分析エンジンを使用しています。PSpice for TI は無償で使用でき、アナログや電源に関する TI の製品ラインアップを対象とする、業界でも有数の大規模なモデル・ライブラリが付属しているほか、選択された一部のアナログ動作モデルも利用できます。

設計とシミュレーション向けの環境である PSpice for TI (...)
パッケージ ピン数 CAD シンボル、フットプリント、および 3D モデル
DSBGA (YFX) 8 Ultra Librarian

購入と品質

記載されている情報:
  • RoHS
  • REACH
  • デバイスのマーキング
  • リード端子の仕上げ / ボールの原材料
  • MSL 定格 / ピーク リフロー
  • MTBF/FIT 推定値
  • 使用原材料
  • 認定試験結果
  • 継続的な信頼性モニタ試験結果
記載されている情報:
  • ファブの拠点
  • 組み立てを実施した拠点

推奨製品には、この TI 製品に関連するパラメータ、評価基板、またはリファレンス デザインが存在する可能性があります。

サポートとトレーニング

TI E2E™ フォーラムでは、TI のエンジニアからの技術サポートを提供

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください。

TI 製品の品質、パッケージ、ご注文に関するお問い合わせは、TI サポートをご覧ください。​​​​​​​​​​​​​​

ビデオ