SN74LV4053A

アクティブ

5V、2:1 (SPDT)、3 チャネル、アナログ スイッチ

この製品には新バージョンがあります。

open-in-new 代替品と比較
比較対象デバイスと同等の機能で、ピン配置が異なる製品
TMUX4053 アクティブ 1.8V ロジックと互換性のあるロジック、±12V、2:1、3 チャネル、マルチプレクサ Lower current leakage

製品詳細

Configuration 2:1 SPDT Number of channels 3 Power supply voltage - single (V) 1.8, 2.5, 3.3, 5 Protocols Analog Ron (typ) (Ω) 23 CON (typ) (pF) 5.6 ON-state leakage current (max) (µA) 1 Bandwidth (MHz) 50 Operating temperature range (°C) -40 to 85 Input/output continuous current (max) (mA) 25 Rating Catalog Drain supply voltage (max) (V) 5.5 Supply voltage (max) (V) 5.5
Configuration 2:1 SPDT Number of channels 3 Power supply voltage - single (V) 1.8, 2.5, 3.3, 5 Protocols Analog Ron (typ) (Ω) 23 CON (typ) (pF) 5.6 ON-state leakage current (max) (µA) 1 Bandwidth (MHz) 50 Operating temperature range (°C) -40 to 85 Input/output continuous current (max) (mA) 25 Rating Catalog Drain supply voltage (max) (V) 5.5 Supply voltage (max) (V) 5.5
PDIP (N) 16 181.42 mm² 19.3 x 9.4 SOIC (D) 16 59.4 mm² 9.9 x 6 SOP (NS) 16 79.56 mm² 10.2 x 7.8 SOT-23-THN (DYY) 16 8.4 mm² 4.2 x 2 SSOP (DB) 16 48.36 mm² 6.2 x 7.8 TSSOP (PW) 16 32 mm² 5 x 6.4 TVSOP (DGV) 16 23.04 mm² 3.6 x 6.4 VQFN (RGY) 16 14 mm² 4 x 3.5
  • 1.65V~5.5V の VCC で動作
  • すべてのポートで混在モード電圧動作をサポート
  • 高いオン / オフ出力電圧比
  • スイッチ間の低いクロストーク
  • スイッチの個別制御
  • 非常に低い入力電流
  • JESD 17 準拠250mA 超のラッチアップ性能
  • JESD 22 を上回る ESD 保護
    • 2000V、人体モデル (A114-A)
    • 1000V、デバイス帯電モデル (C101)
  • 1.65V~5.5V の VCC で動作
  • すべてのポートで混在モード電圧動作をサポート
  • 高いオン / オフ出力電圧比
  • スイッチ間の低いクロストーク
  • スイッチの個別制御
  • 非常に低い入力電流
  • JESD 17 準拠250mA 超のラッチアップ性能
  • JESD 22 を上回る ESD 保護
    • 2000V、人体モデル (A114-A)
    • 1000V、デバイス帯電モデル (C101)

これらのトリプル 2 チャネル CMOS アナログ マルチプレクサ / デマルチプレクサは、1.65V ~ 5.5V の VCC で動作するように設計されています。

SNx4LV4053A は、アナログとデジタルの両方の信号を扱います。各チャネルは、最大 5.5V (ピーク) までの振幅の信号をどちらの方向にも伝送できます。

信号ゲーティング、チョッピング、変調または復調 (モデム)、およびアナログ / デジタルやデジタル / アナログ変換システム用の信号多重化などのアプリケーションに使用できます。

これらのトリプル 2 チャネル CMOS アナログ マルチプレクサ / デマルチプレクサは、1.65V ~ 5.5V の VCC で動作するように設計されています。

SNx4LV4053A は、アナログとデジタルの両方の信号を扱います。各チャネルは、最大 5.5V (ピーク) までの振幅の信号をどちらの方向にも伝送できます。

信号ゲーティング、チョッピング、変調または復調 (モデム)、およびアナログ / デジタルやデジタル / アナログ変換システム用の信号多重化などのアプリケーションに使用できます。

ダウンロード 字幕付きのビデオを表示 ビデオ

技術資料

star =TI が選定したこの製品の主要ドキュメント
結果が見つかりませんでした。検索条件をクリアしてから、再度検索を試してください。
4 をすべて表示
種類 タイトル 最新の英語版をダウンロード 日付
* データシート SNx4LV4053A トリプル 2 チャネル アナログ マルチプレクサ / デマルチプレクサ データシート (Rev. M 翻訳版) PDF | HTML 英語版 (Rev.M) PDF | HTML 2024年 9月 18日
アプリケーション・ノート Selecting the Correct Texas Instruments Signal Switch (Rev. E) PDF | HTML 2022年 6月 2日
アプリケーション・ノート Multiplexers and Signal Switches Glossary (Rev. B) PDF | HTML 2021年 12月 1日
技術記事 Achieving highly accurate full-scale charge and discharge current control for high PDF | HTML 2018年 8月 13日

設計および開発

その他のアイテムや必要なリソースを参照するには、以下のタイトルをクリックして詳細ページをご覧ください。

インターフェイス・アダプタ

LEADED-ADAPTER1 — TI の 5、8、10、16、24 ピン・リード付きパッケージの迅速なテスト向けの表面実装から DIP ヘッダーへのアダプタ

EVM-LEADED1 ボードは、TI の一般的なリード付きパッケージによる迅速なテストとブレッド・ボードへの対応を可能にします。 TI の D、DBQ、DCT、DCU、DDF、DGS、DGV、PW 表面実装パッケージを 100mil DIP ヘッダに変換するフットプリントを用意しています。     

ユーザー ガイド: PDF
インターフェイス・アダプタ

LEADLESS-ADAPTER1 — TI の 6、8、10、12、16、20 ピン・リードレス・パッケージの迅速なテスト向けの表面実装から DIP ヘッダーへのアダプタ

The EVM-LEADLESS1 board allows for quick testing and bread boarding of TI's common leadless packages.  The board has footprints to convert TI's DRC, DTP, DQE, RBW, RGY, RSE, RSV, RSW RTE, RTJ, RUK , RUC, RUG, RUM,RUT and YZP surface mount packages to 100mil DIP headers.
ユーザー ガイド: PDF
シミュレーション・モデル

SN74LV4053A IBIS Model

SCLM115.ZIP (10 KB) - IBIS Model
リファレンス・デザイン

PMP15038 — バッテリ・テスト・システム向け 50A、電流精度 0.05% の電源のリファレンス・デザイン

このリファレンス・デザインは、バッテリ・テスト・システム(BTS)で使用する、大電流、高精度、双方向の電源ソリューションです。このデザインは、LM5170EVM-BIDIR と信号制御ボードを採用しています。LM5170EVM-BIDIR は、高性能のデュアル・チャネル双方向電流コントローラである LM5170-Q1 を提示するための評価ボードです。信号制御ボードは高精度アンプを使用して構築されており、このボードと LM5170EVM-BIDIR との組み合わせにより、電流精度をさらに向上させています。ベンチ・テストの結果は、電流精度がフルスケールで 0.05% (...)
試験報告書: PDF
回路図: PDF
リファレンス・デザイン

PMP15043 — バッテリ・テスト・システム向け 6A、電流精度 0.05% 電源ソリューションのリファレンス・デザイン

This reference design circuit introduces a highly accurate, bi-directional current power solution used in battery test systems (BTS). The maximum current capability is 6A with lower than 0.05% full scale accuracy. Controlling through a logic pin, the circuit can be used to charge or discharge a (...)
試験報告書: PDF
回路図: PDF
パッケージ ピン数 CAD シンボル、フットプリント、および 3D モデル
PDIP (N) 16 Ultra Librarian
SOIC (D) 16 Ultra Librarian
SOP (NS) 16 Ultra Librarian
SOT-23-THN (DYY) 16 Ultra Librarian
SSOP (DB) 16 Ultra Librarian
TSSOP (PW) 16 Ultra Librarian
TVSOP (DGV) 16 Ultra Librarian
VQFN (RGY) 16 Ultra Librarian

購入と品質

記載されている情報:
  • RoHS
  • REACH
  • デバイスのマーキング
  • リード端子の仕上げ / ボールの原材料
  • MSL 定格 / ピーク リフロー
  • MTBF/FIT 推定値
  • 使用原材料
  • 認定試験結果
  • 継続的な信頼性モニタ試験結果
記載されている情報:
  • ファブの拠点
  • 組み立てを実施した拠点

推奨製品には、この TI 製品に関連するパラメータ、評価基板、またはリファレンス デザインが存在する可能性があります。

サポートとトレーニング

TI E2E™ フォーラムでは、TI のエンジニアからの技術サポートを提供

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください。

TI 製品の品質、パッケージ、ご注文に関するお問い合わせは、TI サポートをご覧ください。​​​​​​​​​​​​​​

ビデオ