ホーム アンプ スペシャル・ファンクション・アンプ ライン・ドライバ

THS6072

アクティブ

低消費電力、ADSL 差動レシーバ

製品詳細

Number of channels 2 Architecture DSL Line Driver Total supply voltage (+5 V = 5, ±5 V = 10) (min) (V) 9 Total supply voltage (+5 V = 5, ±5 V = 10) (max) (V) 32 BW at Acl (MHz) 175 Acl, min spec gain (V/V) 1 Vn at flatband (typ) (nV√Hz) 10 Vn at 1 kHz (typ) (nV√Hz) 13 Iq per channel (typ) (mA) 3.4 Vos (offset voltage at 25°C) (max) (mV) 7 Rail-to-rail No Rating Catalog Operating temperature range (°C) -40 to 85 CMRR (typ) (dB) 90 Input bias current (max) (pA) 10000000 Offset drift (typ) (µV/°C) 15 GBW (typ) (MHz) 175 Iout (typ) (mA) 85 2nd harmonic (dBc) 81 3rd harmonic (dBc) 87 Frequency of harmonic distortion measurement (MHz) 1
Number of channels 2 Architecture DSL Line Driver Total supply voltage (+5 V = 5, ±5 V = 10) (min) (V) 9 Total supply voltage (+5 V = 5, ±5 V = 10) (max) (V) 32 BW at Acl (MHz) 175 Acl, min spec gain (V/V) 1 Vn at flatband (typ) (nV√Hz) 10 Vn at 1 kHz (typ) (nV√Hz) 13 Iq per channel (typ) (mA) 3.4 Vos (offset voltage at 25°C) (max) (mV) 7 Rail-to-rail No Rating Catalog Operating temperature range (°C) -40 to 85 CMRR (typ) (dB) 90 Input bias current (max) (pA) 10000000 Offset drift (typ) (µV/°C) 15 GBW (typ) (MHz) 175 Iout (typ) (mA) 85 2nd harmonic (dBc) 81 3rd harmonic (dBc) 87 Frequency of harmonic distortion measurement (MHz) 1
HVSSOP (DGN) 8 14.7 mm² 3 x 4.9 SOIC (D) 8 29.4 mm² 4.9 x 6
ダウンロード 字幕付きのビデオを表示 ビデオ

お客様が関心を持ちそうな類似品

open-in-new 代替品と比較
比較対象デバイスと類似の機能
THS6222 アクティブ 同相バッファ搭載、差動、広帯域、PLC と HPLC ライン・ドライバ Single port line driver for power line communication and DSL applications

技術資料

結果が見つかりませんでした。検索条件をクリアしてから、再度検索を試してください。
4 をすべて表示
種類 タイトル 最新の英語版をダウンロード 日付
e-Book(PDF) The Signal - オペアンプ設計ブログ集 英語版 2018年 3月 23日
アプリケーション・ノート 高速オペアンプのノイズ解析 (Rev. A 翻訳版) 英語版 (Rev.A) 2007年 12月 5日
アプリケーション・ノート Active Output Impedance for ADSL Line Drivers 2002年 11月 26日
ユーザー・ガイド THS6072 Dual High-Speed Operational Amplifier Evaluation Module 2000年 9月 7日

設計および開発

その他のアイテムや必要なリソースを参照するには、以下のタイトルをクリックして詳細ページをご覧ください。

シミュレーション・モデル

THS6072 PSpice Model (Rev. B)

SLOJ030B.ZIP (97 KB) - PSpice Model
シミュレーション・モデル

THS6072 TINA-TI Reference Design (Rev. B)

SLAC109B.TSC (98 KB) - TINA-TI Reference Design
シミュレーション・モデル

THS6072 TINA-TI Spice Model (Rev. B)

SLAM038B.ZIP (4 KB) - TINA-TI Spice Model
シミュレーション・ツール

PSPICE-FOR-TI — TI Design / シミュレーション・ツール向け PSpice®

PSpice® for TI は、各種アナログ回路の機能評価に役立つ、設計とシミュレーション向けの環境です。設計とシミュレーションに適したこのフル機能スイートは、Cadence® のアナログ分析エンジンを使用しています。PSpice for TI は無償で使用でき、アナログや電源に関する TI の製品ラインアップを対象とする、業界でも有数の大規模なモデル・ライブラリが付属しているほか、選択された一部のアナログ動作モデルも利用できます。

設計とシミュレーション向けの環境である PSpice for TI (...)
シミュレーション・ツール

TINA-TI — SPICE ベースのアナログ・シミュレーション・プログラム

TINA-TI は、DC 解析、過渡解析、周波数ドメイン解析など、SPICE の標準的な機能すべてを搭載しています。TINA には多彩な後処理機能があり、結果を必要なフォーマットにすることができます。仮想計測機能を使用すると、入力波形を選択し、回路ノードの電圧や波形を仮想的に測定することができます。TINA の回路キャプチャ機能は非常に直観的であり、「クイックスタート」を実現できます。

TINA-TI をインストールするには、約 500MB が必要です。インストールは簡単です。必要に応じてアンインストールも可能です。(そのようなことはないと思いますが)

TINA は DesignSoft (...)

ユーザー ガイド: PDF
英語版 (Rev.A): PDF
パッケージ ピン数 CAD シンボル、フットプリント、および 3D モデル
HVSSOP (DGN) 8 Ultra Librarian
SOIC (D) 8 Ultra Librarian

購入と品質

記載されている情報:
  • RoHS
  • REACH
  • デバイスのマーキング
  • リード端子の仕上げ / ボールの原材料
  • MSL 定格 / ピーク リフロー
  • MTBF/FIT 推定値
  • 使用原材料
  • 認定試験結果
  • 継続的な信頼性モニタ試験結果
記載されている情報:
  • ファブの拠点
  • 組み立てを実施した拠点

サポートとトレーニング

TI E2E™ フォーラムでは、TI のエンジニアからの技術サポートを提供

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください。

TI 製品の品質、パッケージ、ご注文に関するお問い合わせは、TI サポートをご覧ください。​​​​​​​​​​​​​​

ビデオ