データシート
UCC27322
- イネーブル機能を追加した業界標準のピン配置
- TrueDrive を使用して、ミラー プラトー領域で ±9A の高いピーク電流駆動能力
- 独自のバイポーラおよび CMOS 出力段を使用した効率的な定電流ソーシング
- 電源電圧から独立したTTL/CMOS互換入力
- 標準立ち上がり時 / 立ち下がり時 20ns (10nF 負荷時)
- 標準伝播遅延時間:25ns(入力立ち下がり時)、35ns(入力立ち上がり時)
- 電源電圧:4V~15V
- 熱的に強化された MSOP PowerPAD™ パッケージ、4.7℃/W θjc で供給
- -40℃~+105℃で仕様を規定
- 8 ピン SOIC および PDIP パッケージでの鉛フリー仕上げ (CU NIPDAU)
UCC2732x/UCC3732x ファミリの高速ドライバは、業界標準のピン配置で 9A のピーク駆動電流を供給します。これらのドライバは、高い dV/dt 遷移により極端なミラー電流を必要とするシステム向けに、最大の MOSFET を駆動できます。この結果、外部回路の追加が不要になり、複数の部品を置き換え、スペースの節減、設計の複雑さの緩和、組み立てコストの削減が可能になります。反転 (UCC37321) と非反転 (UCC37322) の 2 つの標準ロジック オプションが用意されています。
技術資料
結果が見つかりませんでした。検索条件をクリアしてから、再度検索を試してください。
9 をすべて表示 種類 | タイトル | 最新の英語版をダウンロード | 日付 | |||
---|---|---|---|---|---|---|
* | データシート | UCC2732x/UCC3732x イネーブル機能搭載、シングル、9A 高速ローサイド MOSFET ドライバ データシート (Rev. I 翻訳版) | PDF | HTML | 英語版 (Rev.I) | PDF | HTML | 2023年 12月 27日 |
アプリケーション・ノート | Review of Different Power Factor Correction (PFC) Topologies' Gate Driver Needs | PDF | HTML | 2024年 1月 22日 | |||
アプリケーション・ノート | Using a Single-Output Gate-Driver for High-Side or Low-Side Drive (Rev. B) | PDF | HTML | 2023年 9月 8日 | |||
アプリケーション・ノート | Benefits of a Compact, Powerful, and Robust Low-Side Gate Driver | PDF | HTML | 2021年 11月 10日 | |||
アプリケーション概要 | External Gate Resistor Selection Guide (Rev. A) | 2020年 2月 28日 | ||||
アプリケーション概要 | Understanding Peak IOH and IOL Currents (Rev. A) | 2020年 2月 28日 | ||||
アプリケーション・ノート | Improving Efficiency of DC-DC Conversion through Layout | 2019年 5月 7日 | ||||
アプリケーション概要 | How to overcome negative voltage transients on low-side gate drivers' inputs | 2019年 1月 18日 | ||||
その他の技術資料 | Fundamentals of MOSFET and IGBT Gate Driver Circuits (Replaces SLUP169) (Rev. A) | 2018年 10月 29日 |
設計および開発
その他のアイテムや必要なリソースを参照するには、以下のタイトルをクリックして詳細ページをご覧ください。
シミュレーション・モデル
UCC27322 TINA-TI Transient Reference Design
SLUM448.TSC (65 KB) - TINA-TI Reference Design
計算ツール
計算ツール
SLURB26 — UCC2732X and UCC3732X Schematic Review Template
サポート対象の製品とハードウェア
製品
ローサイド・ドライバ
シミュレーション・ツール
PSPICE-FOR-TI — TI Design / シミュレーション・ツール向け PSpice®
PSpice® for TI は、各種アナログ回路の機能評価に役立つ、設計とシミュレーション向けの環境です。設計とシミュレーションに適したこのフル機能スイートは、Cadence® のアナログ分析エンジンを使用しています。PSpice for TI は無償で使用でき、アナログや電源に関する TI の製品ラインアップを対象とする、業界でも有数の大規模なモデル・ライブラリが付属しているほか、選択された一部のアナログ動作モデルも利用できます。
設計とシミュレーション向けの環境である PSpice for TI (...)
設計とシミュレーション向けの環境である PSpice for TI (...)
パッケージ | ピン数 | CAD シンボル、フットプリント、および 3D モデル |
---|---|---|
HVSSOP (DGN) | 8 | Ultra Librarian |
PDIP (P) | 8 | Ultra Librarian |
SOIC (D) | 8 | Ultra Librarian |
購入と品質
記載されている情報:
- RoHS
- REACH
- デバイスのマーキング
- リード端子の仕上げ / ボールの原材料
- MSL 定格 / ピーク リフロー
- MTBF/FIT 推定値
- 使用原材料
- 認定試験結果
- 継続的な信頼性モニタ試験結果
記載されている情報:
- ファブの拠点
- 組み立てを実施した拠点
推奨製品には、この TI 製品に関連するパラメータ、評価基板、またはリファレンス デザインが存在する可能性があります。