TPD2E2U06-Q1
- AEC-Q101 qualified
- IEC 61000-4-2 Level 4 ESD protection
- ±25-kV (contact discharge)
- ±30-kV (air-gap discharge)
- ISO 10605 (330 pF, 330 Ω) ESD protection
- ±20-kV (contact discharge)
- ±25-kV (air-gap discharge)
- IO capacitance 1.5-pF (typical)
- DC breakdown voltage 6.5 V (minimum)
- Ultra-low leakage current 10-nA (maximum)
- Low ESD clamping voltage
- Industrial temperature range: –40°C to +125°C
- Small easy-to-route DBZ and DCK packages
The TPD2E2U06-Q1 is a Transient Voltage Suppressor (TVS) Electrostatic Discharge (ESD) protection diode array with low capacitance. This dual-channel ESD protection diode is rated to dissipate ESD strikes above the maximum level specified in the IEC 61000-4-2 international standard. The 1.5-pF line capacitance of the TPD2E2U06-Q1 makes it ideal for protecting interfaces such as USB 2.0, Ethernet, LVDS, antenna, and I2C.
기술 자료
검색된 결과가 없습니다. 검색어를 지우고 다시 시도하십시오.
8개 모두 보기 유형 | 직함 | 날짜 | ||
---|---|---|---|---|
* | Data sheet | TPD2E2U06-Q1 Automotive Dual-Channel High-Speed ESD Protection Device datasheet (Rev. E) | PDF | HTML | 2022/10/11 |
User guide | Reading and Understanding an ESD Protection Data Sheet (Rev. A) | PDF | HTML | 2023/09/19 | |
Application note | ISO 10605 Road Vehicles Test Methods for Elec. Disturbances from Electrostatic D (Rev. B) | PDF | HTML | 2022/08/17 | |
Application note | ESD Protection Layout Guide (Rev. A) | PDF | HTML | 2022/04/07 | |
User guide | Generic ESD Evaluation Module User's Guide (Rev. A) | PDF | HTML | 2021/09/27 | |
Selection guide | ESD by Interface Selection Guide (Rev. A) | 2017/06/26 | ||
White paper | Designing USB for short-to-battery tolerance in automotive environments | 2016/02/10 | ||
Analog Design Journal | Design Considerations for System-Level ESD Circuit Protection | 2012/09/25 |
설계 및 개발
추가 조건 또는 필수 리소스는 사용 가능한 경우 아래 제목을 클릭하여 세부 정보 페이지를 확인하세요.
평가 보드
ESDEVM — ESD 평가 모듈
ESD(정전기에 민감한 장치) EVM(평가 모듈)은 대부분의 ESD 포트폴리오를 위한 개발 플랫폼입니다. 이 보드에는 디바이스의 수를 테스트할 수 있도록 기존의 모든 ESD 풋프린트가 함께 제공됩니다. 장치를 적절한 풋프린트에 납땜한 후 테스트할 수 있습니다. 일반적인 고속 ESD 다이오드의 경우 S 매개 변수를 받고 보드 트레이스를 임베드하기 위해 임피던스 제어 레이아웃이 구현되어 있습니다. 비 고속 ESD 다이오드의 경우 고장 전압, 유지 전압, 누설 등의 DC 테스트를 쉽게 실행할 수 있도록 테스트 지점으로 가는 트레이스가 (...)
시뮬레이션 툴
PSPICE-FOR-TI — TI 설계 및 시뮬레이션 툴용 PSpice®
TI용 PSpice®는 아날로그 회로의 기능을 평가하는 데 사용되는 설계 및 시뮬레이션 환경입니다. 완전한 기능을 갖춘 이 설계 및 시뮬레이션 제품군은 Cadence®의 아날로그 분석 엔진을 사용합니다. 무료로 제공되는 TI용 PSpice에는 아날로그 및 전력 포트폴리오뿐 아니라 아날로그 행동 모델에 이르기까지 업계에서 가장 방대한 모델 라이브러리 중 하나가 포함되어 있습니다.
TI 설계 및 시뮬레이션 환경용 PSpice는 기본 제공 라이브러리를 이용해 복잡한 혼합 신호 설계를 시뮬레이션할 수 있습니다. 레이아웃 및 제작에 (...)
TI 설계 및 시뮬레이션 환경용 PSpice는 기본 제공 라이브러리를 이용해 복잡한 혼합 신호 설계를 시뮬레이션할 수 있습니다. 레이아웃 및 제작에 (...)
시뮬레이션 툴
TINA-TI — SPICE 기반 아날로그 시뮬레이션 프로그램
TINA-TI provides all the conventional DC, transient and frequency domain analysis of SPICE and much more. TINA has extensive post-processing capability that allows you to format results the way you want them. Virtual instruments allow you to select input waveforms and probe circuit nodes voltages (...)
사용 설명서: PDF
레퍼런스 디자인
TIDA-020061 — 100/1000Base-T1 이더넷 애플리케이션용 차량용 데이터 라인을 통한 PD 전원 레퍼런스 설계
이 레퍼런스 설계는 차량용 애플리케이션에서 PoDL(Power over Data Line)을 시연하는 PD(Power Device)를 구현합니다. 이 설계는 100MBit/s 작동에 대해 DP83TG720S-Q1 1000MBit/s 단일 페어 이더넷(SPE) PHY를 사용하는 옵션으로 DP83TG720S-Q1 SPE PHY를 사용합니다. 커플링 및 디커플링 네트워크는 SPE(Single Pair Ethernet) 케이블의 데이터와 전원을 분할하는 데 사용됩니다.
Design guide: PDF
레퍼런스 디자인
TIDA-020060 — 100/1000Base-T1 이더넷 애플리케이션용 차량용 데이터 라인을 통한 전원 레퍼런스 설계
이 레퍼런스 설계는 차량용 사용 사례를 위한 PoDL(Power over Data Line) 구현을 보여줍니다. 이 설계는 100MBit/s 작동에 대해 DP83TG720S-Q1 1000MBit/s 단일 페어 이더넷(SPE) PHY를 사용하는 옵션으로 DP83TG720S-Q1 SPE PHY를 사용합니다. 커플링과 디커플링 네트워크는 최대 50W의 전력으로 결합하는데 사용됩니다.
Design guide: PDF
레퍼런스 디자인
TIDA-00887 — 배터리 단락 보호를 지원하는 오토모티브 2.4A 듀얼 포트 USB 허브 레퍼런스 디자인
The TIDA-00887 is comprised of a two-port USB 2.0 hub with short-to-battery (STB) and short-circuit protection on both downstream ports provided by the TPD3S716-Q1. Both downstream ports are configured either as a custom divider mode or a dedicated charging port (DCP) provided by the TUSB4020BI-Q1 (...)
레퍼런스 디자인
TIDA-010076 — 단일 페어 이더넷(T1)을 통해 데이지 체인으로 연결된 전력 및 데이터 레퍼런스 설계
The TIDA-010076 shows the transfer of 220-W power and 100-Mbit/s data over SPE. Communication systems in daisy-chain topology need significantly less hardware and wiring than conventional systems in star-topology. When combined with single-pair Ethernet (SPE, 100BASE-T1) and power over data line, (...)
레퍼런스 디자인
TIDA-080007 — DLP® 차량용 헤드라이트 레퍼런스 설계
This reference design details the design of a control board for the DLP5531-Q1 DMD. The DLP5531-Q1 DMD is a spatial light modulator with over 1.3 million pixels that can steer light to create digitally controlled illumination distributions. The design shows a simplified power architecture with a (...)
패키지 | 핀 | CAD 기호, 풋프린트 및 3D 모델 |
---|---|---|
SOT-23 (DBZ) | 3 | Ultra Librarian |
SOT-SC70 (DCK) | 3 | Ultra Librarian |
주문 및 품질
포함된 정보:
- RoHS
- REACH
- 디바이스 마킹
- 납 마감/볼 재질
- MSL 등급/피크 리플로우
- MTBF/FIT 예측
- 물질 성분
- 인증 요약
- 지속적인 신뢰성 모니터링
포함된 정보:
- 팹 위치
- 조립 위치
권장 제품에는 본 TI 제품과 관련된 매개 변수, 평가 모듈 또는 레퍼런스 디자인이 있을 수 있습니다.