CD54HCT10

アクティブ

ミリタリー、3 チャネル、3 入力、4.5V ~ 5.5V NAND ゲート

製品詳細

Technology family HCT Supply voltage (min) (V) 4.5 Supply voltage (max) (V) 5.5 Number of channels 3 Inputs per channel 3 IOL (max) (mA) 4 IOH (max) (mA) -4 Input type TTL-Compatible CMOS Output type Push-Pull Features High speed (tpd 10- 50ns) Data rate (max) (Mbps) 28 Rating Military Operating temperature range (°C) -55 to 125
Technology family HCT Supply voltage (min) (V) 4.5 Supply voltage (max) (V) 5.5 Number of channels 3 Inputs per channel 3 IOL (max) (mA) 4 IOH (max) (mA) -4 Input type TTL-Compatible CMOS Output type Push-Pull Features High speed (tpd 10- 50ns) Data rate (max) (Mbps) 28 Rating Military Operating temperature range (°C) -55 to 125
CDIP (J) 14 130.4652 mm² 19.56 x 6.67
  • LSTTL 入力ロジック互換
    • VIL(max) = 0.8V、VIH(min) = 2V
  • CMOS 入力ロジック互換
    • II ≦ 1µA (VOL、VOH)
  • バッファ付き入力
  • 4.5V~5.5V で動作
  • 広い動作温度範囲:-55℃~+125℃
  • 最大 10 個の LSTTL 負荷ファンアウトに対応
  • LSTTL ロジック IC に比べて消費電力を大幅削減
  • LSTTL 入力ロジック互換
    • VIL(max) = 0.8V、VIH(min) = 2V
  • CMOS 入力ロジック互換
    • II ≦ 1µA (VOL、VOH)
  • バッファ付き入力
  • 4.5V~5.5V で動作
  • 広い動作温度範囲:-55℃~+125℃
  • 最大 10 個の LSTTL 負荷ファンアウトに対応
  • LSTTL ロジック IC に比べて消費電力を大幅削減

このデバイスには、3 つの独立した 3 入力 NAND ゲートが内蔵されています。各ゲートはブール関数 Y = A ● B ● C を正論理で実行します。

このデバイスには、3 つの独立した 3 入力 NAND ゲートが内蔵されています。各ゲートはブール関数 Y = A ● B ● C を正論理で実行します。

ダウンロード 字幕付きのビデオを表示 ビデオ

技術資料

star =TI が選定したこの製品の主要ドキュメント
結果が見つかりませんでした。検索条件をクリアしてから、再度検索を試してください。
14 をすべて表示
種類 タイトル 最新の英語版をダウンロード 日付
* データシート CDx4HCT10 トリプル 3 入力 NAND ゲート データシート PDF | HTML 英語版 PDF | HTML 2021年 6月 23日
* SMD CD54HCT10 SMD 5962-89843 2016年 6月 21日
アプリケーション・ノート Implications of Slow or Floating CMOS Inputs (Rev. E) 2021年 7月 26日
セレクション・ガイド Logic Guide (Rev. AB) 2017年 6月 12日
アプリケーション・ノート Understanding and Interpreting Standard-Logic Data Sheets (Rev. C) 2015年 12月 2日
セレクション・ガイド ロジック・ガイド (Rev. AA 翻訳版) 最新英語版 (Rev.AB) 2014年 11月 6日
ユーザー・ガイド LOGIC Pocket Data Book (Rev. B) 2007年 1月 16日
アプリケーション・ノート Semiconductor Packing Material Electrostatic Discharge (ESD) Protection 2004年 7月 8日
ユーザー・ガイド Signal Switch Data Book (Rev. A) 2003年 11月 14日
アプリケーション・ノート TI IBIS File Creation, Validation, and Distribution Processes 2002年 8月 29日
アプリケーション・ノート CMOS Power Consumption and CPD Calculation (Rev. B) 1997年 6月 1日
アプリケーション・ノート Designing With Logic (Rev. C) 1997年 6月 1日
アプリケーション・ノート SN54/74HCT CMOS Logic Family Applications and Restrictions 1996年 5月 1日
アプリケーション・ノート Using High Speed CMOS and Advanced CMOS in Systems With Multiple Vcc 1996年 4月 1日

設計および開発

その他のアイテムや必要なリソースを参照するには、以下のタイトルをクリックして詳細ページをご覧ください。

パッケージ ピン数 CAD シンボル、フットプリント、および 3D モデル
CDIP (J) 14 Ultra Librarian

購入と品質

記載されている情報:
  • RoHS
  • REACH
  • デバイスのマーキング
  • リード端子の仕上げ / ボールの原材料
  • MSL 定格 / ピーク リフロー
  • MTBF/FIT 推定値
  • 使用原材料
  • 認定試験結果
  • 継続的な信頼性モニタ試験結果
記載されている情報:
  • ファブの拠点
  • 組み立てを実施した拠点

サポートとトレーニング

TI E2E™ フォーラムでは、TI のエンジニアからの技術サポートを提供

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください。

TI 製品の品質、パッケージ、ご注文に関するお問い合わせは、TI サポートをご覧ください。​​​​​​​​​​​​​​

ビデオ