SN74LV240A

アクティブ

3 ステート出力、8 チャネル、2V ~ 5.5V、インバータ

製品詳細

Technology family LV-A Supply voltage (min) (V) 2 Supply voltage (max) (V) 5.5 Number of channels 8 IOL (max) (mA) 16 IOH (max) (mA) -16 Supply current (max) (µA) 20 Input type Standard CMOS Output type 3-State Features Balanced outputs, Over-voltage tolerant inputs, Partial power down (Ioff), Very high speed (tpd 5-10ns) Rating Catalog Operating temperature range (°C) -40 to 125
Technology family LV-A Supply voltage (min) (V) 2 Supply voltage (max) (V) 5.5 Number of channels 8 IOL (max) (mA) 16 IOH (max) (mA) -16 Supply current (max) (µA) 20 Input type Standard CMOS Output type 3-State Features Balanced outputs, Over-voltage tolerant inputs, Partial power down (Ioff), Very high speed (tpd 5-10ns) Rating Catalog Operating temperature range (°C) -40 to 125
SOIC (DW) 20 131.84 mm² 12.8 x 10.3 SOP (NS) 20 98.28 mm² 12.6 x 7.8 SSOP (DB) 20 56.16 mm² 7.2 x 7.8 TSSOP (PW) 20 41.6 mm² 6.5 x 6.4 TVSOP (DGV) 20 32 mm² 5 x 6.4 VSSOP (DGS) 20 24.99 mm² 5.1 x 4.9
  • 2V~5.5V の VCC で動作
  • 最大 tpd 6.5ns (5V 時)
  • 標準 VOLP (出力グランド バウンス) < 0.8V (VCC = 3.3V、TA = 25℃)
  • 標準 VOHV (出力 VOH アンダーシュート) > 2.3V (VCC = 3.3V、TA = 25℃)
  • すべてのポートで混在モード電圧動作をサポート
  • JESD 17 準拠で 250mA 超のラッチアップ性能
  • Ioff により活線挿抜、部分的パワーダウン モード、バック ドライブ保護をサポート
  • 2V~5.5V の VCC で動作
  • 最大 tpd 6.5ns (5V 時)
  • 標準 VOLP (出力グランド バウンス) < 0.8V (VCC = 3.3V、TA = 25℃)
  • 標準 VOHV (出力 VOH アンダーシュート) > 2.3V (VCC = 3.3V、TA = 25℃)
  • すべてのポートで混在モード電圧動作をサポート
  • JESD 17 準拠で 250mA 超のラッチアップ性能
  • Ioff により活線挿抜、部分的パワーダウン モード、バック ドライブ保護をサポート

これらの反転出力付きオクタル バッファ / ドライバは、2V~5.5V の VCC で動作するように設計されています。

’LV240A デバイスは、3 ステート メモリ アドレス ドライバ、クロック ドライバ、バス用レシーバ / トランスミッタの性能と密度の両方を向上することに特化して設計されています。

これらのデバイスは、独立した出力イネーブル (OE) 入力を備えた 2 つの 4 ビット バッファ / ライン ドライバで構成されています。OE が Low の場合、デバイスは A 入力の反転データを Y 出力に渡します。OE が High の場合、出力は高インピーダンス状態になります。

これらの反転出力付きオクタル バッファ / ドライバは、2V~5.5V の VCC で動作するように設計されています。

’LV240A デバイスは、3 ステート メモリ アドレス ドライバ、クロック ドライバ、バス用レシーバ / トランスミッタの性能と密度の両方を向上することに特化して設計されています。

これらのデバイスは、独立した出力イネーブル (OE) 入力を備えた 2 つの 4 ビット バッファ / ライン ドライバで構成されています。OE が Low の場合、デバイスは A 入力の反転データを Y 出力に渡します。OE が High の場合、出力は高インピーダンス状態になります。

ダウンロード 字幕付きのビデオを表示 ビデオ

技術資料

star =TI が選定したこの製品の主要ドキュメント
結果が見つかりませんでした。検索条件をクリアしてから、再度検索を試してください。
1 をすべて表示
種類 タイトル 最新の英語版をダウンロード 日付
* データシート SN74LV240A 3 ステート出力、オクタル反転バッファ / ドライバ データシート (Rev. K 翻訳版) PDF | HTML 英語版 (Rev.K) PDF | HTML 2024年 5月 13日

設計および開発

その他のアイテムや必要なリソースを参照するには、以下のタイトルをクリックして詳細ページをご覧ください。

評価ボード

14-24-LOGIC-EVM — 14 ピンから 24 ピンの D、DB、DGV、DW、DYY、NS、PW の各パッケージに封止した各種ロジック製品向けの汎用評価基板

14-24-logic-EVM 評価基板は、14 ピンから 24 ピンの D、DW、DB、NS、PW、DYY、DGV の各パッケージに封止した各種ロジック デバイスをサポートする設計を採用しています。

ユーザー ガイド: PDF | HTML
シミュレーション・モデル

SN74LV240A Behavioral SPICE Model

SCLM179.ZIP (7 KB) - PSpice Model
シミュレーション・モデル

SN74LV240A IBIS Model (Rev. A)

SCEM136A.ZIP (24 KB) - IBIS Model
パッケージ ピン数 CAD シンボル、フットプリント、および 3D モデル
SOIC (DW) 20 Ultra Librarian
SOP (NS) 20 Ultra Librarian
SSOP (DB) 20 Ultra Librarian
TSSOP (PW) 20 Ultra Librarian
TVSOP (DGV) 20 Ultra Librarian
VSSOP (DGS) 20 Ultra Librarian

購入と品質

記載されている情報:
  • RoHS
  • REACH
  • デバイスのマーキング
  • リード端子の仕上げ / ボールの原材料
  • MSL 定格 / ピーク リフロー
  • MTBF/FIT 推定値
  • 使用原材料
  • 認定試験結果
  • 継続的な信頼性モニタ試験結果
記載されている情報:
  • ファブの拠点
  • 組み立てを実施した拠点

サポートとトレーニング

TI E2E™ フォーラムでは、TI のエンジニアからの技術サポートを提供

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください。

TI 製品の品質、パッケージ、ご注文に関するお問い合わせは、TI サポートをご覧ください。​​​​​​​​​​​​​​

ビデオ