CSD25202W15
- Low-Resistance
- Small Footprint 1.5 mm × 1.5 mm
- Gate ESD Protection –3 kV
- Pb Free
- RoHS Compliant
- Halogen Free
- Gate-Source Voltage Clamp
This 21 mΩ, 20 V device is designed to deliver the lowest on resistance and gate charge in a small 1.5 mm × 1.5 mm chip scale package with excellent thermal characteristics in an ultra-low profile. Low on resistance coupled with the small footprint and low profile make the device ideal for battery operated space constrained applications.
技術文件
找不到結果。請清除您的搜尋條件,然後再試一次。
檢視所有 9 類型 | 標題 | 日期 | ||
---|---|---|---|---|
* | Data sheet | CSD25202W15 20-V P-Channel NexFET Power MOSFET datasheet (Rev. A) | PDF | HTML | 2014年 7月 16日 |
Application note | MOSFET Support and Training Tools (Rev. F) | PDF | HTML | 2024年 6月 14日 | |
Application note | Semiconductor and IC Package Thermal Metrics (Rev. D) | PDF | HTML | 2024年 3月 25日 | |
Application note | Using MOSFET Transient Thermal Impedance Curves In Your Design | PDF | HTML | 2023年 12月 18日 | |
Application note | Solving Assembly Issues with Chip Scale Power MOSFETs | PDF | HTML | 2023年 12月 14日 | |
Application note | Using MOSFET Safe Operating Area Curves in Your Design | PDF | HTML | 2023年 3月 13日 | |
Application brief | Tips for Successfully Paralleling Power MOSFETs | PDF | HTML | 2022年 5月 31日 | |
More literature | WCSP Handling Guide | 2019年 11月 7日 | ||
Application note | AN-1112 DSBGA Wafer Level Chip Scale Package (Rev. AI) | 2019年 6月 14日 |
設計與開發
如需其他條款或必要資源,請按一下下方的任何標題以檢視詳細頁面 (如有)。
支援軟體
Quickly trade off size, cost and performance to select the optimal MOSFET based on application conditions.
封裝 | 針腳 | CAD 符號、佔位空間與 3D 模型 |
---|---|---|
DSBGA (YZF) | 9 | Ultra Librarian |
訂購與品質
內含資訊:
- RoHS
- REACH
- 產品標記
- 鉛塗層/球物料
- MSL 等級/回焊峰值
- MTBF/FIT 估算值
- 材料內容
- 認證摘要
- 進行中持續性的可靠性監測
內含資訊:
- 晶圓廠位置
- 組裝地點
建議產品可能具有與此 TI 產品相關的參數、評估模組或參考設計。