TPS7A8300

現行

2-A、低 VIN、低 2-A、低 VIN、低雜訊、超低壓降電壓穩壓器具有高準確度、低雜訊的良好電源,超低壓降電壓穩壓器具有高準確度的良好電源

現在提供此產品的更新版本

open-in-new 比較替代產品
可直接投入的替代產品,相較於所比較的裝置,具備升級功能
TPS7A83A 現行 具有電源良好功能的 2-A、低 VIN (1.1-V)、低雜訊、高準確度、超低壓差電壓穩壓器 2-A LDO with low-noise (4.4 µVrms) and low-dropout (200 mV) and improved accuracy (0.75%).

產品詳細資料

Output options Adjustable Output, Fixed Output Iout (max) (A) 2 Vin (max) (V) 6.5 Vin (min) (V) 1.1 Vout (max) (V) 5 Vout (min) (V) 0.8 Rating Catalog Noise (µVrms) 6 PSRR at 100 KHz (dB) 40 Iq (typ) (mA) 2.8 Thermal resistance θJA (°C/W) 34 Load capacitance (min) (µF) 47 Regulated outputs (#) 1 Features Enable, Output discharge, Power good, Soft start Accuracy (%) 1 Dropout voltage (Vdo) (typ) (mV) 85 Operating temperature range (°C) -40 to 125
Output options Adjustable Output, Fixed Output Iout (max) (A) 2 Vin (max) (V) 6.5 Vin (min) (V) 1.1 Vout (max) (V) 5 Vout (min) (V) 0.8 Rating Catalog Noise (µVrms) 6 PSRR at 100 KHz (dB) 40 Iq (typ) (mA) 2.8 Thermal resistance θJA (°C/W) 34 Load capacitance (min) (µF) 47 Regulated outputs (#) 1 Features Enable, Output discharge, Power good, Soft start Accuracy (%) 1 Dropout voltage (Vdo) (typ) (mV) 85 Operating temperature range (°C) -40 to 125
VQFN (RGR) 20 12.25 mm² 3.5 x 3.5 VQFN (RGW) 20 25 mm² 5 x 5
  • Ultralow Dropout: 125 mV Maximum at 2 A
  • Output Voltage Noise: 6 µVRMS
  • Power-Supply Ripple Rejection:
    • 40 dB at 1 MHz
  • Input Voltage Range:
    • Without BIAS: 1.4 V to 6.5 V
    • With BIAS: 1.1 V to 6.5 V
  • Two Output Voltage Modes:
    • ANY-OUT™ Version (User-Programmable Output via PCB Layout):
      • No External Resistor Required
      • Output Voltage Range: 0.8 V to 3.95 V
    • Adjustable Version:
      • Output Voltage Range: 0.8 V to 5.0 V
  • 1.0% Accuracy Over Line, Load, and Temperature
  • Stable with a 22-µF Output Ceramic Capacitor
  • Programmable Soft-Start Output
  • Power-Good (PG) Output
  • Available Packages:
    • 5-mm × 5-mm VQFN-20
    • 3.5-mm × 3.5-mm VQFN-20
  • Ultralow Dropout: 125 mV Maximum at 2 A
  • Output Voltage Noise: 6 µVRMS
  • Power-Supply Ripple Rejection:
    • 40 dB at 1 MHz
  • Input Voltage Range:
    • Without BIAS: 1.4 V to 6.5 V
    • With BIAS: 1.1 V to 6.5 V
  • Two Output Voltage Modes:
    • ANY-OUT™ Version (User-Programmable Output via PCB Layout):
      • No External Resistor Required
      • Output Voltage Range: 0.8 V to 3.95 V
    • Adjustable Version:
      • Output Voltage Range: 0.8 V to 5.0 V
  • 1.0% Accuracy Over Line, Load, and Temperature
  • Stable with a 22-µF Output Ceramic Capacitor
  • Programmable Soft-Start Output
  • Power-Good (PG) Output
  • Available Packages:
    • 5-mm × 5-mm VQFN-20
    • 3.5-mm × 3.5-mm VQFN-20

The TPS7A8300 is a low-noise (6 µVRMS), low-dropout voltage regulator (LDO) capable of sourcing a 2-A load with only 125 mV of maximum dropout.

The TPS7A8300 output voltages are fully user-adjustable (up to 3.95 V) using a printed circuit board (PCB) layout without the need of external resistors, thus reducing overall component count. For higher output voltage applications, the device achieves output voltages up to 5 V with the use of external resistors. The device supports very low input voltages (down to 1.1 V) with the use of an additional BIAS rail.

With very high accuracy (1% over line, load, and temperature), remote sensing, and soft-start capabilities to reduce inrush current, the TPS7A8300 is ideal for powering high-current, low-voltage devices such as high-end microprocessors and field-programmable gate arrays (FPGAs).

The TPS7A8300 is designed to power-up noise-sensitive components in high-speed communication applications. The very low-noise, 6-µVRMS device output and high broad-bandwidth PSRR (40 dB at 1 MHz) minimizes phase noise and clock jitter in high-frequency signals. These features maximize performance of clocking devices, analog-to-digital converters (ADCs), and digital-to-analog converters (DACs).

For applications where positive and negative low-noise rails are required, consider TI’s TPS7A33 family of negative high-voltage, ultralow-noise linear regulators.

The TPS7A8300 is a low-noise (6 µVRMS), low-dropout voltage regulator (LDO) capable of sourcing a 2-A load with only 125 mV of maximum dropout.

The TPS7A8300 output voltages are fully user-adjustable (up to 3.95 V) using a printed circuit board (PCB) layout without the need of external resistors, thus reducing overall component count. For higher output voltage applications, the device achieves output voltages up to 5 V with the use of external resistors. The device supports very low input voltages (down to 1.1 V) with the use of an additional BIAS rail.

With very high accuracy (1% over line, load, and temperature), remote sensing, and soft-start capabilities to reduce inrush current, the TPS7A8300 is ideal for powering high-current, low-voltage devices such as high-end microprocessors and field-programmable gate arrays (FPGAs).

The TPS7A8300 is designed to power-up noise-sensitive components in high-speed communication applications. The very low-noise, 6-µVRMS device output and high broad-bandwidth PSRR (40 dB at 1 MHz) minimizes phase noise and clock jitter in high-frequency signals. These features maximize performance of clocking devices, analog-to-digital converters (ADCs), and digital-to-analog converters (DACs).

For applications where positive and negative low-noise rails are required, consider TI’s TPS7A33 family of negative high-voltage, ultralow-noise linear regulators.

下載 觀看有字幕稿的影片 影片

您可能會感興趣的類似產品

open-in-new 比較替代產品
功能相同,但引腳輸出與所比較的裝置不同
TPS7A89 現行 2A、低雜訊、高準確度、雙通道可調整超低壓差電壓穩壓器 2-A LDO, dual-channel and low-noise.

技術文件

star =TI 所選的此產品重要文件
找不到結果。請清除您的搜尋條件,然後再試一次。
檢視所有 16
類型 標題 日期
* Data sheet TPS7A8300 2-A, 6-µVRMS, RF, LDO Voltage Regulator datasheet (Rev. F) PDF | HTML 2015年 10月 23日
Circuit design Auxiliary circuits for high-performance audio (Rev. A) PDF | HTML 2024年 9月 18日
White paper Parallel LDO Architecture Design Using Ballast Resistors PDF | HTML 2022年 12月 14日
White paper Comprehensive Analysis and Universal Equations for Parallel LDO's Using Ballast PDF | HTML 2022年 12月 13日
Application note A Topical Index of TI LDO Application Notes (Rev. F) 2019年 6月 27日
Selection guide Low Dropout Regulators Quick Reference Guide (Rev. P) 2018年 3月 21日
Technical article What is a low noise inverting buck converter? PDF | HTML 2017年 10月 30日
Technical article LDO basics: noise – how a feed-forward capacitor improves system performance PDF | HTML 2017年 7月 25日
User guide PMLK LDO Experiment Book (Rev. B) 2017年 4月 21日
User guide Cost Effective Test Methods Using PMLK LDO Boards (Rev. A) 2016年 8月 31日
User guide PMLK LDO Experiment Book (Rev. A) 2016年 8月 31日
White paper How to measure LDO noise 2015年 7月 24日
Application note Pros and Cons of Using a Feed-Forward Capacitor with a Low Dropout Regulator 2014年 7月 10日
EVM User's guide TPS7A8300EVM-579 User's Guide 2014年 4月 7日
User guide TPS7A8300EVM-209 Evaluation Module 2013年 5月 20日
Application note ANY-OUT™ LDO Controlled by I2C™ IO Expander Device (Rev. A) 2012年 9月 20日

設計與開發

如需其他條款或必要資源,請按一下下方的任何標題以檢視詳細頁面 (如有)。

開發板

ADS54J20EVM — ADS54J20 雙通道、12 位元 1.0 GSPS 類比轉數位轉換器評估模組

ADS54J20EVM 是一種評估模組 (EVM),可用於評估德州儀器 (TI) 的 ADS54J20 和 LMK04828 時鐘抖動清除器。ADS54J20 是一款 12 位元、1-GSPS 類比轉數位轉換器 (ADC),擁有具備 JESD204B 介面的緩衝類比輸入和輸出。此 EVM 具有變壓器耦合類比輸入,可適應廣泛的訊號來源和頻率。LMK04828 為完整的 JESD204B 子類 1 計時解決方案,提供超低抖動和相位雜訊 ADC 取樣時鐘,以及系統參考時鐘和裝置取樣時鐘。

ADS54J20 和 LMK04828 是透過易於使用的軟體 GUI 進行控制,可針對各種用途快速配置。

(...)

使用指南: PDF
TI.com 無法提供
開發板

ADS54J40EVM — ADS54J40 雙通道、14 位元 1.0-GSPS 類比轉數位轉換器評估模組

ADS54J40EVM 是一種評估模組 (EVM),可用於評估德州儀器 (TI) 的 ADS54J40 和 LMK04828 時鐘抖動清除器。ADS54J40 是一款低功耗、14 位元、1-GSPS 類比轉數位轉換器 (ADC),擁有具備 JESD204B 介面的緩衝類比輸入和輸出。此 EVM 具有變壓器耦合類比輸入,可適應廣泛的訊號來源和頻率。LMK04828 為完整的 JESD204B 子類 1 計時解決方案,提供超低抖動和相位雜訊 ADC 取樣時鐘,以及系統參考時鐘和裝置取樣時鐘。

ADS54J40EVM 經由高速 FMC+接頭直接連接到 TSW14J56EVM (...)

使用指南: PDF
TI.com 無法提供
開發板

ADS54J69EVM — ADS54J69 雙通道、16 位元、500 MSPS 類比轉數位轉換器評估模組

ADS54J69EVM 是一種評估模組 (EVM),可用於評估德州儀器 (TI) 的 ADS54J69 和 LMK04828 時鐘抖動清除器。ADS54J69 是一款低功耗、16 位元、500-MSPS 類比轉數位轉換器 (ADC),擁有具備 JESD204B 介面的緩衝類比輸入和輸出。此 EVM 具有變壓器耦合類比輸入,可適應廣泛的訊號來源和頻率。LMK04828 為完整的 JESD204B 子類 1 計時解決方案,提供超低抖動和相位雜訊 ADC 取樣時鐘,以及系統參考時鐘和裝置取樣時鐘。

ADS54J69 和 LMK04828 是透過易於使用的軟體 GUI (...)

使用指南: PDF
TI.com 無法提供
開發板

TPS7A8300EVM-209 — TPS7A8300 低壓差電壓穩壓器評估模組

The TPS7A8300EVM-209 evaluation module (EVM) helps designers evaluate the operation and performance of the TPS7A8300, 2-A Low-Dropout Voltage Regulator for High Speed Communication Systems. The EVM circuit is configured to be a reference design for engineering applications requiring current to a (...)
使用指南: PDF
TI.com 無法提供
開發板

TPS7A8300EVM-579 — 適用於低雜訊、高精度、超低壓差電壓穩壓器的 TPS7A8300 評估模組

The TPS7A8300EVM-579 evaluation module is designed for a typical configuration to evaluate the operation and performance of the TPS7A8300, 2-A low dropout voltage regulator for high speed communication systems.

The EVM circuit board is configured to be a reference design for engineering applications (...)

使用指南: PDF
TI.com 無法提供
開發套件

PMLKLDOEVM — 採用 TPS7A4901 和 TPS7A8300 的 TI-PMLK LDO 試驗電路板

Our TI-PMLK LDO experiment board is part of the TI Power Management Lab Kit (TI-PMLK) series. TI-PMLK series provides hands on learning to reinforce power supply knowledge. The modular format lets you customize the TI-PMLK series experience in a way that makes the most impact (...)

使用指南: PDF
TI.com 無法提供
模擬型號

SBAA346 Companion Simulations

SBAM414.ZIP (55 KB) - TINA-TI Reference Design
模擬型號

TPS7A8300 PSpice Transient Model (Rev. B)

SBVM356B.ZIP (50 KB) - PSpice Model
模擬型號

TPS7A8300 TINA-TI Transient Reference Design

SBVM380.TSC (57 KB) - TINA-TI Reference Design
模擬型號

TPS7A8300 TINA-TI Transient Spice Model

SBVM381.ZIP (8 KB) - TINA-TI Spice Model
模擬型號

TPS7A8300 Unencrypted PSpice Transient Model

SBVM525.ZIP (2 KB) - PSpice Model
計算工具

PARALLEL-LDO-CALC Parallel low-dropout (LDO) calculator

The parallel low-dropout (LDO) calculator is a Microsoft® Excel®-based tool that provides worst-case analysis for parallel LDO regulators using ballast resistors. The tool helps the user identify the minimum number of parallel LDO regulators required and optimum ballast resistance for a (...)

支援產品和硬體

支援產品和硬體

產品
線性與低壓差 (LDO) 穩壓器
TPS7A33 具啟用功能的 1A、高 PSRR、負可調式超低壓差電壓穩壓器 TPS7A47 具有啟用功能的 1-A、36-V、低雜訊、高 PSRR、低壓差電壓穩壓器 TPS7A47-Q1 具有啟用功能的汽車 1-A、36-V、低雜訊、高 PSRR、低壓差電壓穩壓器 TPS7A4701-EP 強化型 36-V、1-A、4-μVRMS、RF LDO 電壓穩壓器 TPS7A52 2-A、低 VIN (1.1-V)、低雜訊、高準確度、超低壓差 (LDO) 電壓穩壓器 TPS7A52-Q1 車用 2-A、低 VIN (1.1-V)、低雜訊、高準確度、低壓降 (LDO) 電壓穩壓器 TPS7A53 3-A、低輸入電壓 (1.1 V) 低雜訊高準確度超低壓差 (LDO) 電壓穩壓器 TPS7A53-Q1 車用、3-A、低 VIN (1.1 V) 低雜訊高準確度超低壓差 (LDO) 電壓穩壓器 TPS7A53A-Q1 車用 3-A、低 VIN 5.6-µVRMS 低雜訊高準確度低壓降電壓穩壓器 TPS7A53B 具有 0.5-V 低 VREF 的 3-A、1.1-V、低 VIN、低雜訊高準確度、超低壓降電壓穩壓器 TPS7A54 4A、低 VIN (1.1V)、低雜訊、高準確度、超低壓差 (LDO) 電壓穩壓器 TPS7A54-Q1 車用 4-A、低 VIN (1.1-V)、低雜訊、高準確度、低壓差 (LDO) 電壓穩壓器 TPS7A57 5-A、低輸入電壓、低雜訊、高準確度、低壓差 (LDO) 電壓穩壓器 TPS7A83A 具有電源良好功能的 2-A、低 VIN (1.1-V)、低雜訊、高準確度、超低壓差電壓穩壓器 TPS7A84A 具有電源良好功能的 3-A、低 VIN (1.1-V)、低雜訊、高準確度、超低壓差電壓穩壓器 TPS7A85A 具有電源良好功能的 4-A、低 VIN (1.1-V)、低雜訊、高準確度、超低壓差電壓穩壓器 TPS7A94 1-A、超低雜訊、超高 PSRR、射頻電壓穩壓器 TPS7B7702-Q1 汽車 300-mA、無電池 (40-V)、雙通道可調整天線低壓差電壓穩壓器 TPS7A8300 2-A、低 VIN、低 2-A、低 VIN、低雜訊、超低壓降電壓穩壓器具有高準確度、低雜訊的良好電源,超低壓降電壓穩壓器具有高準確度的良好電源 TPS7A84 具有高準確度且具有電源良好功能的 3-A、低 VIN、低雜訊、超低壓差電壓穩壓器 TPS7A85 具有高準確度且具有電源良好功能的 4-A、低 VIN、低雜訊、超低壓差電壓穩壓器 TPS7A96 2-A、超低雜訊、超高 PSRR 射頻電壓穩壓器 TPS7A4501-SP 抗輻射、QMLV、1.5-V 至 20-V 輸入 1.5-A 低壓降 (LDO) 穩壓器 TPS7H1111-SP 抗輻射、QMLV 和 QMLP、1.5-A、超低雜訊高 PSRR 低壓降 (LDO) 穩壓器 TPS7H1111-SEP 耐輻射、1.5-A、超低雜訊、超高 PSRR RF LDO 穩壓器 TPS7A90 具有高準確度的 500mA、低雜訊、高 PSRR、可調式超低壓降電壓穩壓器 TPS7A91 具高準確度的 1-A、低雜訊、高 PSRR、可調式超低壓降電壓穩壓器 TPS7A92 具高準確度的 2-A、低雜訊、高 PSRR、可調式超低壓降電壓穩壓器
硬體開發
開發板
TPS7A57EVM-081 適用於 5-A 低雜訊高準確度低壓差 (LDO) 電壓穩壓器的 TPS7A57 評估模組

許多 TI 參考設計包含 TPS7A8300

使用我們的參考設計選擇工具,以檢視並找出最適合您的應用和參數的設計。

封裝 針腳 CAD 符號、佔位空間與 3D 模型
VQFN (RGR) 20 Ultra Librarian
VQFN (RGW) 20 Ultra Librarian

訂購與品質

內含資訊:
  • RoHS
  • REACH
  • 產品標記
  • 鉛塗層/球物料
  • MSL 等級/回焊峰值
  • MTBF/FIT 估算值
  • 材料內容
  • 認證摘要
  • 進行中持續性的可靠性監測
內含資訊:
  • 晶圓廠位置
  • 組裝地點

建議產品可能具有與此 TI 產品相關的參數、評估模組或參考設計。

支援與培訓

內含 TI 工程師技術支援的 TI E2E™ 論壇

內容係由 TI 和社群貢獻者依「現狀」提供,且不構成 TI 規範。檢視使用條款

若有關於品質、封裝或訂購 TI 產品的問題,請參閱 TI 支援。​​​​​​​​​​​​​​

影片