TIDA-050000

Xilinx Artix®-7、Spartan®-7、Zynq®-7000 FPGA用の統合電源のリファレンス デザイン

TIDA-050000

設計ファイル

概要

このリファレンス デザインは、Xilinx Artix-7、Spartan-7、Zynq-7000 の各 FPGA ファミリをベースとするデバイスへの電力供給を目的として設計されたスケーラブルな電源です。このデザインは、標準的な DC 電源から電力を受け入れ、適切に定義された Samtec ソケット端子ストリップ コネクタを経由して、Xilinx チップセットと DDR メモリのすべてのレールに電力を供給します。

このデザインにはスケーラビリティがあり、サポート対象は、最も基本的な Spartan-7 FPGA デバイスから、マルチギガビット トランシーバ (MGT) を搭載した複雑な Artix-7 FPGA、さらにデュアルコア Arm Cortex-A9 プロセッサを搭載した Zynq-7000 までに至りますです。元のデザインのスケーラブルな特性と、Xilinx デバイス ファミリ相互間の類似性を活用し、このリファレンス デザインは Xilinx Zynq UltraScale+ MPSoC 向けの電源である TIDA-01480 リファレンス デザインをベースにしています。

特長
  • ハードウェアで構成可能な 13 種類の電源レール
  • ハードウェアによる任意の出力電圧の変更が容易
  • 必要な入力電圧は 1 つのみ
  • 次の AMD (旧 Xilinx) 製品に最適な電源:Artix-7 と Spartan-7 の各 FPGA、および Zynq-7000 と Zynq-7000S の各 SoC
  • プロトタイプ製作ツールとして使用できる 3.5 インチ x 2.5 インチ (8.89cm x 6.35 cm) の小型 PCB
出力電圧オプション TIDA-050000.1 TIDA-050000.10 TIDA-050000.11 TIDA-050000.12 TIDA-050000.13 TIDA-050000.2 TIDA-050000.3 TIDA-050000.4 TIDA-050000.5 TIDA-050000.6 TIDA-050000.7 TIDA-050000.8 TIDA-050000.9
Vin (Min) (V) 4.3 4.3 4.3 4.3 4.3 4.3 4.3 4.3 4.3 4.3 4.3 4.3 4.3
Vin (Max) (V) 6 6 6 6 6 6 6 6 6 6 6 6 6
Vout (Nom) (V) .9 .85 1.8 3.3 .675 1.35 1.2 1.8 3.3 1.8 3.3 .9 1.8
Iout (Max) (A) 8 1 .2 .2 2 2 1.7 1.2 1 .2 .2 1.7 1.2
Output Power (W) 7.2 .85 .36 .66 1.35 2.7 2.04 2.16 3.3 .36 .66 1.53 2.16
Isolated/Non-Isolated Non-Isolated Non-Isolated Non-Isolated Non-Isolated Non-Isolated Non-Isolated Non-Isolated Non-Isolated Non-Isolated Non-Isolated Non-Isolated Non-Isolated Non-Isolated
Input Type DC DC DC DC DC DC DC DC DC DC DC DC DC
Topology Buck- Synchronous Buck- Synchronous Linear Regulator Linear Regulator Other Buck- Synchronous Buck- Synchronous Buck- Synchronous Buck- Synchronous Linear Regulator Linear Regulator Buck- Synchronous Buck- Synchronous
??image.gallery.download_ja_JP?? 字幕付きのビデオを表示 ビデオ

組み立てられたボードは、テストと性能検証のみの目的で開発されたものであり、販売していません。

設計ファイルと製品

設計ファイル

すぐに使用できるシステム・ファイルをダウンロードすると、設計プロセスを迅速化できます。

JAJU514.PDF (1529 K)

リファレンス・デザインの概要と検証済みの性能テスト・データ

TIDRVV3.ZIP (2607 K)

設計レイアウトとコンポーネントを示した詳細な回路図

TIDRVV4.ZIP (699 K)

設計に使用したコンポーネント、参照指定子、メーカー名や型番などを記入した詳細なリスト

TIDRVV5.ZIP (1680 K)

コンポーネントの配置を明示する詳細な設計レイアウト

TIDRVV7.ZIP (2438 K)

IC コンポーネントの 3D モデルまたは 2D 図面に使用するファイル

TIDCEK2.ZIP (2539 K)

PCB 設計の基板層に関する情報を記載した設計ファイル

TIDRVV6.PDF (4126 K)

PCB 設計レイアウトを生成するための PCB 基板層のプロット・ファイル

製品

設計や代替製品候補に TI 製品を含めます。

AC/DC および DC/DC コンバータ (FET 内蔵)

TPS568215D-CAP3 制御機能搭載、4.5V ~ 17V、8A 同期整流 SWIFT™ 降圧コンバータ

データシート: PDF | HTML
AC/DC および DC/DC コンバータ (FET 内蔵)

TPS620673MHz、2A 降圧コンバータ、2x2 SON パッケージ

データシート: PDF | HTML
マルチチャネル IC (PMIC)

TPS51200DDR2、DDR3、DDR3L、DDR4 向けの VTTREF バッファード・リファレンス内蔵の 3A シンク/ソース DDR 終端レギュレータ

データシート: PDF | HTML
マルチチャネル IC (PMIC)

TPS65023B6 チャネル・パワー・マネージメント IC(PMIC)、3 x DC/DC、3 x LDO、I2C インターフェイス、および DVS 付

データシート: PDF | HTML

技術資料

結果が見つかりませんでした。検索条件をクリアして、もう一度検索を行ってください。
すべて表示 1
種類 タイトル 英語版のダウンロード 日付
設計ガイド 統合型電源のリファレンス・デザイン 英語版 2018年 3月 19日

関連する設計リソース

ハードウェア開発

評価ボード
TPS51200EVM TPS51200 シンクとソース (吸い込みと供給) の両方に対応、DDR 終端レギュレータ TPS568215EVM-762 TPS568215 同期整流降圧 SWIFT コンバータの評価モジュール TPS62065-67EVM-347 評価モジュール、3MHz、2A 降圧コンバータ用 TPS65023BEVM-664 TPS65023B 評価モジュール

サポートとトレーニング

TI E2E™ Forums (英語) では、TI のエンジニアからの技術サポートが活用できます

すべてのフォーラムトピックを英語で表示

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください

TI 製品の品質、パッケージ、ご注文に関する質問は、TI サポートのページをご覧ください。

ビデオ