SN74LV2T74-EP
- 幅広い動作範囲:1.8V~5.5V
-
単一電源電圧トランスレータ (「LVxT 拡張入力電圧」を参照):
-
昇圧変換:
- 1.2V から 1.8V
- 1.5V から 2.5V
- 1.8V から 3.3V
- 3.3V から 5.0V
- 降圧変換:
- 5.0V、3.3V、2.5V から 1.8V
- 5.0V、3.3V から 2.5V
- 5.0V から 3.3V
-
- 5.5V 許容入力ピン
- 標準ピン配置をサポート
- 5V または 3.3V の V CC で最大 150Mbps
- JESD 17 準拠で 250mA 超のラッチアップ性能
- 防衛、航空宇宙、医療アプリケーションをサポート:
- 管理されたベースライン
- 単一のアセンブリおよびテスト施設
- 単一の製造施設
- 製品ライフ・サイクルの長期化
- 製品のトレーサビリティ
SN74LV2T74-EP には、2 つの独立した D タイプ正エッジ・トリガのフリップ・フロップが含まれています。プリセット ( PRE) 入力が Low レベルのとき、出力は High になります。クリア ( CLR) 入力が Low レベルのとき、出力は Low にリセットされます。プリセット機能とクリア機能は非同期であり、他方の入力レベルとは無関係です。PRE と CLR が非アクティブ (High) の場合、セットアップ時間の要件を満たすデータ (D) 入力のデータは、クロック (CLK) パルスの正方向エッジで出力 (Q、 Q) に転送されます。クロックのトリガは電圧レベルで発生し、入力クロック (CLK) 信号の立ち上がり時間とは直接関係しません。ホールド時間が経過した後、データ (D) 入力のデータは、出力 (Q、 Q) のレベルに影響を及ぼさずに変化させることができます。出力レベルは電源電圧 (V CC) を基準としており、1.8V、2.5V、3.3V、5V の CMOS レベルをサポートしています。
入力は低スレッショルド回路を使用して設計され、低電圧 CMOS 入力の昇圧変換 (例:1.2V 入力から 1.8V 出力、1.8V 入力から 3.3V 出力) をサポートします。また、5V 許容入力ピンにより、降圧変換 (例:3.3V から 2.5V 出力) が可能です。
技術資料
種類 | タイトル | 最新の英語版をダウンロード | 日付 | |||
---|---|---|---|---|---|---|
* | データシート | SN74LV2T74-EP エンハンスド製品、デュアル D タイプ フリップ フロップ、統合変換機能付き データシート | PDF | HTML | 英語版 | PDF | HTML | 2023年 11月 15日 |
* | 放射線と信頼性レポート | SN74LV2T74-EP Enhanced Product Qualification and Reliability Report | PDF | HTML | 2023年 11月 20日 |
設計および開発
その他のアイテムや必要なリソースを参照するには、以下のタイトルをクリックして詳細ページをご覧ください。
14-24-LOGIC-EVM — 14 ピンから 24 ピンの D、DB、DGV、DW、DYY、NS、PW の各パッケージに封止した各種ロジック製品向けの汎用評価基板
14-24-LOGIC-EVM 評価基板 (EVM) は、14 ピンから 24 ピンの D、DW、DB、NS、PW、DYY、DGV の各パッケージに封止した各種ロジック デバイスをサポートする設計を採用しています。
14-24-NL-LOGIC-EVM — 14 ピンから 24 ピンのリードなしパッケージ向け、ロジック製品の汎用評価基板
14-24-NL-LOGIC-EVM は、14 ピンから24 ピンの BQA、BQB、RGY、RSV、RJW、RHL の各パッケージに封止した各種ロジック デバイスや変換デバイスをサポートする設計を採用したフレキシブルな評価基板 (EVM) です。
パッケージ | ピン数 | CAD シンボル、フットプリント、および 3D モデル |
---|---|---|
TSSOP (PW) | 14 | Ultra Librarian |
購入と品質
- RoHS
- REACH
- デバイスのマーキング
- リード端子の仕上げ / ボールの原材料
- MSL 定格 / ピーク リフロー
- MTBF/FIT 推定値
- 使用原材料
- 認定試験結果
- 継続的な信頼性モニタ試験結果
- ファブの拠点
- 組み立てを実施した拠点