TMUX6219
- Dual supply range: ±4.5V to ±18V
- Single supply range: 4.5V to 36V
- Low on-resistance: 2.1Ω
- Low charge injection: -10pC
- High current support: 330mA (maximum) (VSSOP)
- High current support: 440mA (maximum) (WSON)
- –40°C to +125°C operating temperature
- 1.8V logic compatible
- Fail-safe logic
- Rail-to-rail operation
- Bidirectional signal path
- Break-before-make switching
The TMUX6219 is a complementary metal-oxide semiconductor (CMOS) switch in a single channel, 2:1 (SPDT) configuration. The device works with single supply (4.5V to 36V), dual supplies (±4.5V to ±18V), or asymmetric supplies (such as VDD = 5V, VSS = −8V). The TMUX6219 supports bidirectional analog and digital signals on the source (Sx) and drain (D) pins ranging from VSS to VDD.
The TMUX6219 can be enabled or disabled by controlling the EN pin. When disabled, both signal path switches are off. When enabled, the SEL pin can be used to turn on signal path 1 (S1 to D) or signal path 2 (S2 to D). All logic control inputs support logic levels from 1.8V to VDD, ensuring both TTL and CMOS logic compatibility when operating in the valid supply voltage range. Fail-Safe Logic circuitry allows voltages on the control pins to be applied before the supply pin, protecting the device from potential damage.
The TMUX6219 is part of the precision switches and multiplexers family of devices. These devices have very low on and off leakage currents and low charge injection, allowing them to be used in high precision measurement applications.
관심 가지실만한 유사 제품
비교 대상 장치보다 업그레이드된 기능을 지원하는 드롭인 대체품
비교 대상 장치와 동일한 기능을 지원하는 핀 대 핀
기술 자료
유형 | 직함 | 날짜 | ||
---|---|---|---|---|
* | Data sheet | TMUX6219 36V, Low Ron, 2:1 (SPDT) Switch with 1.8V Logic datasheet (Rev. E) | PDF | HTML | 2024/07/11 |
Product overview | How to Connect Multiple Field Devices for Hart Communication | PDF | HTML | 2024/03/20 | |
Application note | How to Handle High Voltage Common Mode Applications using Multiplexers | PDF | HTML | 2022/10/03 | |
Technical article | Protecting your RF amplifier stage with analog switches | PDF | HTML | 2020/02/19 |
설계 및 개발
추가 조건 또는 필수 리소스는 사용 가능한 경우 아래 제목을 클릭하여 세부 정보 페이지를 확인하세요.
LEADED-ADAPTER1 — TI의 5, 8, 10, 16 및 24핀 리드 패키지의 빠른 테스트를 위한 DIP 헤더 어댑터에 대한 표면 실장
The EVM-LEADED1 board allows for quick testing and bread boarding of TI's common leaded packages. The board has footprints to convert TI's D, DBQ, DCT,DCU, DDF, DGS, DGV, and PW surface mount packages to 100mil DIP headers.
LEADLESS-ADAPTER1 — TI의 6, 8, 10, 12, 14, 16 및 20핀 리드 없는 패키지의 테스트를 위한 DIP 헤더 어댑터에 대한 표면 실장
패키지 | 핀 | CAD 기호, 풋프린트 및 3D 모델 |
---|---|---|
VSSOP (DGK) | 8 | Ultra Librarian |
WSON (RQX) | 8 | Ultra Librarian |
주문 및 품질
- RoHS
- REACH
- 디바이스 마킹
- 납 마감/볼 재질
- MSL 등급/피크 리플로우
- MTBF/FIT 예측
- 물질 성분
- 인증 요약
- 지속적인 신뢰성 모니터링
- 팹 위치
- 조립 위치
권장 제품에는 본 TI 제품과 관련된 매개 변수, 평가 모듈 또는 레퍼런스 디자인이 있을 수 있습니다.