現在提供此產品的更新版本

open-in-new 比較替代產品
可直接投入的替代產品,相較於所比較的裝置,具備升級功能
TLV3012B 現行 配備整合式參考針腳與推挽輸出的微功率比較器 Lower power with fail-safe and power on reset (POR)

產品詳細資料

Number of channels 1 Output type Push-Pull Propagation delay time (µs) 6 Vs (max) (V) 5.5 Vs (min) (V) 1.8 Rating Catalog Features Internal Reference Iq per channel (typ) (mA) 0.0028 Vos (offset voltage at 25°C) (max) (mV) 12 Rail-to-rail In Operating temperature range (°C) -40 to 125 Input bias current (±) (max) (nA) 0.01 VICR (max) (V) 5.7 VICR (min) (V) -0.2
Number of channels 1 Output type Push-Pull Propagation delay time (µs) 6 Vs (max) (V) 5.5 Vs (min) (V) 1.8 Rating Catalog Features Internal Reference Iq per channel (typ) (mA) 0.0028 Vos (offset voltage at 25°C) (max) (mV) 12 Rail-to-rail In Operating temperature range (°C) -40 to 125 Input bias current (±) (max) (nA) 0.01 VICR (max) (V) 5.7 VICR (min) (V) -0.2
SOT-23 (DBV) 6 8.12 mm² 2.9 x 2.8 SOT-SC70 (DCK) 6 4.2 mm² 2 x 2.1
  • Low quiescent current: 3.1 µA (maximum, "B" version)
  • Integrated voltage reference: 1.242 V
  • Input common-mode range: 200 mV beyond rails
  • Voltage reference initial accuracy: 1%
  • Fail-safe inputs ("B" version)
  • Power-on-reset ("B" version)
  • Integrated hysteresis ("B" version)
  • Open drain output option (TLV3011x)

  • Push-pull output option (TLV3012x)

  • Fast response time: 6 uS

  • Low supply voltage = 1.65 V to 5.5 V ("B" version)
  • Low quiescent current: 3.1 µA (maximum, "B" version)
  • Integrated voltage reference: 1.242 V
  • Input common-mode range: 200 mV beyond rails
  • Voltage reference initial accuracy: 1%
  • Fail-safe inputs ("B" version)
  • Power-on-reset ("B" version)
  • Integrated hysteresis ("B" version)
  • Open drain output option (TLV3011x)

  • Push-pull output option (TLV3012x)

  • Fast response time: 6 uS

  • Low supply voltage = 1.65 V to 5.5 V ("B" version)

The TLV3011 is a low-power, open-drain output comparator; the TLV3012 is a push-pull output comparator. Both devices feature an uncommitted on-chip voltage reference and have a 5 µA (maximum) quiescent current, an input common-mode range 200 mV beyond the supply rails, and single-supply operation from 1.8 V to 5.5 V. The integrated 1.242 V series voltage reference offers low 100 ppm/°C (maximum) drift, is stable with up to 10 nF capacitive load, and can provide up to 0.5 mA (typical) of output current.

The TLV3011B and TLV3012B "B" versions add power-on-reset (POR), fail-safe inputs, built-in hysteresis, a lower minimum supply voltage of 1.65 V and a 3.1 µA maximum quiescent current.

The family is available in both the tiny SOT23-6 package for space-conservative designs, and in the SC-70 package for even greater board area savings. All versions are specified for the temperature range of –40°C to +125°C.

The TLV3011 is a low-power, open-drain output comparator; the TLV3012 is a push-pull output comparator. Both devices feature an uncommitted on-chip voltage reference and have a 5 µA (maximum) quiescent current, an input common-mode range 200 mV beyond the supply rails, and single-supply operation from 1.8 V to 5.5 V. The integrated 1.242 V series voltage reference offers low 100 ppm/°C (maximum) drift, is stable with up to 10 nF capacitive load, and can provide up to 0.5 mA (typical) of output current.

The TLV3011B and TLV3012B "B" versions add power-on-reset (POR), fail-safe inputs, built-in hysteresis, a lower minimum supply voltage of 1.65 V and a 3.1 µA maximum quiescent current.

The family is available in both the tiny SOT23-6 package for space-conservative designs, and in the SC-70 package for even greater board area savings. All versions are specified for the temperature range of –40°C to +125°C.

下載 觀看有字幕稿的影片 影片

您可能會感興趣的類似產品

open-in-new 比較替代產品
功能相同,但引腳輸出與所比較的裝置不同
TLV4041 現行 具有參考的低功耗比較器 (非反相、推拉) Lower power, higher precision and smaller package options

技術文件

star =TI 所選的此產品重要文件
找不到結果。請清除您的搜尋條件,然後再試一次。
檢視所有 7
重要文件 類型 標題 格式選項 日期
* Data sheet TLV3011, TLV3012, TLV3011B and TLV3012B Low-Power Comparators With Integrated 1.24 V Voltage Reference datasheet (Rev. C) PDF | HTML 2023年 4月 18日
Circuit design Low-power, bidirectional current-sensing circuit (Rev. B) PDF | HTML 2024年 10月 2日
Application brief Voltage Supervision with a Comparator PDF | HTML 2023年 9月 28日
Application note IEEE 802.3cg 10BASE-T1L Power over Data Lines Powered Device Design (Rev. A) PDF | HTML 2022年 6月 2日
Circuit design Circuit for voltage monitoring in eCall telematics control units 2020年 1月 16日
Application note Nano-Power Battery Monitoring in Personal Electronics 2017年 12月 8日
E-book The Signal e-book: A compendium of blog posts on op amp design topics 2017年 3月 28日

設計與開發

如需其他條款或必要資源,請按一下下方的任何標題以檢視詳細頁面 (如有)。

開發板

AMP-PDK-EVM — 放大器性能開發套件評估模組

放大器性能開發套件 (PDK) 是一款評估模組 (EVM) 套件,可測試通用運算放大器 (op amp) 參數,並與大多數運算放大器和比較器相容。EVM 套件提供主板和多個插槽式子卡選項,可滿足封裝需求,使工程師能夠快速評估和驗證裝置性能。

AMP-PDK-EVM 套件支援五種最熱門的業界標準封裝,包括:

  • D (SOIC-8 和 SOIC-14)
  • PW (TSSOP-14)
  • DGK (VSSOP-8)
  • DBV (SOT23-5 和 SOT23-6)
  • DCK (SC70-5 和 SC70-6)
使用指南: PDF | HTML
開發板

TPS63802HDKEVM — TPS63802HDKEVM - 硬體開發套件

TPS63802HDKEVM 是一款通用開發工具,旨在協助使用者輕鬆快速地評估和測試最常見的降壓升壓轉換器使用案例。使用案例包括備用電源、輸入電流限制、LED 驅動器、數位電壓調整、旁路模式與精密啟用。使用者可透過變更跨接器和 DIP 開關,輕鬆地在不同的使用案例間進行選擇。不需焊接。

TPS63802HDKEVM 使用 TPS63802,輸出電壓設定為 3.3V。EVM 的輸入電壓運作範圍為 1.8V 至 5.5V。在降壓模式及升壓模式中,輸出電流可高達 2A。

使用指南: PDF
TI.com 無法提供
開發板

TPS65981EVM — TPS65981 USB Type-C® 與 USB PD 控制器、電源開關和高速多工器 EVM

TPS65981EVM 是適用於 USB Type-C 和電源傳輸應用的完整參考設計,具有可變 DC/DC 架構,可最佳化電路板配置並將 BOM 成本降至最低。  此外,與 DP-EXPANSION-EVM 搭配時,使用者可模擬功能齊全的 USB Type-C PD 主機或裝置。
使用指南: PDF
TI.com 無法提供
開發板

USB-CTM-MINIDK-EVM — 支援視訊和充電的 USB Type-C™ 迷你底座電路板評估模組

USB Type-C™ 電力傳輸 (PD) MiniDock 評估模組 (EVM) 提供完整的 USB Type-C 擴充基座參考解決方案,包含音訊、USB 資料傳輸、電源及視訊功能。  該 EVM 採用 2 吋 × 4 吋的小型化設計尺寸,並透過主 USB Type-C PD 連接埠同時支援供電與汲取功能。視訊輸出功能包括 DisplayPort 和 HDMI。

使用指南: PDF | HTML
TI.com 無法提供
模擬型號

TLV3012 PSpice Model (Rev. A)

SBOC081A.ZIP (44 KB) - PSpice Model
模擬型號

TLV3012 TINA-TI Model

SBOMBU3.ZIP (9 KB) - TINA-TI Spice Model
模擬型號

TLV3012 TINA-TI Reference Design (Rev. A)

SBOC082A.TSC (99 KB) - TINA-TI Reference Design
模擬工具

PSPICE-FOR-TI — PSpice® for TI 設計與模擬工具

PSpice® for TI 是有助於評估類比電路功能的設計和模擬環境。這款全功能設計和模擬套件使用 Cadence® 的類比分析引擎。PSpice for TI 包括業界最大的模型庫之一,涵蓋我們的類比和電源產品組合,以及特定類比行為模型,且使用無需支付費用。

PSpice for TI 設計和模擬環境可讓您使用其內建函式庫來模擬複雜的混合訊號設計。在進行佈局和製造之前,建立完整的終端設備設計和解決方案原型,進而縮短上市時間並降低開發成本。 

在 PSpice for TI 設計與模擬工具中,您可以搜尋 TI (...)
模擬工具

TINA-TI — 基於 SPICE 的類比模擬程式

TINA-TI provides all the conventional DC, transient and frequency domain analysis of SPICE and much more. TINA has extensive post-processing capability that allows you to format results the way you want them. Virtual instruments allow you to select input waveforms and probe circuit nodes voltages (...)
使用指南: PDF
參考設計

TIDA-00300 — 適用於通訊和類比輸入/輸出模組的隔離式電源架構參考設計

此參考設計提供隔離 I2C 或 SPI 通訊線路的方式。這在涉及高電壓的電網基礎設施應用(例如保護繼電器和斷路器)中通常是必要的。此參考設計提供電源隔離和訊號隔離。
Design guide: PDF
電路圖: PDF
參考設計

TIDA-01243 — 具有視訊和充電支援的 USB Type-C™ 和電力傳輸迷你底座參考設計

該 USB Type-C® 供電 (PD) 迷你擴充基座參考設計,提供整合音訊、USB 資料傳輸、電源與視訊功能的 USB Type-C 擴充基座解決方案參考。  此參考設計採用 2 英吋 × 4 英吋的小型化尺寸規格,並透過主要 USB Type-C PD 埠同時支援供電與汲取功能。視訊輸出功能包括 DisplayPort 和 HDMI。
Design guide: PDF
電路圖: PDF
參考設計

TIDA-01214 — 採用16 位元 ADC 和數位隔離器的隔離式高準確度類比輸入模組參考設計

此參考設計在廣泛輸入範圍內使用精密 16 位元 SAR ADC,提供準確的 AC 電壓和電流輸入測量,涵蓋保護和測量範圍 (包括 IEC 61850-9-2 的取樣要求)、簡化系統設計,並改善跳脫時間性能和可靠性。類比輸入模組 (AIM) 使用具有整合電源的數位隔離器,與主機處理器隔離。針對有限功能與成本最佳化的設計方法,AC AIM 僅可使用三種 TI 產品設計,可降低系統成本與電路板尺寸。警報功能會以取樣方式識別 AC 類比輸入故障,以加快故障偵測速度。ADC 具有額外的輔助通道,可診斷數位隔離器的電源輸出。具增益放大器的 12 位元 ADS8668 (...)
Design guide: PDF
電路圖: PDF
參考設計

TIDA-00882 — 具有 USB 電力傳輸功能的 USB Type-C HDD 參考設計

This reference design uses Texas Instrument's SuperSpeed USB 3.0 to SATA bridge, USB Type-CTM and USB PD controller with integrated power switch and High-Speed USB mux, and SuperSpeed USB 3.1 mux to demonstrate the subsystems required to implement a Type-C external hard disk drive capable of (...)
Test report: PDF
電路圖: PDF
參考設計

TIDA-00732 — 可實現最大 SNR 和採樣率的 18 位元 2 MSPS 隔離式資料採集參考設計

本「可實現最大 SNR 和取樣率的 18 位元、2Msps 隔離式資料採集參考設計」說明如何克服隔離式資料擷取系統設計中典型的性能限制挑戰:
  • 透過將數位隔離器帶來的傳播延遲降到最低,將取樣率最大化
  • 透過有效緩解數位隔離器所帶來的 ADC 取樣時脈抖動,將高頻率 AC 訊號鏈性能 (SNR) 最大化
Design guide: PDF
電路圖: PDF
參考設計

TIDA-00106 — 隔離以實現高壓共態抑制的 16 位元 1 MSPS 資料採集參考設計

電路代表高性能資料擷取 (DAQ) 解決方案,適用於處理疊加在大型共模偏移量(從 DC 到約 15kHz,測試值高達 155 Vpp)之上的輸入信號(高達 ±12V),相對於系統主電源供應器的接地電位。共模拒斥是透過產生隔離式電源實現的,讓類比訊號鏈隨著輸入共模訊號一起浮動。類比訊號鏈由具整合式類比前端 (AFE) 的高性能 16 位元 1-MSPS SAR ADC 組成,可提供高輸入阻抗和 ±12V 寬輸入電壓範圍。相關應用領域包括具通道間隔離功能的 PLC 類比輸入模組、汽車電池組監控、AC 馬達驅動器中的電源監控和熱電偶測量。
Design guide: PDF
電路圖: PDF
封裝 針腳 CAD 符號、佔位空間與 3D 模型
SOT-23 (DBV) 6 Ultra Librarian
SOT-SC70 (DCK) 6 Ultra Librarian

訂購與品質

內含資訊:
  • RoHS
  • REACH
  • 產品標記
  • 鉛塗層/球物料
  • MSL 等級/回焊峰值
  • MTBF/FIT 估算值
  • 材料內容
  • 認證摘要
  • 進行中的可靠性監測
內含資訊:
  • 晶圓廠位置
  • 組裝地點

建議產品可能具有與此 TI 產品相關的參數、評估模組或參考設計。

支援與培訓

內含 TI 工程師技術支援的 TI E2E™ 論壇

內容係由 TI 和社群貢獻者依「現狀」提供,且不構成 TI 規範。檢視使用條款

若有關於品質、封裝或訂購 TI 產品的問題,請參閱 TI 支援。​​​​​​​​​​​​​​

影片