ホーム パワー・マネージメント マルチチャネル IC (PMIC)

トリプル降圧 + LDO パワー マネージメント IC (PMIC)

LM10506 は新規設計での使用を推奨しません
従来の設計をサポートできるようにこの製品は引き続き生産中ですが、TI はこの製品を新規の設計には推奨しません。以下の代替品のいずれかをご検討ください。
open-in-new 代替品と比較
比較対象デバイスと類似の機能
LM10502 アクティブ 2MHz、1A/1A デュアル降圧コンバータ + 低ドロップアウト・リニア・レギュレータ Application is for solid-state drives and supports ASIC and SOC designs for solid-state and flash drives.

製品詳細

Vin (min) (V) 3 Vin (max) (V) 5.5 Vout (min) (V) 0.7 Vout (max) (V) 3.6 Iout (max) (A) 1.3 Features Comm control, Power sequencing Iq (typ) (mA) 0.1 Rating Catalog Operating temperature range (°C) -40 to 85 Switching frequency (typ) (kHz) 2000 Product type Processor and FPGA
Vin (min) (V) 3 Vin (max) (V) 5.5 Vout (min) (V) 0.7 Vout (max) (V) 3.6 Iout (max) (A) 1.3 Features Comm control, Power sequencing Iq (typ) (mA) 0.1 Rating Catalog Operating temperature range (°C) -40 to 85 Switching frequency (typ) (kHz) 2000 Product type Processor and FPGA
DSBGA (YFR) 34 9 mm² 3 x 3
  • Three Highly Efficient Programmable Buck Regulators
    • Buck Regulator Outputs:
      • Buck 1: 1.1 V to 3.6 V; 1.3 A
      • Buck 2: 1.1 V to 3.6 V; 400 mA
      • Buck 3: 0.7 V to 1.335 V; 600 mA
    • ±3% Feedback Voltage Accuracy
    • Up to 95% Efficient Buck Regulators
    • 2MHz Switching Frequency for Smaller Inductor Size
    • Integrated FETs with Low RDSON
    • Bucks Operate With Their Phases Shifted to Reduce the
      Input Current Ripple and Capacitor Size
    • Programmable Output Voltage via the SPI™ Interface
    • Overvoltage and Undervoltage Lockout
    • Automatic Internal Soft Start With Power-On Reset
    • Current Overload and Thermal Shutdown Protection
    • Bypass Mode Available on
    • PFM Mode for Low-Load, High-Efficiency Operation
  • Low-Dropout LDO 3.2 V, 100 mA
  • SPI-Programmable Interrupt Comparator (2 V to 4 V)
  • Alternate Buck VOUT Selectable via H/L Logic
    Pins
  • RESET, STANDBY Pins
  • Three Highly Efficient Programmable Buck Regulators
    • Buck Regulator Outputs:
      • Buck 1: 1.1 V to 3.6 V; 1.3 A
      • Buck 2: 1.1 V to 3.6 V; 400 mA
      • Buck 3: 0.7 V to 1.335 V; 600 mA
    • ±3% Feedback Voltage Accuracy
    • Up to 95% Efficient Buck Regulators
    • 2MHz Switching Frequency for Smaller Inductor Size
    • Integrated FETs with Low RDSON
    • Bucks Operate With Their Phases Shifted to Reduce the
      Input Current Ripple and Capacitor Size
    • Programmable Output Voltage via the SPI™ Interface
    • Overvoltage and Undervoltage Lockout
    • Automatic Internal Soft Start With Power-On Reset
    • Current Overload and Thermal Shutdown Protection
    • Bypass Mode Available on
    • PFM Mode for Low-Load, High-Efficiency Operation
  • Low-Dropout LDO 3.2 V, 100 mA
  • SPI-Programmable Interrupt Comparator (2 V to 4 V)
  • Alternate Buck VOUT Selectable via H/L Logic
    Pins
  • RESET, STANDBY Pins

The LM10506 is an advanced PMU containing three configurable, high-efficiency buck regulators for supplying variable voltages. The device is ideal for supporting ASIC and SOC designs for Solid-State and Flash drives.

The LM10506 operates cooperatively with ASIC to optimize the supply voltage for low-power conditions and Power Saving modes via the SPI interface. It also supports a 100-mA LDO and a programmable Interrupt Comparator.

The LM10506 is an advanced PMU containing three configurable, high-efficiency buck regulators for supplying variable voltages. The device is ideal for supporting ASIC and SOC designs for Solid-State and Flash drives.

The LM10506 operates cooperatively with ASIC to optimize the supply voltage for low-power conditions and Power Saving modes via the SPI interface. It also supports a 100-mA LDO and a programmable Interrupt Comparator.

ダウンロード 字幕付きのビデオを表示 ビデオ

技術資料

star =TI が選定したこの製品の主要ドキュメント
結果が見つかりませんでした。検索条件をクリアしてから、再度検索を試してください。
1 をすべて表示
種類 タイトル 最新の英語版をダウンロード 日付
* データシート LM10506 Triple Buck + LDO Power Management Unit データシート (Rev. F) PDF | HTML 2014年 8月 7日

設計および開発

その他のアイテムや必要なリソースを参照するには、以下のタイトルをクリックして詳細ページをご覧ください。

シミュレーション・モデル

LM10506 TINA-TI Comparator Reference Design

SNVM110.TSC (127 KB) - TINA-TI Reference Design
シミュレーション・モデル

LM10506 TINA-TI Line Transient Reference Design

SNVM109.TSC (119 KB) - TINA-TI Reference Design
シミュレーション・モデル

LM10506 TINA-TI Load Transient Reference Design

SNVM106.TSC (121 KB) - TINA-TI Reference Design
シミュレーション・モデル

LM10506 TINA-TI PFM Reference Design

SNVM107.TSC (106 KB) - TINA-TI Reference Design
パッケージ ピン数 CAD シンボル、フットプリント、および 3D モデル
DSBGA (YFR) 34 Ultra Librarian

購入と品質

記載されている情報:
  • RoHS
  • REACH
  • デバイスのマーキング
  • リード端子の仕上げ / ボールの原材料
  • MSL 定格 / ピーク リフロー
  • MTBF/FIT 推定値
  • 使用原材料
  • 認定試験結果
  • 継続的な信頼性モニタ試験結果
記載されている情報:
  • ファブの拠点
  • 組み立てを実施した拠点

サポートとトレーニング

TI E2E™ フォーラムでは、TI のエンジニアからの技術サポートを提供

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください。

TI 製品の品質、パッケージ、ご注文に関するお問い合わせは、TI サポートをご覧ください。​​​​​​​​​​​​​​

ビデオ