TPS51622
- Intel© Serial VID (SVID) Compliant
- 1- or 2-Phase Operation
- Full VR12.6 Mobile Feature Set Including Digital Current
Monitor, PS3 and PS4 Operation - 8-Bit DAC with 0.50-V to 2.30-V Output Range
- Optimized Efficiency at Light and Heavy Loads
- 8 Independent Levels of Overshoot Reduction (OSR)
and Undershoot Reduction (USR) - Driverless Configuration for Efficient High-Frequency
Switching - Supports Discrete, Power Block, PowerStage or
DrMOS MOSFET Implementations - Accurate, Adjustable Voltage Positioning
- 300-kHz to 1-MHz Frequency Selections
- Patented AutoBalance Phase Balancing
- Selectable 8-level Current Limit
- 4.5-V to 28-V Conversion Voltage Range
- Small, 4 × 4, 32-Pin, QFN PowerPad Package
The TPS51622A is a driverless, fully SVID compliant, VR12.6 step-down controller. Advanced control features such as D-CAP+ architecture with overlapping pulse support undershoot reduction (USR) and overshoot reduction (OSR) provide fast transient response, lowest output capacitance and high efficiency. The TPS51622A also supports single-phase operation in CCM or DCM for light-load efficiency. The TPS51622A integrates the full complement of VR12.6 I/O features including VR_READY (PGOOD), ALERT and VR_HOT. The SVID interface address allows programming from 0 to 7. In PS4, the quiescent power consumption of controller is typical 0.25 mW. Adjustable control of VCPU slew rate and voltage positioning round out the VR12.6 features. Paired with the new TPS51604 FET gate driver, the solution delivers exceptionally high speed and low switching loss. The TPS51622A works with selected TI Power Stage™ products for optimum efficiency as well as DrMOS products.
The TPS51622A package is a space saving, thermally enhanced 32-pin QFN that operates from –40°C to 105°C.
注
詳細なデータシートや、他の設計サポート ツールについては、IMVP@list.ti.com にお問い合わせください。
技術資料
種類 | タイトル | 最新の英語版をダウンロード | 日付 | |||
---|---|---|---|---|---|---|
* | データシート | 2-Phase, D-CAP+™ Step-Down Controller for VR12.6 Vcpu データシート (Rev. A) | 2013年 7月 17日 | |||
技術記事 | How to reduce acoustic noise of MLCCs in power applications | PDF | HTML | 2016年 8月 9日 |
設計および開発
その他のアイテムや必要なリソースを参照するには、以下のタイトルをクリックして詳細ページをご覧ください。
パッケージ | ピン数 | CAD シンボル、フットプリント、および 3D モデル |
---|---|---|
VQFN (RSM) | 32 | Ultra Librarian |
購入と品質
- RoHS
- REACH
- デバイスのマーキング
- リード端子の仕上げ / ボールの原材料
- MSL 定格 / ピーク リフロー
- MTBF/FIT 推定値
- 使用原材料
- 認定試験結果
- 継続的な信頼性モニタ試験結果
- ファブの拠点
- 組み立てを実施した拠点