この製品には新バージョンがあります。
比較対象デバイスと同等の機能で、ピン配置が異なる製品
TPS7A37
- Stable with 1-µF or Larger Ceramic Output
Capacitor - Input Voltage Range: 2.2 V to 5.5 V
- Ultralow Dropout Voltage:
- 200-mV Maximum at 1 A
- Excellent Load Transient Response–Even With
Only 1-µF Output Capacitor - NMOS Topology Delivers Low Reverse Leakage
Current - Excellent Accuracy:
- 0.23% Nominal Accuracy
- 1% Overall Accuracy Over Line, Over Load,
and Over Temperature
- Less Than 20-nA typical IQ in Shutdown Mode
- Thermal Shutdown and Current Limit for Fault
Protection
The TPS7A37 family of linear low-dropout (LDO) voltage regulators uses an NMOS pass element in a voltage-follower configuration. This topology is relatively insensitive to output capacitor value and ESR, allowing a wide variety of load configurations. Load transient response is excellent, even with a small 1-µF ceramic output capacitor. The NMOS topology also allows very low dropout.
The TPS7A37 family uses an advanced BiCMOS process to yield high precision while delivering very low dropout voltages and low ground pin current. Current consumption, when not enabled, is under 20 nA and ideal for portable applications. These devices are protected by thermal shutdown and foldback current limit.
技術資料
設計および開発
その他のアイテムや必要なリソースを参照するには、以下のタイトルをクリックして詳細ページをご覧ください。
パッケージ | ピン数 | CAD シンボル、フットプリント、および 3D モデル |
---|---|---|
WSON (DRV) | 6 | Ultra Librarian |
購入と品質
- RoHS
- REACH
- デバイスのマーキング
- リード端子の仕上げ / ボールの原材料
- MSL 定格 / ピーク リフロー
- MTBF/FIT 推定値
- 使用原材料
- 認定試験結果
- 継続的な信頼性モニタ試験結果
- ファブの拠点
- 組み立てを実施した拠点
推奨製品には、この TI 製品に関連するパラメータ、評価基板、またはリファレンス デザインが存在する可能性があります。