SN54ACT11
- 4.5V to 5.5V VCC operation
- Inputs accept voltages to 5.5V
- Max tpd of 10.5ns at 5V
- Inputs are TTL-voltage compatible
The ACT11 devices contain three independent 3-input AND gates. These devices perform the Boolean function Y = A • B • C or Y = A + B + C in positive logic.
技術文件
找不到結果。請清除您的搜尋條件,然後再試一次。
檢視所有 12 類型 | 標題 | 日期 | ||
---|---|---|---|---|
* | Data sheet | SNx4ACT11 Triple 3-Input Positive-and Gates datasheet (Rev. D) | PDF | HTML | 2024年 7月 26日 |
* | SMD | SN54ACT11 SMD 5962-90772 | 2016年 6月 21日 | |
Application note | Implications of Slow or Floating CMOS Inputs (Rev. E) | 2021年 7月 26日 | ||
Selection guide | Logic Guide (Rev. AB) | 2017年 6月 12日 | ||
Application note | Understanding and Interpreting Standard-Logic Data Sheets (Rev. C) | 2015年 12月 2日 | ||
User guide | LOGIC Pocket Data Book (Rev. B) | 2007年 1月 16日 | ||
Application note | Semiconductor Packing Material Electrostatic Discharge (ESD) Protection | 2004年 7月 8日 | ||
Application note | Selecting the Right Level Translation Solution (Rev. A) | 2004年 6月 22日 | ||
Application note | TI IBIS File Creation, Validation, and Distribution Processes | 2002年 8月 29日 | ||
Application note | CMOS Power Consumption and CPD Calculation (Rev. B) | 1997年 6月 1日 | ||
Application note | Designing With Logic (Rev. C) | 1997年 6月 1日 | ||
Application note | Using High Speed CMOS and Advanced CMOS in Systems With Multiple Vcc | 1996年 4月 1日 |
設計與開發
如需其他條款或必要資源,請按一下下方的任何標題以檢視詳細頁面 (如有)。
封裝 | 針腳 | CAD 符號、佔位空間與 3D 模型 |
---|---|---|
CFP (W) | 14 | Ultra Librarian |
LCCC (FK) | 20 | Ultra Librarian |
訂購與品質
內含資訊:
- RoHS
- REACH
- 產品標記
- 鉛塗層/球物料
- MSL 等級/回焊峰值
- MTBF/FIT 估算值
- 材料內容
- 認證摘要
- 進行中持續性的可靠性監測
內含資訊:
- 晶圓廠位置
- 組裝地點