SN54AS11
- 4.5-V to 5.5-V VCC Operation
- Max tpd of 5.5 ns at 5 V
These devices contain three independent 3-input positive-AND gates. They perform the Boolean functions Y = A B C or Y = (A\ + B\ + C\)\ in positive logic.
您可能會感興趣的類似產品
功能與所比較的裝置相似
技術文件
找不到結果。請清除您的搜尋條件,然後再試一次。
檢視所有 12 類型 | 標題 | 日期 | ||
---|---|---|---|---|
* | Data sheet | SN54ALS11A, SN54AS11, SN74ALS11A, SN74AS11 datasheet (Rev. D) | 2002年 11月 8日 | |
* | SMD | SN54AS11 SMD 5962-97561 | 2016年 6月 21日 | |
Selection guide | Logic Guide (Rev. AB) | 2017年 6月 12日 | ||
Application note | Understanding and Interpreting Standard-Logic Data Sheets (Rev. C) | 2015年 12月 2日 | ||
User guide | LOGIC Pocket Data Book (Rev. B) | 2007年 1月 16日 | ||
Application note | Semiconductor Packing Material Electrostatic Discharge (ESD) Protection | 2004年 7月 8日 | ||
Application note | TI IBIS File Creation, Validation, and Distribution Processes | 2002年 8月 29日 | ||
Application note | Designing With Logic (Rev. C) | 1997年 6月 1日 | ||
Application note | Advanced Schottky Load Management | 1997年 2月 1日 | ||
Application note | Input and Output Characteristics of Digital Integrated Circuits | 1996年 10月 1日 | ||
Application note | Live Insertion | 1996年 10月 1日 | ||
Application note | Advanced Schottky (ALS and AS) Logic Families | 1995年 8月 1日 |
設計與開發
如需其他條款或必要資源,請按一下下方的任何標題以檢視詳細頁面 (如有)。
封裝 | 針腳 | CAD 符號、佔位空間與 3D 模型 |
---|---|---|
CDIP (J) | 14 | Ultra Librarian |
訂購與品質
內含資訊:
- RoHS
- REACH
- 產品標記
- 鉛塗層/球物料
- MSL 等級/回焊峰值
- MTBF/FIT 估算值
- 材料內容
- 認證摘要
- 進行中持續性的可靠性監測
內含資訊:
- 晶圓廠位置
- 組裝地點