產品詳細資料

DSP type 1 C66x DSP (max) (MHz) 1000, 1250 CPU 32-/64-bit Operating system DSP/BIOS Security Crypto accelerators Ethernet MAC 2-Port 1Gb switch PCIe 2 PCIe Gen2 Rating Catalog Operating temperature range (°C) -40 to 100
DSP type 1 C66x DSP (max) (MHz) 1000, 1250 CPU 32-/64-bit Operating system DSP/BIOS Security Crypto accelerators Ethernet MAC 2-Port 1Gb switch PCIe 2 PCIe Gen2 Rating Catalog Operating temperature range (°C) -40 to 100
FCBGA (CYP) 841 576 mm² 24 x 24
  • One TMS320C66x DSP Core Subsystems at 1.00 GHz and 1.25GHz
    • 40 GMAC/20 GFLOP @ 1.2GHz
    • 32KB L1P, 32KB L1D, 512KB L2
    • 1 MB Shared L2
  • Multicore Navigator and TeraNet Switch Fabric - 2 Tb
  • Network Coprocessors- Packet Accelerator, Security Accelerator
  • Four Lanes of SRIO 2.1 - 5 Gbaud Per Lane Full Duplex
  • Two Lanes PCIe Gen2 - 5 Gbaud Per Lane Full Duplex
  • HyperLink - 50Gbaud Operation, Full Duplex
  • Ethernet MAC Subsystem - Two SGMII Ports w/ 10/100/1000 Mbps operation
  • 64-Bit DDR3 Interface (DDR3-1600) - 8 GByte Addressable Memory Space
  • 16-Bit EMIF - Async SRAM, NAND and NOR Flash Support
  • Two Telecom Serial Ports (TSIP) - 2/4/8 Lanes at 32.768/16.384/8.192
  • UART Interface
  • I2C Interface
  • 16 GPIO Pins
  • SPI Interface
  • Sixteen 64-Bit Timers
  • Three On-Chip PLLsv
  • One TMS320C66x DSP Core Subsystems at 1.00 GHz and 1.25GHz
    • 40 GMAC/20 GFLOP @ 1.2GHz
    • 32KB L1P, 32KB L1D, 512KB L2
    • 1 MB Shared L2
  • Multicore Navigator and TeraNet Switch Fabric - 2 Tb
  • Network Coprocessors- Packet Accelerator, Security Accelerator
  • Four Lanes of SRIO 2.1 - 5 Gbaud Per Lane Full Duplex
  • Two Lanes PCIe Gen2 - 5 Gbaud Per Lane Full Duplex
  • HyperLink - 50Gbaud Operation, Full Duplex
  • Ethernet MAC Subsystem - Two SGMII Ports w/ 10/100/1000 Mbps operation
  • 64-Bit DDR3 Interface (DDR3-1600) - 8 GByte Addressable Memory Space
  • 16-Bit EMIF - Async SRAM, NAND and NOR Flash Support
  • Two Telecom Serial Ports (TSIP) - 2/4/8 Lanes at 32.768/16.384/8.192
  • UART Interface
  • I2C Interface
  • 16 GPIO Pins
  • SPI Interface
  • Sixteen 64-Bit Timers
  • Three On-Chip PLLsv

The TMS320C6671 Fixed and Floating Point Digital Signal Processor is based on TI's KeyStone multicore architecture. Integrated with the C66x CorePac DSP runing at 1.0 to 1.25 GHz. The device supports high-performance signal processing applications such as mission critical, medical imaging, test, and automation. The C6671 platform is power efficient and easy to use. The C66x CorePac DSP is fully backward compatible with all existing C6000 family of fixed and floating point DSPs.

The TMS320C6671 Fixed and Floating Point Digital Signal Processor is based on TI's KeyStone multicore architecture. Integrated with the C66x CorePac DSP runing at 1.0 to 1.25 GHz. The device supports high-performance signal processing applications such as mission critical, medical imaging, test, and automation. The C6671 platform is power efficient and easy to use. The C66x CorePac DSP is fully backward compatible with all existing C6000 family of fixed and floating point DSPs.

下載 觀看有字幕稿的影片 影片

技術文件

star =TI 所選的此產品重要文件
找不到結果。請清除您的搜尋條件,然後再試一次。
檢視所有 64
類型 標題 日期
* Data sheet TMS320C6671 Fixed and Floating-Point Digital Signal Processor datasheet (Rev. E) 2014年 5月 7日
* Errata TMS320C6671 Multicore Fixed and Floating-Point DSP Errata (Revs 1.0, 2.0) (Rev. H) 2015年 6月 29日
Application note DDR3 Design Requirements for KeyStone Devices (Rev. D) PDF | HTML 2022年 7月 7日
Application note Keystone Error Detection and Correction EDC ECC (Rev. A) 2021年 6月 25日
Application note How to Migrate CCS 3.x Projects to the Latest CCS (Rev. A) PDF | HTML 2021年 5月 19日
Application note Keystone Multicore Device Family Schematic Checklist PDF | HTML 2019年 5月 17日
Application note Hardware Design Guide for KeyStone Devices (Rev. D) 2019年 3月 21日
Application note KeyStone I DDR3 interface bring-up 2019年 3月 6日
Application note Thermal Design Guide for DSP and Arm Application Processors (Rev. B) 2017年 8月 14日
User guide Phase-Locked Loop (PLL) for KeyStone Devices User's Guide (Rev. I) 2017年 7月 26日
Application note KeyStone I DDR3 Initialization (Rev. E) 2016年 10月 28日
Application note SERDES Link Commissioning on KeyStone I and II Devices 2016年 4月 13日
User guide Enhanced Direct memory Access 3 (EDMA3) for KeyStone Devices User's Guide (Rev. B) 2015年 5月 6日
User guide Multicore Navigator (CPPI) for KeyStone Architecture User's Guide (Rev. H) PDF | HTML 2015年 4月 9日
User guide DDR3 Memory Controller for KeyStone I Devices User's Guide (Rev. E) 2015年 1月 20日
Application note TI Keystone DSP Hyperlink SerDes IBIS-AMI Models 2014年 10月 9日
Application note TI Keystone DSP PCIe SerDes IBIS-AMI Models 2014年 10月 9日
User guide Power Sleep Controller (PSC) for KeyStone Devices User's Guide (Rev. C) 2014年 9月 4日
User guide Serial RapidIO (SRIO) for KeyStone Devices User's Guide (Rev. C) 2014年 9月 3日
More literature KeyStone Lab Manual - Training 2014年 6月 5日
User guide System Analyzer User's Guide (Rev. F) 2013年 11月 18日
User guide PCI Express (PCIe) for KeyStone Devices User's Guide (Rev. D) 2013年 9月 30日
User guide DSP Bootloader for KeyStone Architecture User's Guide (Rev. C) 2013年 7月 15日
White paper Another Look at the Future of Medical Processing 2013年 7月 12日
White paper Medical Software Development on Keystone Devices 2013年 7月 12日
White paper Accelerating high-performance computing development with Desktop Linux SDK 2013年 7月 8日
User guide Gigabit Ethernet Switch Subsystem for KeyStone Devices User's Guide (Rev. D) 2013年 7月 3日
User guide C66x CorePac User's Guide (Rev. C) 2013年 6月 28日
User guide Memory Protection Unit (MPU) for KeyStone Devices User's Guide (Rev. A) 2013年 6月 28日
User guide HyperLink for KeyStone Devices User's Guide (Rev. C) 2013年 5月 28日
User guide Security Accelerator (SA) for KeyStone Devices User's Guide (Rev. B) 2013年 2月 5日
Product overview OpenMP Programming for TMS320C66x Multicore DSPs (Rev. A) 2012年 11月 5日
Application note SerDes Implementation Guidelines for KeyStone I Devices 2012年 10月 31日
Product overview TMS320C66x high-performance multicore DSPs for video surveillance 2012年 9月 6日
Application note Multicore Programming Guide (Rev. B) 2012年 8月 29日
User guide TMS320C6000 Assembly Language Tools v 7.4 User's Guide (Rev. W) 2012年 8月 21日
User guide TMS320C6000 Optimizing Compiler v 7.4 User's Guide (Rev. U) 2012年 8月 21日
User guide Packet Accelerator (PA) for KeyStone Devices User's Guide (Rev. A) 2012年 7月 11日
White paper Leveraging multicore processors for machine vision applications 2012年 5月 9日
User guide Semaphore2 Hardware Module for KeyStone Devices User's Guide (Rev. A) 2012年 4月 24日
Product overview TMS320C6678 Multicore DSP for Multimedia Infrastructure (Rev. A) 2012年 4月 11日
User guide Serial Peripheral Interface (SPI) for KeyStone Devices User’s Guide (Rev. A) 2012年 3月 30日
User guide Chip Interrupt Controller (CIC) for KeyStone Devices User's Guide (Rev. A) 2012年 3月 27日
User guide 64-Bit Timer (Timer64) for KeyStone Devices User's Guide (Rev. A) 2012年 3月 22日
White paper Maximizing Multicore Efficiency with Navigator Runtime 2012年 2月 23日
White paper Comparing TI's TMS320C6671 DSP with ADI’s ADSP-TS201S TigerSHARC Processor (Rev. A) 2012年 1月 6日
Application note PCIe Use Cases for KeyStone Devices 2011年 12月 13日
User guide Multicore Shared Memory Controller (MSMC) for KeyStone Devices User's Guide (Rev. A) 2011年 10月 15日
Application note Introduction to TMS320C6000 DSP Optimization 2011年 10月 6日
User guide Debug and Trace for KeyStone I Devices User's Guide (Rev. A) 2011年 9月 22日
User guide Inter-Integrated Circuit (I2C) for KeyStone Devices User's Guide 2011年 9月 2日
White paper KeyStone Multicore SoC Tool Suite: one platform for all needs 2011年 6月 17日
User guide External Memory Interface (EMIF16) for KeyStone Devices User's Guide (Rev. A) 2011年 5月 24日
Product overview TMS320C6671/72/74/78 High-Performance Multicore Fixed- and Floating-Point DSPs (Rev. B) 2011年 4月 25日
Application note TMS320C66x DSP Generation of Devices (Rev. A) 2011年 4月 25日
White paper KeyStone Memory Architecture White Paper (Rev. A) 2010年 12月 21日
User guide C66x CPU and Instruction Set Reference Guide 2010年 11月 9日
User guide C66x DSP Cache User's Guide 2010年 11月 9日
Application note Clocking Design Guide for KeyStone Devices 2010年 11月 9日
User guide General-Purpose Input/Output (GPIO) forKeyStone Devices User's Guide 2010年 11月 9日
Application note Optimizing Loops on the C66x DSP 2010年 11月 9日
User guide Telecom Serial Interface Port (TSIP) for KeyStone Devices User's Guide 2010年 11月 9日
User guide Universal Asynchronous Receiver/Transmitter (UART) for KeyStone Devices UG 2010年 11月 9日
User guide Network Coprocessor for KeyStone Devices User's Guide 2010年 11月 2日

設計與開發

如需其他條款或必要資源,請按一下下方的任何標題以檢視詳細頁面 (如有)。

開發板

Z3-3P-VIDEO-EVMS — Z3 技術處理器視訊評估模組

Z3 develops and supports open-source software architectures focused on TI's DaVinci and AM57x processors. Products include multimedia centric framework, peripheral drivers, production modules and complete product design services. Z3 also provides system level design and integration for both wired (...)
子卡

SHELD-3P-DSP-SOMS — Sheldon DSP-FPGA 主機板

Sheldon Instruments designs and manufactures DSP based, COTS data acquisition and control hardware for PCIe/PCI, PCI104e/PCI104, XMC/PMC, and CompactPCI systems, along with drivers and real time development software for a variety of applications and markets.

Learn more about Sheldon Instruments at (...)
偵錯探測器

TMDSEMU200-U — XDS200 USB 偵錯探測器

XDS200 是為 TI 嵌入式裝置偵錯的偵錯探測器 (模擬器)。與低成本 XDS110 和高效能 XDS560v2 相比,XDS200 是兼具低成本與優異效能的完美平衡,可在單一 pod 中支援各種標準 (IEEE1149.1、IEEE1149.7、SWD)。所有 XDS 偵錯探測器均支援具嵌入式追踪緩衝區 (ETB) 的 Arm® 與 DSP 處理器中的核心和系統追蹤功能。透過針腳進行核心追蹤則需要 XDS560v2 PRO TRACE

XDS200 透過 TI 20 針腳連接器 (配備適用 TI 14 針腳、Arm Cortex® 10 針腳和 Arm 20 針腳的多重轉接器) (...)

TI.com 無法提供
偵錯探測器

TMDSEMU560V2STM-U — XDS560v2 System Trace USB 偵錯探測器

XDS560v2 是 XDS560™ 偵錯探測器系列的最高性能表現,支援傳統 JTAG 標準 (IEEE1149.1) 和 cJTAG (IEEE1149.7)。請注意,序列線偵錯 (SWD) 不受支援。

所有 XDS 偵錯探測器均支援所有具有嵌入式追踪緩衝區 (ETB) 的 ARM 和 DSP 處理器中的核心和系統追蹤功能。對於針腳追蹤則需要 XDS560v2 PRO TRACE

XDS560v2 透過 MIPI HSPT 60 針腳接頭 (具有用於 TI 14 針腳、TI 20 針腳和 ARM 20 針腳的多轉接器) 連接到目標電路板,並透過 USB2.0 高速 (480Mbps) (...)

TI.com 無法提供
偵錯探測器

TMDSEMU560V2STM-UE — XDS560v2 System Trace USB 與乙太網路偵錯探測器

The XDS560v2 is the highest performance of the XDS560™ family of debug probes and supports both the traditional JTAG standard (IEEE1149.1) and cJTAG (IEEE1149.7). Note that it does not support serial wire debug (SWD).

All XDS debug probes support Core and System Trace in all ARM and DSP processors (...)

TI.com 無法提供
開發套件

TMDSEVM6678 — TMS320C6678 評估模組

TMS320C6678 Lite Evaluation Modules

The TMS320C6678 Lite Evaluation Modules (EVM), are easy-to-use, cost-efficient development tools that help developers quickly get started with designs using the C6678 or C6674 or C6672 multicore DSP. The EVMs include an on-board, single C6678 processor with robust (...)

介面轉接器

HL5CABLE — Hyperlink 電纜

A ½ meter long high speed cable to allow interfacing 2 EVMs via their high performance Hyperlink interfaces. EVMs supported are TMDSEVM6670L, TMDSEVM6678L, TMDSEVM6670LE, TMDSEVM6678LE, TMDSEVM6614LXE and TMDSEVM6618LXE.
TI.com 無法提供
介面轉接器

TMDXEVMPCI — AMC 至 PCIe 轉接卡

This is a passive adapter card that allows select TI EVMs with a AMC header to be converted to a PCIe x4 lane edge connector so it can be inserted into a desktop PC or any where a PCIe header is utilized. The selected TI EVM must support native PCIe on the DSP. This card is a adapter and requires (...)
TI.com 無法提供
軟體開發套件 (SDK)

PROCESSOR-SDK-C667X — 適用於 C667x 處理器的處理器 SDK - 支援 TI-RTOS

 

Processor SDK (Software Development Kit) is a unified software platform for TI embedded processors providing easy setup and fast out-of-the-box access to benchmarks and demos.  All releases of Processor SDK are consistent across TI’s broad portfolio, allowing developers to seamlessly (...)

驅動程式或資料庫

FFTLIB — 適用於浮點裝置的 FFT 函式庫

The Texas Instruments FFT library is an optimized floating-point math function library for computing the discrete Fourier transform (DFT).
驅動程式或資料庫

MATHLIB — 用於浮點裝置的 DSP 數學函式庫

The Texas Instruments math library is an optimized floating-point math function library for C programmers using TI floating point devices. These routines are typically used in computationally intensive real-time applications where optimal execution speed is critical. By using these routines instead (...)
驅動程式或資料庫

SPRC264 — TMS320C5000/6000 映像庫 (IMGLIB)

C5000/6000 Image Processing Library (IMGLIB) is an optimized image/video processing function library for C programmers. It includes C-callable general-purpose image/video processing routines that are typically used in computationally intensive real-time applications. With these routines, higher (...)
使用指南: PDF
驅動程式或資料庫

SPRC265 — TMS320C6000 DSP 庫 (DSPLIB)

TMS320C6000 Digital Signal Processor Library (DSPLIB) is a platform-optimized DSP function library for C programmers. It includes C-callable, general-purpose signal-processing routines that are typically used in computationally intensive real-time applications. With these routines, higher (...)
使用指南: PDF
驅動程式或資料庫

TELECOMLIB — 電信和媒體庫 - 用於 TMS320C64x+ 和 TMS320C55x 處理器的 FAXLIB、VoLIB 和 AEC/AER

Voice Library - VoLIB provides components that, together, facilitate the development of the signal processing chain for Voice over IP applications such as infrastructure, enterprise, residential gateways and IP phones. Together with optimized implementations of ITU-T voice codecs, that can be (...)
IDE、配置、編譯器或偵錯程式

CCSTUDIO Code Composer Studio™ integrated development environment (IDE)

Code Composer Studio is an integrated development environment (IDE) for TI's microcontrollers and processors. It is comprised of a rich suite of tools used to build, debug, analyze and optimize embedded applications. Code Composer Studio is available across Windows®, Linux® and macOS® platforms.

(...)

支援產品和硬體

支援產品和硬體

此設計資源支援此類別中多數產品。

檢查產品詳細資料頁面以確認支援。

啟動 下載選項
IDE、配置、編譯器或偵錯程式

SPNC016 TMS570 HET IDE v03.05.01

支援產品和硬體

支援產品和硬體

產品
數位訊號處理器 (DSP)
SM320C6678-HIREL 高可靠性產品高效能 8 核心 C6678 定點和浮點 DSP TMS320C6671 高效能單核心 C66x 定點和浮點 DSP - 1GHz TMS320C6672 高效能雙核心 C66x 定點和浮點 DSP - 最高 1.25GHz TMS320C6674 高效能四核心 C66x 定點和浮點 DSP - 最高 1.25GHz TMS320C6678 高效能八核心 C66x 定點和浮點 DSP - 最高 1.25GHz
軟體轉碼器

C66XCODECS — 轉碼器 - 視訊、語音 - 適用於 C66x 架構產品

TI codecs are free, come with production licensing and are available for download now. All are production-tested for easy integration into video and voice applications. In many cases, the C64x+ codecs are provided and validated for C66x platforms. Datasheets and Release Notes are on the download (...)
軟體轉碼器

VOCAL-3P-DSPVOIPCODECS — VOCAL 技術 DSP VoIP 轉碼器

With over 25 years of assembly and C code development, VOCAL modular software suite is available for a wide variety of TI DSPs. Products include ATAs, VoIP servers and gateways, HPNA-based IPBXs, video surveillance, voice and video conferencing, voice and data RF devices, RoIP gateways, secure (...)
模擬型號

C6671 CYP BSDL Model

SPRM524.ZIP (26 KB) - BSDL Model
模擬型號

C6671 Power Consumption Model (Rev. A)

SPRM561A.ZIP (107 KB) - Power Model
模擬型號

KeyStone I SerDes IBIS AMI Models

SPRM742.ZIP (969314 KB) - IBIS Model
lock = 需要匯出核准 (1 分鐘)
模擬型號

TMS320C6678/74/72/71 CYP BSDL Model (Silicon Revision 2)

SPRM575.ZIP (24 KB) - BSDL Model
配置圖

TMS320C6678/4/2/1 Thermal Model

SPRR185.ZIP (3 KB)
參考設計

TIDEP0011 — 具有動態電壓調節的 C667x DSP AVS 核心 (CVDD) 電源解決方案

This reference design aims to supply the AVS core supply (CVDD) in the Keystone Multicore DSPs, mainly the C66x series. The C66x series uses SmartReflex technology to enable the DSP to control its supply voltage. In order to meet this requirement, this design combines a Synchronous Buck Converter (...)
Test report: PDF
電路圖: PDF
封裝 針腳 CAD 符號、佔位空間與 3D 模型
FCBGA (CYP) 841 Ultra Librarian

訂購與品質

內含資訊:
  • RoHS
  • REACH
  • 產品標記
  • 鉛塗層/球物料
  • MSL 等級/回焊峰值
  • MTBF/FIT 估算值
  • 材料內容
  • 認證摘要
  • 進行中持續性的可靠性監測
內含資訊:
  • 晶圓廠位置
  • 組裝地點

建議產品可能具有與此 TI 產品相關的參數、評估模組或參考設計。

支援與培訓

內含 TI 工程師技術支援的 TI E2E™ 論壇

內容係由 TI 和社群貢獻者依「現狀」提供,且不構成 TI 規範。檢視使用條款

若有關於品質、封裝或訂購 TI 產品的問題,請參閱 TI 支援。​​​​​​​​​​​​​​

影片