Detalles del producto

Number of outputs 6 Additive RMS jitter (typ) (fs) 19.2 Core supply voltage (V) 1.8, 2.5, 3.3 Output supply voltage (V) 1.8, 2.5, 3.3 Output skew (ps) 35 Operating temperature range (°C) -40 to 125 Rating Catalog Output type LVCMOS Input type LVCMOS
Number of outputs 6 Additive RMS jitter (typ) (fs) 19.2 Core supply voltage (V) 1.8, 2.5, 3.3 Output supply voltage (V) 1.8, 2.5, 3.3 Output skew (ps) 35 Operating temperature range (°C) -40 to 125 Rating Catalog Output type LVCMOS Input type LVCMOS
TSSOP (PW) 14 32 mm² 5 x 6.4
  • High-performance 1:6 and 1:8 LVCMOS clock buffer
  • Very low output skew < 55 ps
  • Extremely low additive jitter < 25-fs nominal
    • 12-fs typical at VDD = 3.3 V
    • 15-fs typical at VDD = 2.5 V
    • 28-fs typical at VDD = 1.8 V
  • Very low propagation delay < 3 ns
  • Synchronous output enable
  • Supply voltage: 3.3 V, 2.5 V, or 1.8 V
    • 3.3-V tolerant input at all supply voltages
    • Fail-safe inputs
  • Industry high ESD rating of 9000 V HBM
  • fmax = 250 MHz for 3.3 V fmax = 200-MHz for 2.5 V and 1.8 V
  • Operating temperature range: –40°C to 125°C
  • Available in 14-pin and 16-pin TSSOP package
  • High-performance 1:6 and 1:8 LVCMOS clock buffer
  • Very low output skew < 55 ps
  • Extremely low additive jitter < 25-fs nominal
    • 12-fs typical at VDD = 3.3 V
    • 15-fs typical at VDD = 2.5 V
    • 28-fs typical at VDD = 1.8 V
  • Very low propagation delay < 3 ns
  • Synchronous output enable
  • Supply voltage: 3.3 V, 2.5 V, or 1.8 V
    • 3.3-V tolerant input at all supply voltages
    • Fail-safe inputs
  • Industry high ESD rating of 9000 V HBM
  • fmax = 250 MHz for 3.3 V fmax = 200-MHz for 2.5 V and 1.8 V
  • Operating temperature range: –40°C to 125°C
  • Available in 14-pin and 16-pin TSSOP package

The LMK1C110x is a modular, high-performance, low-skew, general-purpose clock buffer family from Texas Instruments. The entire family is designed with a modular approach in mind. Five different fan-out variations, 1:2, 1:3, 1:4, 1:6 and 1:8 are available.

All of the devices within this family are pin-compatible to each other and backwards compatible to the CDCLVC110x family for easy handling.

All family members share the same high performing characteristics such as low additive jitter, low skew, and wide operating temperature range.

The LMK1C110x supports a synchronous output enable control (1G) which switches the outputs into a low state when 1G is low. These devices have a fail-safe input that prevents oscillation at the outputs in the absence of an input signal and allows for input signals before VDD is supplied.

The LMK1C110x family operates in a 1.8-V, 2.5-V and 3.3-V environment and are characterized for operation from –40°C to 125°C.

The LMK1C110x is a modular, high-performance, low-skew, general-purpose clock buffer family from Texas Instruments. The entire family is designed with a modular approach in mind. Five different fan-out variations, 1:2, 1:3, 1:4, 1:6 and 1:8 are available.

All of the devices within this family are pin-compatible to each other and backwards compatible to the CDCLVC110x family for easy handling.

All family members share the same high performing characteristics such as low additive jitter, low skew, and wide operating temperature range.

The LMK1C110x supports a synchronous output enable control (1G) which switches the outputs into a low state when 1G is low. These devices have a fail-safe input that prevents oscillation at the outputs in the absence of an input signal and allows for input signals before VDD is supplied.

The LMK1C110x family operates in a 1.8-V, 2.5-V and 3.3-V environment and are characterized for operation from –40°C to 125°C.

Descargar Ver vídeo con transcripción Video

Productos similares que pueden interesarle

open-in-new Comparar alternativas
Misma funcionalidad con diferente configuración de pines que el dispositivo comparado
LMK1C1104 ACTIVO Búfer de 1.8 V con salida LVCMOS de 4 canales 4 outputs vs. 8 outputs
LMK1C1108 ACTIVO Búfer de 1.8 V con salida LVCMOS de 8 canales 6 outputs vs. 8 outputs

Documentación técnica

star =Principal documentación para este producto seleccionada por TI
No se encontraron resultados. Borre su búsqueda y vuelva a intentarlo.
Ver todo 2
Documentación principal Tipo Título Opciones de formato Fecha
* Data sheet LMK1C110x 1.8-V, 2.5-V, and 3.3-V LVCMOS Clock Buffer Family datasheet (Rev. A) PDF | HTML 20 ene 2022
Application note Sine to Square Wave Conversion Using Clock Buffers PDF | HTML 03 sep 2024

Diseño y desarrollo

Para conocer los términos adicionales o los recursos necesarios, haga clic en cualquier título de abajo para ver la página de detalles cuando esté disponible.

Placa de evaluación

LMK1C1108EVM — Módulo de evaluación LMK1C1108 de búfer de salida de ventilador LVCMOS 1:8 de baja fluctuación

LMK1C1108 es un búfer de reloj LVCMOS de alto rendimiento y baja fluctuación aditiva con una entrada LVCMOS, ocho salidas LVCMOS y un pin de activación de salida global. Este módulo de evaluación (EVM) está diseñado para mostrar el rendimiento eléctrico de LMK1C1108. Este EVM también se puede (...)
Guía del usuario: PDF | HTML
Modelo de simulación

LMK1C1106 IBIS model

SNAM262.ZIP (45 KB) - IBIS Model
Herramienta de diseño

PLLATINUMSIM-SW PLL loop filter, phase noise, lock time, and spur simulation tool

PLLATINUMSIM-SW is a simulation tool that allows users to create detailed designs and simulations of our PLLatinum™ integrated circuits, which include the LMX series of phase-locked loops (PLLs) and synthesizers.

Productos y hardware compatibles

Productos y hardware compatibles

Opciones de descarga
Herramienta de simulación

PSPICE-FOR-TI — PSpice® para herramienta de diseño y simulación de TI

PSpice® para TI es un entorno de diseño y simulación que ayuda a evaluar la funcionalidad de los circuitos analógicos. Esta completa suite de diseño y simulación utiliza un motor de análisis analógico de Cadence®. Disponible sin ningún costo, PSpice para TI incluye una de las bibliotecas de modelos (...)
Diseños de referencia

TIDA-010249 — Diseño de referencia de interfaz de sensor de vibración síncrono de cuatro canales

Este diseño de referencia explica la teoría, el diseño y las pruebas de una interfaz síncrona de alta resolución de banda ancha de cuatro canales. Los principales objetivos son las aplicaciones de detección de vibraciones, pero el diseño también se puede aplicar a cualquier aplicación que requiera (...)
Design guide: PDF
Encapsulado Pines Símbolos CAD, huellas y modelos 3D
TSSOP (PW) 14 Ultra Librarian

Pedidos y calidad

Información incluida:
  • RoHS
  • REACH
  • Marcado del dispositivo
  • Acabado de plomo/material de la bola
  • Clasificación de nivel de sensibilidad a la humedad (MSL)/reflujo máximo
  • Estimaciones de tiempo medio entre fallas (MTBF)/fallas en el tiempo (FIT)
  • Contenido del material
  • Resumen de calificaciones
  • Monitoreo continuo de confiabilidad
Información incluida:
  • Lugar de fabricación
  • Lugar de ensamblaje

Los productos recomendados pueden tener parámetros, módulos de evaluación o diseños de referencia relacionados con este producto de TI.

Soporte y capacitación

Foros de TI E2E™ con asistencia técnica de los ingenieros de TI

El contenido lo proporcionan “tal como está” TI y los colaboradores de la comunidad y no constituye especificaciones de TI. Consulte los términos de uso.

Si tiene alguna pregunta sobre calidad, encapsulados o pedido de productos de TI, consulte el servicio de asistencia de TI. ​​​​​​​​​​​​​​

Videos