データシート
TPS53625
- VR12.0 シリアル VID (SVID) 準拠
- 1 または 2 フェーズの動作
- ゼロ負荷と非ゼロ負荷の両方のライン・アプリケーションをサポートします
- 8 ビット DAC の出力範囲:0.25V~1.52V
- 軽負荷と重負荷の両方で効率を最適化
- 8 つの独立したレベルのオーバーシュート低減 (OSR) およびアンダーシュート低減 (USR)
- ドライバ不要の構成により効率的な高周波数のスイッチングを実現
- ディスクリート、パワー・ブロック、出力段、DrMOS MOSFETの実装をサポート
- 正確で調整可能な電圧ポジショニング
- 300kHz~1MHz の周波数を選択可能
- 特許申請中の自動バランス位相バランス
- 8 レベルの電流制限を選択可能
- 4.5V~28V の変換電圧範囲
- 小型の 4mm × 4mm、32 ピン VQFN PowerPAD™ ICパッケージ
注:
詳細なデータシートや、他の設計サポート・ツールについては、IMVP@list.ti.com にお問い合わせください。
設計および開発
その他のアイテムや必要なリソースを参照するには、以下のタイトルをクリックして詳細ページをご覧ください。
リファレンス・デザイン
TIDA-00507 — 高電力密度、9~15V 入力、Intel Atom C2000 SoC VCCP & VNN レール、Microserver 用、リファレンス・デザイン
The TI TPS53625 VR12 reference design (TIDA-00507), supporting Intel® Atom™ C2000, uses TI's driverless PWM architecture with TI power stages for high power density, high efficiency, and low component count while meeting Intel voltage tolerance requirements with low ripple and high (...)
パッケージ | ピン数 | CAD シンボル、フットプリント、および 3D モデル |
---|---|---|
VQFN (RSM) | 32 | Ultra Librarian |
購入と品質
記載されている情報:
- RoHS
- REACH
- デバイスのマーキング
- リード端子の仕上げ / ボールの原材料
- MSL 定格 / ピーク リフロー
- MTBF/FIT 推定値
- 使用原材料
- 認定試験結果
- 継続的な信頼性モニタ試験結果
記載されている情報:
- ファブの拠点
- 組み立てを実施した拠点