產品詳細資料

Function Clock buffer, Level translator, Single-ended Additive RMS jitter (typ) (fs) 19.2 Output frequency (max) (MHz) 250 Number of outputs 4 Output supply voltage (V) 1.8, 2.5, 3.3 Core supply voltage (V) 1.8, 2.5, 3.3 Output skew (ps) 25 Features 1:4 fanout, Synchronous output enable Operating temperature range (°C) -40 to 125 Rating Catalog Output type LVCMOS Input type LVCMOS
Function Clock buffer, Level translator, Single-ended Additive RMS jitter (typ) (fs) 19.2 Output frequency (max) (MHz) 250 Number of outputs 4 Output supply voltage (V) 1.8, 2.5, 3.3 Core supply voltage (V) 1.8, 2.5, 3.3 Output skew (ps) 25 Features 1:4 fanout, Synchronous output enable Operating temperature range (°C) -40 to 125 Rating Catalog Output type LVCMOS Input type LVCMOS
TSSOP (PW) 8 19.2 mm² 3 x 6.4 WSON (DQF) 8 4 mm² 2 x 2
  • High-performance 1:2, 1:3 or 1:4 LVCMOS clock buffer
  • Very low output skew < 50 ps
  • Extremely low additive jitter < 50 fs maximum
    • 7.5 fs typical at VDD = 3.3 V
    • 10 fs typical at VDD = 2.5 V
    • 19.2 fs typical at VDD = 1.8 V
  • Very low propagation delay < 3 ns
  • Synchronous output enable
  • Supply voltage: 3.3 V, 2.5 V, or 1.8 V
    • 3.3-V tolerant input at all supply voltages
    • Fail-safe inputs
  • fmax = 250 MHz for 3.3 V fmax = 200 MHz for 2.5 V and 1.8 V
  • Operating temperature range: –40°C to 125°C
  • Available in 8-pin TSSOP package
  • Available in 8-pin WSON package
  • High-performance 1:2, 1:3 or 1:4 LVCMOS clock buffer
  • Very low output skew < 50 ps
  • Extremely low additive jitter < 50 fs maximum
    • 7.5 fs typical at VDD = 3.3 V
    • 10 fs typical at VDD = 2.5 V
    • 19.2 fs typical at VDD = 1.8 V
  • Very low propagation delay < 3 ns
  • Synchronous output enable
  • Supply voltage: 3.3 V, 2.5 V, or 1.8 V
    • 3.3-V tolerant input at all supply voltages
    • Fail-safe inputs
  • fmax = 250 MHz for 3.3 V fmax = 200 MHz for 2.5 V and 1.8 V
  • Operating temperature range: –40°C to 125°C
  • Available in 8-pin TSSOP package
  • Available in 8-pin WSON package

The LMK1C110x is a modular, high-performance, low-skew, general-purpose clock buffer family from Texas Instruments. The entire family is designed with a modular approach in mind. Three different fan-out variations, 1:2, 1:3, 1:4, are available.

All of the devices within this family are pin-compatible to each other and backwards compatible to the CDCLVC110x family for easy handling.

All family members share the same high performing characteristics such as low additive jitter, low skew, and wide operating temperature range.

The LMK1C110x supports a synchronous output enable control (1G) which switches the outputs into a low state when 1G is low. These devices have a fail-safe input that prevents oscillation at the outputs in the absence of an input signal and allows for input signals before VDD is supplied.

The LMK1C110x family operates in a 1.8-V, 2.5-V and 3.3-V environment and are characterized for operation from –40°C to 125°C.

The LMK1C110x is a modular, high-performance, low-skew, general-purpose clock buffer family from Texas Instruments. The entire family is designed with a modular approach in mind. Three different fan-out variations, 1:2, 1:3, 1:4, are available.

All of the devices within this family are pin-compatible to each other and backwards compatible to the CDCLVC110x family for easy handling.

All family members share the same high performing characteristics such as low additive jitter, low skew, and wide operating temperature range.

The LMK1C110x supports a synchronous output enable control (1G) which switches the outputs into a low state when 1G is low. These devices have a fail-safe input that prevents oscillation at the outputs in the absence of an input signal and allows for input signals before VDD is supplied.

The LMK1C110x family operates in a 1.8-V, 2.5-V and 3.3-V environment and are characterized for operation from –40°C to 125°C.

下載 觀看有字幕稿的影片 影片

您可能會感興趣的類似產品

open-in-new 比較替代產品
功能相同,但引腳輸出與所比較的裝置不同
LMK1C1106 現行 6 通道輸出 LVCMOS 1.8-V 緩衝器 6 outputs vs. 4 outputs
LMK1C1108 現行 8 通道輸出 LVCMOS 1.8-V 緩衝器 8 outputs vs. 4 outputs

技術文件

star =TI 所選的此產品重要文件
找不到結果。請清除您的搜尋條件,然後再試一次。
檢視所有 7
類型 標題 日期
* Data sheet LMK1C110x 1.8-V, 2.5-V, and 3.3-V LVCMOS Clock Buffer Family datasheet (Rev. D) PDF | HTML 2022年 2月 18日
Application note Sine to Square Wave Conversion Using Clock Buffers PDF | HTML 2024年 9月 3日
Application note EMC/EMI Compliant Design for Single Pair Ethernet PDF | HTML 2023年 7月 22日
EVM User's guide LMK1C1104DQF Low-Additive, Phase-Noise LVCMOS Clock Buffer Evaluation Board PDF | HTML 2021年 6月 16日
User guide LMK1C1104 Low-Additive, Phase-Noise LVCMOS Clock Buffer Evaluation Board (Rev. A) PDF | HTML 2020年 12月 10日
Application note Clocking for Medical Ultrasound Systems (Rev. A) PDF | HTML 2020年 9月 30日
Application note LMK1C110x Key Performance in System Level (Rev. A) 2020年 3月 10日

設計與開發

如需其他條款或必要資源,請按一下下方的任何標題以檢視詳細頁面 (如有)。

開發板

LMK1C1104EVM — LMK1C1104 低抖動 1:4 LVCMOS 扇出緩衝器評估模組

LMK1C1104 is a high-performance, low additive jitter LVCMOS clock buffer with one LVCMOS input, four LVCMOS outputs, and a global output enable pin. This evaluation module (EVM) is designed to demonstrate the electrical performance of the LMK1C1104, however, this EVM can also be used to evaluate (...)
使用指南: PDF | HTML
TI.com 無法提供
開發板

LMK1C1108EVM — LMK1C1108 低抖動 1:8 LVCMOS 扇出緩衝器評估模組

LMK1C1108 is a high-performance, low additive jitter LVCMOS clock buffer with one LVCMOS input, eight LVCMOS outputs, and a global output enable pin. This evaluation module (EVM) is designed to demonstrate the electrical performance of the LMK1C1108. This EVM can also be used to evaluate other (...)
使用指南: PDF | HTML
TI.com 無法提供
模擬型號

LMK1C1104 IBIS Model

SNAM234.ZIP (45 KB) - IBIS Model
CAD/CAE 符號

LMK1C1104EVM Altium Database

SNAR039.ZIP (498 KB)
設計工具

CLOCK-TREE-ARCHITECT — 時鐘樹架構程式設計軟體

Clock tree architect is a clock tree synthesis tool that streamlines your design process by generating clock tree solutions based on your system requirements. The tool pulls data from an extensive database of clocking products to generate a system-level multi-chip clocking solution.
設計工具

PLLATINUMSIM-SW PLLatinum Sim Tool

PLLATINUMSIM-SW is a simulation tool that allows users to create detailed designs and simulations of our PLLatinum™ integrated circuits, which include the LMX series of phase-locked loops (PLLs) and synthesizers.

支援產品和硬體

支援產品和硬體

產品
時鐘緩衝器
CDCDB2000 適用於 PCIe® Gen 1 至 Gen 5 且符合 DB2000QL 的 20 輸出時脈緩衝器 CDCDB400 適用於 PCIe® Gen 1 至 Gen 6 的 4 輸出時脈緩衝器 CDCDB800 適用於 PCIe® Gen 1 至 Gen 6 的 8 輸出時脈緩衝器 CDCDB803 具有可選 SMBus 位址且適用 PCIe® Gen 1 至 Gen 6 的 8 輸出時脈緩衝器 CDCLVC1102 低抖動 1:2 LVCMOS 扇出時脈緩衝器 CDCLVC1103 低抖動 1:3 LVCMOS 扇出時脈緩衝器 CDCLVC1104 低抖動 1:4 LVCMOS 扇出時脈緩衝器 CDCLVC1106 低抖動 1:6 LVCMOS 扇出時脈緩衝器 CDCLVC1108 低抖動 1:8 LVCMOS 扇出時脈緩衝器 CDCLVC1110 低抖動 1:10 LVCMOS 扇出時脈緩衝器 CDCLVC1112 低抖動 1:12 LVCMOS 扇出時脈緩衝器 CDCLVC1310 通用輸入、10 輸出低阻抗 LVCMOS 緩衝器 CDCLVD110 具時脈分佈最小偏斜的 1 至 10 LVDS 時鐘緩衝器,最高可達 900-MHz CDCLVD110A 具時脈分佈最小偏斜的 1 至 10 LVDS 時鐘緩衝器,最高可達 1100-MHz CDCLVD1204 低抖動 2 輸入可選 1:4 通用 LVDS 緩衝器 CDCLVD1208 低抖動 2 輸入可選 1:8 通用 LVDS 緩衝器 CDCLVD1212 低抖動 2 輸入可選 1:12 通用 LVDS 緩衝器 CDCLVD1213 具可選輸出分頻器的低抖動 1:4 通用 LVDS 緩衝器 CDCLVD1216 低抖動 2 輸入可選 1:16 通用 LVDS 緩衝器 CDCLVD2102 低抖動雙路 1:2 通用 LVDS 緩衝器 CDCLVD2104 低抖動雙路 1:4 通用 LVDS 緩衝器 CDCLVD2106 低抖動雙路 1:6 通用 LVDS 緩衝器 CDCLVD2108 低抖動雙路 1:8 通用 LVDS 緩衝器 CDCLVP110 1:10 LVPECL/HSTL 到 LVPECL 時鐘驅動器 CDCLVP1102 低抖動 1:2 通用至 LVPECL 緩衝器 CDCLVP111 具可選輸入的 1:10 LVPECL 緩衝器 CDCLVP111-EP 具可選輸入的 HiRel 1:10 LVPECL 緩衝器 CDCLVP111-SP 具可選輸入時脈驅動器的 1:10 高速時脈緩衝器 CDCLVP1204 低抖動,雙輸入,可選 1:4 通用至 LVPECL 緩衝器 CDCLVP1208 低抖動 2 輸入可選 1:8 通用至 LVPECL 緩衝器 CDCLVP1212 低抖動 2 輸入可選 1:12 通用至 LVPECL 緩衝器 CDCLVP1216 低抖動 2 輸入可選 1:16 通用至 LVPECL 緩衝器 CDCLVP2102 低抖動雙 1:2 通用至 LVPECL 緩衝器 CDCLVP2104 低抖動雙 1:4 通用至 LVPECL 緩衝器 CDCLVP2106 低抖動雙 1:6 通用至 LVPECL 緩衝器 CDCLVP2108 低抖動雙 1:8 通用至 LVPECL 緩衝器 CDCLVP215 雙 1:5 高速 LVPECL 扇出緩衝器 LMK00301 3-GHz 10 輸出差動扇出緩衝器/位準轉換器 LMK00304 具 4 個可配置輸出的 3.1-GHz 差動時脈緩衝器/位準轉換器 LMK00306 具 6 個可配置輸出的 3.1-GHz 差分時脈緩衝器/位準轉換器 LMK00308 具 8 個可配置輸出的 3.1-GHz 差動時脈緩衝器/位準轉換器 LMK00334 4 輸出 PCIe® Gen1/Gen2/Gen3/Gen4/Gen5 時脈緩衝器和電平轉換器 LMK00334-Q1 車用 4 輸出 PCIe® Gen1/Gen2/Gen3/Gen4/Gen5 時脈緩衝器和電平轉換器 LMK00338 8 輸出 PCIe® Gen1/Gen2/Gen3/Gen4/Gen5 時脈緩衝器和電平轉換器 LMK1C1102 2 通道輸出 LVCMOS 1.8-V 緩衝器 LMK1C1103 3 通道輸出 LVCMOS 1.8-V 緩衝器 LMK1C1104 4 通道輸出 LVCMOS 1.8V 緩衝器 LMK1C1106 6 通道輸出 LVCMOS 1.8-V 緩衝器 LMK1C1108 8 通道輸出 LVCMOS 1.8-V 緩衝器 LMK1D1204 4 通道輸出 LVDS 1.8-V 緩衝器 LMK1D1204P 具有針腳控制功能的 4 通道輸出 LVDS 1.8-V、2.5-V 和 3.3-V 緩衝器 LMK1D1208 8 通道輸出 LVDS 1.8-V、2.5-V 和 3.3-V 緩衝器 LMK1D1208I 具有 I²C 的 8 通道輸出、1.8-V、2.5-V 和 3.3-V LVDS 緩衝器 LMK1D1208P 具有針腳控制功能的 8 通道輸出 1.8-V、2.5-V 和 3.3-V LVDS 緩衝器 LMK1D1212 12 通道輸出 1.8-V、2.5-V 和 3.3-V LVDS 緩衝器 LMK1D1216 16 通道輸出 1.8-V、2.5-V 和 3.3-V LVDS 緩衝器 LMK1D2102 雙組 2 通道輸出 LVDS 1.8-V、2.5-V 和 3.3-V 緩衝器 LMK1D2102L 低附加抖動 LVDS 緩衝器 LMK1D2104 雙區 4 通道輸出 1.8V、2.5V 和 3.3V LVDS 緩衝器 LMK1D2106 雙組 6 通道輸出 1.8-V、2.5-V 和 3.3-V LVDS 緩衝器 LMK1D2106L 具有 0.7V 輸出共模選項的雙區 2 通道輸出 LVDS 1.8V、2.5V 和 3.3V 緩衝器。 LMK1D2108 雙組 8 通道輸出 1.8-V、2.5-V 和 3.3-V LVDS 緩衝器
時鐘產生器
LMK03318 具單 PLL 的超低抖動時脈產生器系列 LMK03328 具有兩個獨立 PLL 的超低抖動時鐘產生器系列 LMK3C0105 具有突破性體聲波 (BAW) 的 5 輸出無參考時鐘產生器 LMK3H0102 突破性體聲波 (BAW) 型 PCIe Gen 1 至 Gen 6 相容無參考時脈產生器
時鐘抖動清除器
LMK04803 具雙串接 PLL 和整合式 1.9 GHz VCO 的低雜訊時脈抖動清除器 LMK04805 具雙串接 PLL 和整合式 2.2 GHz VCO 的低雜訊時脈抖動清除器 LMK04806 具雙串接 PLL 和整合式 2.5 GHz VCO 的低雜訊時脈抖動清除器 LMK04808 具雙迴路 PLL 和整合式 2.9 GHz VCO 的低雜訊時脈抖動清除器 LMK04816 具雙迴路 PLL 的三輸入低雜訊時脈抖動清除器 LMK04821 具 JESD204B 支援的超低抖動合成器與抖動清除器 LMK04826 具整合式 1840 至1970-MHz VCO0 的超低雜訊 JESD204B 相容時脈抖動消除器 LMK04828 具整合式 2370 至 2630 MHz VCO0 的超低雜訊 JESD204B 相容時脈抖動消除器。 LMK04828-EP 溫度範圍為 -55°C 至 105°C 且符合 JESD204B 規範的超低雜訊時鐘抖動清除器 LMK04832 具有雙迴路的 3.2-GHz、15 輸出、JESD204B 時脈抖動清除器 LMK04832-SEP 耐輻射、30-krad、超低雜訊、3.2-GHz 15 輸出 JESD204C 時脈抖動清除器 LMK04832-SP 抗輻射保證 (RHA)、超低雜訊、3.2-GHz、15 輸出時脈抖動清除器
Oscillators
LMK60A0-148351 148.352 MHz、LVDS、高效能低抖動差動振盪器 LMK60A0-148M 148.5 MHz、LVDS、高效能低抖動差動振盪器 LMK60E0-156257 156.257-MHz、LVPECL、±25 ppm、高效能、低抖動振盪器 LMK60E0-156M 156.5-MHz、LVPECL、±25 ppm、高效能、低抖動振盪器 LMK60E0-212M 212.5-MHz、LVPECL、±25 ppm、高效能、低抖動振盪器 LMK60E2-100M 100.0-MHz、LVPECL、±50 ppm、高效能、低抖動振盪器 LMK60E2-125M 125-MHz、LVPECL、±50 ppm、高效能、低抖動振盪器 LMK60E2-150M 150-MHz、LVPECL、±50 ppm、低抖動、標準振盪器 LMK60E2-156M 156.25-MHz、LVPECL、±50 ppm、高效能、低抖動振盪器 LMK60I2-100M 100-MHz、HCSL、±50 ppm、高效能、低抖動振盪器 LMK60I2-322M 322.27-MHz、HCSL、±50 ppm、高效能、低抖動振盪器 LMK61A2-100M 100-MHz、± 50 ppm、LVDS 超低抖動標準差動振盪器 LMK61A2-125M 125-MHz、± 50 ppm、LVDS 超低抖動標準差動振盪器 LMK61A2-156M 156.25-MHz、± 50 ppm、LVDS 超低抖動標準差動振盪器 LMK61A2-312M 312.5-MHz、± 50 ppm、LVDS 超低抖動標準差動振盪器 LMK61A2-644M 具有內部 EEPROM 的 LVDS 超低抖動可編程振盪器 LMK61E0-050M 50 MHz、LVPECL、± 25 ppm、超低抖動、標準差動振盪器 LMK61E0-155M 155.52 MHz、LVPECL、± 25 ppm、超低抖動標準差動振盪器 LMK61E0-156M 156.25 MHz、± 25 ppm、LVPECL 超低抖動標準差動振盪器 LMK61E07 具有內部 EEPROM 的多訊號格式、超低抖動可編程振盪器 LMK61E08 具有內部 EEPROM 的超低抖動可編程振盪器 LMK61E0M 具有內部 EEPROM 的 LVCMOS 超低抖動可編程振盪器 LMK61E2 156.250-MHz、±50 ppm、超低抖動、整合式 EEPROM、可完全編程的振盪器 LMK61E2-100M 100-MHz、± 50 ppm、LVPECL 超低抖動標準差動振盪器 LMK61E2-125M 125 MHz、± 50 ppm、LVPECL 超低抖動標準差動振盪器 LMK61E2-156M 156.25 MHz、± 50 ppm、LVPECL 超低抖動標準差動振盪器 LMK61E2-312M 312.5-MHz、± 50 ppm、LVPECL 超低抖動標準差動振盪器 LMK61I2-100M 100-MHz、± 50 ppm、HCSL 超低抖動標準差動振盪器 LMK61PD0A2 ±50 ppm、超低抖動、引腳可選差動振盪器 LMK62A2-100M 100-MHz、LVDS ±50 ppm、高效能、低抖動、標準振盪器 LMK62A2-150M 150-MHz、LVDS ±50 ppm、高效能、低抖動、標準振盪器 LMK62A2-156M 156.25-MHz、LVDS ±50 ppm、高效能、低抖動振盪器 LMK62A2-200M 200-MHz、LVDS ±50 ppm、高效能、低抖動、標準振盪器 LMK62A2-266M 266.66-MHz、LVDS ±50 ppm、高效能、低抖動、標準振盪器 LMK62E0-156M 156.25-MHz、LVPECL、±25 ppm、高效能、低抖動振盪器 LMK62E2-100M 100-MHz、LVPECL、±50 ppm、高效能、低抖動振盪器 LMK62E2-156M 156.25-MHz、LVPECL、±50 ppm、高效能、低抖動、標準振盪器 LMK62I0-100M 100-MHz、HCSL、±25 ppm、高效能、低抖動振盪器 LMK62I0-156M 156.25-MHz、HCSL、±25 ppm、高效能、低抖動振盪器 LMK6C 低抖動、高效能、突破性體聲波 (BAW) 固定頻率 LVCMOS 振盪器 LMK6D 低抖動,高性能,突破性體聲波 (BAW) 固定頻率 LVDS 振盪器 LMK6H 低抖動、高效能、突破性體聲波 (BAW) 固定頻率 HCSL 振盪器 LMK6P 低抖動、高性能、突破性體聲波 (BAW) 固定頻率 LVPECL 振盪器
硬體開發
開發板
LMK04832EVM LMK04832 JESD204B 時鐘抖動清除器/時脈產生器/分配評估模組 LMX2571EPEVM 適用於 1.34-GHz、低功耗、極端溫度射頻合成器的 LMX2571-EP 評估模組 LMX2594PSEVM 適用於 15-GHz 射頻合成器及多裝置相位同步的 LMX2594 評估模組 XMICR-3P-LMX2492 LMX2492 X-MWblock 評估模組 XMICR-3P-LMX2572 LMX2572 X-MWblock 評估模組 XMICR-3P-LMX2592 LMX2592 X-MWblock 評估模組 XMICR-3P-LMX2594 LMX2594 X-MWblock 評估模組 XMICR-3P-LMX2595 LMX2595 X-MWblock 評估模組
軟體
支援軟體
LMX9830-SW LMX9830 應用說明、軟體及工具 LMX9838-SW LMX9838 應用說明、軟體及工具
模擬工具

PSPICE-FOR-TI — PSpice® for TI 設計與模擬工具

PSpice® for TI is a design and simulation environment that helps evaluate functionality of analog circuits. This full-featured, design and simulation suite uses an analog analysis engine from Cadence®. Available at no cost, PSpice for TI includes one of the largest model libraries in the (...)
參考設計

TIDA-010230 — 適用雷達和 EW 應用的多通道射頻收發器、低雜訊時脈參考設計

在現代雷達和電子作戰 (EW) 系統中,有源電子掃描陣列 (AESA) 天線系統通常會搭配高速多通道 RF 收發器使用。這些系統需要能進行精確通道間偏斜調整的超低雜訊時脈,以獲得最佳系統性能,例如訊噪比 (SNR)、無雜散動態範圍 (SFDR)、IMD3 和有效位元數 (ENOB)。此參考設計展示了 LMX2820 和 LMK04832 架構的低雜訊 JESD204B 相容時脈,可為多個 AFE7950 提供最高 X 頻段的操作的並同步成 < 10 ps,此外可於 9-GSPS/3-GSPS DAC/ADC 時脈提高系統性能。
Design guide: PDF
封裝 針腳 CAD 符號、佔位空間與 3D 模型
TSSOP (PW) 8 Ultra Librarian
WSON (DQF) 8 Ultra Librarian

訂購與品質

內含資訊:
  • RoHS
  • REACH
  • 產品標記
  • 鉛塗層/球物料
  • MSL 等級/回焊峰值
  • MTBF/FIT 估算值
  • 材料內容
  • 認證摘要
  • 進行中持續性的可靠性監測
內含資訊:
  • 晶圓廠位置
  • 組裝地點

建議產品可能具有與此 TI 產品相關的參數、評估模組或參考設計。

支援與培訓

內含 TI 工程師技術支援的 TI E2E™ 論壇

內容係由 TI 和社群貢獻者依「現狀」提供,且不構成 TI 規範。檢視使用條款

若有關於品質、封裝或訂購 TI 產品的問題,請參閱 TI 支援。​​​​​​​​​​​​​​

影片