Opciones de descarga
Última versión
Versión: 1.6.7
Fecha de publicación: 02 ago 2024
lock = Requiere aprobación de exportación (1 minuto)
PLL y sintetizadores de RF
Búferes de reloj
Generadores de señal de reloj
Demoduladores IQ
Limpiadores de fluctuación de reloj
Sincronizadores de red de reloj
Desarrollo de hardware
LMK04832EVM — Módulo de evaluación LMK04832 para limpiador de fluctuación de reloj JESD204B de 3.2 GHz, 15 salidas LMX2571EPEVM — Módulo de evaluación LMX2571-EP para sintetizador RF de 1.34 GHz, baja potencia y temperatura extrem LMX2594PSEVM — Módulo de evaluación LMX2594 para sintetizador de RF de 15 GHz con sincronización de fase de varios - Fixed Kvco calculation bug introduced in 1.6.6
- Added warning for loop bandwidth being restricted due to min high order capacitance.
Opciones de descarga
Última versión
Versión: 1.7.7.6
Fecha de publicación: 29 oct 2024
TICS Pro 1.7.7.6 installer binary for Windows operating system
Suma de comprobación
lock = Requiere aprobación de exportación (1 minuto)
Generadores de señal de reloj
PLL y sintetizadores de RF
Búferes de reloj
Osciladores
Limpiadores de fluctuación de reloj
Sincronizadores de red de reloj
Desarrollo de hardware
LMK04208EVM — Limpiador de fluctuación de reloj de dos entradas y 6+1 salidas con PLL en cascada doble y VCO integ LMK04805BEVAL — Limpiador de fluctuación de reloj con PLL en cascada dobles y VCO integrado de 2.2 GHz LMK04806BEVAL — Limpiador de fluctuación de reloj con PLL en cascada dobles y VCO integrado de 2.5 GHz LMK04816BEVAL — Limpiador de fluctuación de reloj de tres entradas y 13 salidas con PLL en cascada dobles y VC integ LMK04832EVM — Módulo de evaluación LMK04832 para limpiador de fluctuación de reloj JESD204B de 3.2 GHz, 15 salidas LMK04832SEPEVM — Módulo de evaluación LMK04832-SEP para un limpiador de fluctuación de reloj de 3.2 GHz, 15 salida LMK04906BEVAL — Limpiador de fluctuación de reloj de tres entradas y 7 salidas con PLL en cascada dobles y VCO integ LMK5B33216EVM — Módulo de evaluación LMK5B33216 para 16 salidas, 3 DPLL y APLL, sincronizador de red con BAW VCO LMX2571EPEVM — Módulo de evaluación LMX2571-EP para sintetizador RF de 1.34 GHz, baja potencia y temperatura extrem LMX2582EVM — Sintetizador de RF LMX2582EVM de banda ancha y alto rendimiento PLLatinum con VCO integrado LMX2592EVM — Sintetizador RF de frecuencia de banda ancha y alto rendimiento LMX2592EVM de circuito integrado PLL LMX2594PSEVM — Módulo de evaluación LMX2594 para sintetizador de RF de 15 GHz con sincronización de fase de varios LMK04832EVM-CVAL — Módulo de evaluación LMK04832-SP para limpiador de fluctuaciones de reloj JESD204B de doble bucle y LMK04368EPEVM — Módulo de evaluación LMK04368-EP para limpiador de fluctuaciones de reloj de doble bucle JESD204B LMK61E0MEVM — Módulo de evaluación LMK61E0M de oscilador programable de fluctuación ultrabaja LMK61E2EVM — Módulo de evaluación LMK61E2EVM de oscilador programable de fluctuación ultrabaja LMX1204EVM — Módulo de evaluación LMX1204 para búfer, multiplicador y divisor de RF compatible con JESD204B/C SYS LMX2594EVM — Módulo de evaluación LMX2594 para sintetizador RF de banda ancha de 15 GHz con sincronización de fas LMX2595EVM — Sintetizador RF de banda ancha de 20 GHz con sincronización de fase y módulo de evaluación JESD204B LMX2694EPEVM — Módulo de evaluación del sintetizador RF de banda ancha de 15 GHz LMX2572EVM — Sintetizador RF de banda ancha de baja potencia de 6,4 GHz con sincronización de fase y compatibilid LMX2572LPEVM — Módulo de evaluación del sintetizador RF de banda ancha y baja potencia de 2 GHz con modulación FSK LMX2820EVM — Módulo de evaluación del sintetizador RF de banda ancha LMX2820 de 22,6 GHz LMK5B33414EVM — Módulo de evaluación LMK5B33414 para 14 salidas, 3 DPLL y APLL, sincronizador de red con BAW VCO LMK5C33216EVM — Módulo de evaluación LMK5C3316 de sincronizador de reloj DPLL con 2 entradas y 16 salidas LMK05028EVM — Módulo de evaluación LMK05028 de generador y sincronizador de reloj de red LMK05318BEVM — Módulo de evaluación de reloj sincronizador de red CDCI6214EVM — Módulo de evaluación CDCI6214 del generador de reloj de potencia ultrabaja CDCE6214-Q1EVM — Módulo de evaluación de generador de reloj de 4 salidas diferenciales y 1 salida LVCMOS TICS Pro 1.7.7.6 Release Notes
TICS Pro 1.7.7.6 Software Manifest
Added Features
LMK5Bxxyyy, LMK5Cxxyyy
- Warnings and errors improved, particularly corrective suggestions
- REFx_FREQ=0 automatically disables DPLL reference input selection for that input
- Input validation enabled and disabled by start page settings, including 1PPS
- APLL reference selection moved to Step 5, just before clock output definition
- Quick-set multiple outputs to the same settings on frequency planner
- BAW VCO allows some ppm deviation
- Force SYSREF option on OUT0/1
- Expose DPLLx_LCK_TIMER field
- Match LMK05318B EEPROM page design
- .EPR export option
- EEPROM SRAM programming generation support
- For complete changelist, see release notes
LMK3H0102
- Configuration search tool
- Wizard: voltage selection option
Bug Fixes
- LMK04832-SP, LMK04832-SEP, LMK04714-Q1, LMK04368-EP - PD_FIN0 corrected to FIN0_PD
- LMK3H0102 - Several wizard bugfixes
Known Issues
- LMK5C33216 - When cascading from VCO3 to DPLL input, the divide value must manually be entered into DPLLx_REF5_RDIV as ( VCO3 output frequency / DPLLx TDC frequency )
- LMK05318 - In some cases, it is necessary to press "Calculate Frequency Plan" twice for correct VCO2 frequency. This issue is resolved in LMK05318B GUI.
- Burst mode page looping requires long delays to halt, and halting may crash the GUI. If possible, do not loop in burst mode.
- User Controls page can sometimes become desynchronized from Raw Registers and other pages. Refer to Raw Registers or other pages for correct values. Saving/Loading and Import/Export of register data is unaffected, and register data will still be written to and read from connected devices correctly.