TL16C752D
- Pin Compatible With TL16C2550 With Enhanced Features Provided Through an Improved FIFO Register
- Supports Wide Supply Voltage Range of 1.62 V to 5.5 V
- 3 Mbps (48-MHz Oscillator Input Clock)
at 5 V - 3 Mbps (48-MHz Oscillator Input Clock)
at 3.3 V - 1.5 Mbps (24-MHz Oscillator Input Clock)
at 2.5 V - 1 Mbps (16-MHz Oscillator Input Clock)
at 1.8 V
- 3 Mbps (48-MHz Oscillator Input Clock)
- Characterized for Operation from –40°C to 85°C
- 64-Byte Transmit/Receive FIFO
- Software-Selectable Baud-Rate Generator
- Programmable and Selectable Transmit and Receive FIFO Trigger Levels for DMA, Interrupt Generation, and Software or Hardware Flow Control
- Software/Hardware Flow Control
- Programmable Xon and Xoff Characters With Optional Xon Any Character
- Programmable Auto-RTS and Auto-CTS-Modem Control Functions (CTS, RTS, DSR, DTR, RI, and CD)
- DMA Signaling Capability for Both Received and Transmitted Data on PN Package
- RS-485 Mode Support
- Infrared Data Association (IrDA) Capability
- Programmable Sleep Mode
- Programmable Serial Interface Characteristics
- 5, 6, 7, or 8-Bit Characters With 1, 1.5, or 2 Stop Bit Generation
- Even, Odd, or No Parity Bit Generation and Detection
- False Start Bit and Line Break Detection
- Internal Test and Loopback Capabilities
- SC16C752B and XR16M752 Pin Compatible With Additional Enhancements
The TL16C752D is a dual universal asynchronous receiver transmitter (UART) with 64-byte FIFOs, automatic hardware and software flow control, and data rates up to 3 Mbps. The device offers enhanced features. It has a transmission character control register (TCR) that stores received FIFO threshold level to start or stop transmission during hardware and software flow control.
With the FIFO RDY register, the software gets the status of TXRDY or RXRDY for all two ports in one access. On-chip status registers provide the user with error indications, operational status, and modem interface control. System interrupts may be tailored to meet user requirements. An internal loop-back capability allows onboard diagnostics. The TL16C752D incorporates the functionality of two UARTs, each UART having its own register set and FIFOs.
The two UARTs share only the data bus interface and clock source, otherwise they operate independently. Another name for the UART function is asynchronous communications element (ACE), and these terms are used interchangeably. The bulk of this document describes the behavior of each ACE, with the understanding that two such devices are incorporated into the TL16C752D device.
お客様が関心を持ちそうな類似品
比較対象デバイスのアップグレード版機能を搭載した、ドロップイン代替製品
技術資料
種類 | タイトル | 最新の英語版をダウンロード | 日付 | |||
---|---|---|---|---|---|---|
* | データシート | TL16C752D Dual UART With 64-Byte FIFO データシート (Rev. C) | PDF | HTML | 2017年 6月 12日 |
設計および開発
その他のアイテムや必要なリソースを参照するには、以下のタイトルをクリックして詳細ページをご覧ください。
PSPICE-FOR-TI — TI Design / シミュレーション・ツール向け PSpice®
設計とシミュレーション向けの環境である PSpice for TI (...)
TINA-TI — SPICE ベースのアナログ・シミュレーション・プログラム
TINA-TI をインストールするには、約 500MB が必要です。インストールは簡単です。必要に応じてアンインストールも可能です。(そのようなことはないと思いますが)
TINA は DesignSoft (...)
パッケージ | ピン数 | CAD シンボル、フットプリント、および 3D モデル |
---|---|---|
TQFP (PFB) | 48 | Ultra Librarian |
購入と品質
- RoHS
- REACH
- デバイスのマーキング
- リード端子の仕上げ / ボールの原材料
- MSL 定格 / ピーク リフロー
- MTBF/FIT 推定値
- 使用原材料
- 認定試験結果
- 継続的な信頼性モニタ試験結果
- ファブの拠点
- 組み立てを実施した拠点
推奨製品には、この TI 製品に関連するパラメータ、評価基板、またはリファレンス デザインが存在する可能性があります。