제품 상세 정보

DSP type 1 C64x DSP (max) (MHz) 850, 1000, 1200 CPU 32-/64-bit Operating system DSP/BIOS Ethernet MAC 10/100/1000 Rating Catalog Operating temperature range (°C) 0 to 100
DSP type 1 C64x DSP (max) (MHz) 850, 1000, 1200 CPU 32-/64-bit Operating system DSP/BIOS Ethernet MAC 10/100/1000 Rating Catalog Operating temperature range (°C) 0 to 100
FCBGA (CMH) 688 529 mm² 23 x 23
  • High-Performance Fixed-Point DSP (C6457)
    • 1.18-ns, 1-ns, and 0.83-ns Instruction Cycle Time/li>
    • 850-MHz, 1-GHz, and 1.2-GHz Clock Rate
    • Eight 32-Bit Instructions/Cycle
    • 8000 and 9600 MIPS/MMACS (16-Bits)
    • Case Temperature
      • Commercial:
        • 0°C to 100°C (850 MHz)
        • 0°C to 100°C (1 GHz)
        • 0°C to 95°C (1.2 GHz)
      • Extended:
        • -40°C to 100°C (1 GHz)
        • -40°C to 95°C (1.2 GHz)
  • TMS320C64x+™ DSP Core
    • Dedicated SPLOOP Instruction
    • Compact Instructions (16-Bit)
    • Instruction Set Enhancements
    • Exception Handling
  • TMS320C64x+ Megamodule L1/L2 Memory Architecture:
    • 256K-Bit (32K-Byte) L1P Program Cache [Direct Mapped]
    • 256K-Bit (32K-Byte) L1D Data Cache [2-Way Set-Associative]
    • 16M-Bit (2048K-Byte) L2 Unified Mapped Ram/Cache [Flexible Allocation]
      • Configurable up to 1MB of L2 Cache
    • 512K-Bit (64K-Byte) L3 ROM
    • Time Stamp Counter
  • Enhanced VCP2
    • Supports Over 694 7.95-Kbps AMR
    • Programmable Code Parameters
  • Two Enhanced Turbo Decoder Coprocessors (TCP2_A and TCP2_B)
    • Each TCP2 Supports up to Eight 2-Mbps 3GPP (6 Iterations)
    • Programmable Turbo Code and Decoding Parameters
  • Endianess: Little Endian, Big Endian
  • 64-Bit External Memory Interface (EMIFA)
    • Glueless Interface to Asynchronous Memories (SRAM, Flash, and EEPROM) and Synchronous Memories (SBSRAM, ZBT SRAM)
    • Supports Interface to Standard Sync Devices and Custom Logic (FPGA, CPLD, ASICs, etc.)
    • 32M-Byte Total Addressable External Memory Space
  • 32-Bit DDR2 Memory Controller (DDR2-667 SDRAM)
  • Four 1× Serial RapidIO® Links (or One 4×), v1.3 Compliant
    • 1.25-, 2.5-, 3.125-Gbps Link Rates
    • Message Passing, DirectIO Support, Error Mgmt Extensions, Congestion Control
    • IEEE 1149.6 Compliant I/Os
  • EDMA3 Controller (64 Independent Channels)
  • 32-/16-Bit Host-Port Interface (HPI)
  • Two 1.8-V McBSPs
  • 10/100/1000 Mb/s Ethernet MAC (EMAC)
    • IEEE 802.3 Compliant
    • Supports SGMII, v1.8 Compliant
    • 8 Independent Transmit (TX) and 8 Independent Receive (RX) Channels
  • Two 64-Bit General-Purpose Timers
    • Configurable as Four 32-Bit Timers
    • Configurable in a Watchdog Timer Mode
  • UTOPIA
    • UTOPIA Level 2 Slave ATM Controller
    • 8-Bit Transmit and Receive Operations up to 50 MHz per Direction
    • User-Defined Cell Format up to 64 Bytes
  • One 1.8-V Inter-Integrated Circuit (I2C) Bus
  • 16 General-Purpose I/O (GPIO) Pins
  • System PLL and PLL Controller
  • DDR PLL, Dedicated to DDR2 Memory Controller
  • Advanced Event Triggering (AET) Compatible
  • Trace-Enabled Device
  • Supports IP Security
  • IEEE-1149.1 and IEEE-1149.6 (JTAG™) Boundary-Scan-Compatible
  • 688-Pin Ball Grid Array (BGA) Package (CMH or GMH Suffix), 0.8-mm Ball Pitch
  • 0.065-µm/7-Level Cu Metal Process (CMOS)
  • 3.3-V, 1.8-V, 1.1-V I/Os, 1.1-V and 1.2-V Internal

All trademarks are the property of their respective owners.

  • High-Performance Fixed-Point DSP (C6457)
    • 1.18-ns, 1-ns, and 0.83-ns Instruction Cycle Time/li>
    • 850-MHz, 1-GHz, and 1.2-GHz Clock Rate
    • Eight 32-Bit Instructions/Cycle
    • 8000 and 9600 MIPS/MMACS (16-Bits)
    • Case Temperature
      • Commercial:
        • 0°C to 100°C (850 MHz)
        • 0°C to 100°C (1 GHz)
        • 0°C to 95°C (1.2 GHz)
      • Extended:
        • -40°C to 100°C (1 GHz)
        • -40°C to 95°C (1.2 GHz)
  • TMS320C64x+™ DSP Core
    • Dedicated SPLOOP Instruction
    • Compact Instructions (16-Bit)
    • Instruction Set Enhancements
    • Exception Handling
  • TMS320C64x+ Megamodule L1/L2 Memory Architecture:
    • 256K-Bit (32K-Byte) L1P Program Cache [Direct Mapped]
    • 256K-Bit (32K-Byte) L1D Data Cache [2-Way Set-Associative]
    • 16M-Bit (2048K-Byte) L2 Unified Mapped Ram/Cache [Flexible Allocation]
      • Configurable up to 1MB of L2 Cache
    • 512K-Bit (64K-Byte) L3 ROM
    • Time Stamp Counter
  • Enhanced VCP2
    • Supports Over 694 7.95-Kbps AMR
    • Programmable Code Parameters
  • Two Enhanced Turbo Decoder Coprocessors (TCP2_A and TCP2_B)
    • Each TCP2 Supports up to Eight 2-Mbps 3GPP (6 Iterations)
    • Programmable Turbo Code and Decoding Parameters
  • Endianess: Little Endian, Big Endian
  • 64-Bit External Memory Interface (EMIFA)
    • Glueless Interface to Asynchronous Memories (SRAM, Flash, and EEPROM) and Synchronous Memories (SBSRAM, ZBT SRAM)
    • Supports Interface to Standard Sync Devices and Custom Logic (FPGA, CPLD, ASICs, etc.)
    • 32M-Byte Total Addressable External Memory Space
  • 32-Bit DDR2 Memory Controller (DDR2-667 SDRAM)
  • Four 1× Serial RapidIO® Links (or One 4×), v1.3 Compliant
    • 1.25-, 2.5-, 3.125-Gbps Link Rates
    • Message Passing, DirectIO Support, Error Mgmt Extensions, Congestion Control
    • IEEE 1149.6 Compliant I/Os
  • EDMA3 Controller (64 Independent Channels)
  • 32-/16-Bit Host-Port Interface (HPI)
  • Two 1.8-V McBSPs
  • 10/100/1000 Mb/s Ethernet MAC (EMAC)
    • IEEE 802.3 Compliant
    • Supports SGMII, v1.8 Compliant
    • 8 Independent Transmit (TX) and 8 Independent Receive (RX) Channels
  • Two 64-Bit General-Purpose Timers
    • Configurable as Four 32-Bit Timers
    • Configurable in a Watchdog Timer Mode
  • UTOPIA
    • UTOPIA Level 2 Slave ATM Controller
    • 8-Bit Transmit and Receive Operations up to 50 MHz per Direction
    • User-Defined Cell Format up to 64 Bytes
  • One 1.8-V Inter-Integrated Circuit (I2C) Bus
  • 16 General-Purpose I/O (GPIO) Pins
  • System PLL and PLL Controller
  • DDR PLL, Dedicated to DDR2 Memory Controller
  • Advanced Event Triggering (AET) Compatible
  • Trace-Enabled Device
  • Supports IP Security
  • IEEE-1149.1 and IEEE-1149.6 (JTAG™) Boundary-Scan-Compatible
  • 688-Pin Ball Grid Array (BGA) Package (CMH or GMH Suffix), 0.8-mm Ball Pitch
  • 0.065-µm/7-Level Cu Metal Process (CMOS)
  • 3.3-V, 1.8-V, 1.1-V I/Os, 1.1-V and 1.2-V Internal

All trademarks are the property of their respective owners.

The TMS320C64x+™ DSPs (including the TMS320C6457 device) are the highest-performance fixed-point DSP generation in the TMS320C6000™ DSP platform. The C6457 device is based on the third-generation high-performance, advanced VelociTI™ very-long-instruction-word (VLIW) architecture developed by Texas Instruments (TI), making these DSPs an excellent choice for applications including video and telecom infrastructure, imaging/medical, and wireless infrastructure (WI). The C64x+ devices are upward code-compatible from previous devices that are part of the C6000™ DSP platform.

Based on 65-nm process technology and with performance of up to 9600 million instructions per second (MIPS) [or 9600 16-bit MMACs per cycle] at a 1.2-GHz clock rate, the C6457 device offers cost-effective solutions to high-performance DSP programming challenges. The C6457 DSP possesses the operational flexibility of high-speed controllers and the numerical capability of array processors.

The C64x+ DSP core employs eight functional units, two register files, and two data paths. Like the earlier C6000 devices, two of these eight functional units are multipliers or .M units. Each C64x+ .M unit doubles the multiply throughput versus the C64x core by performing four 16-bit × 16-bit multiply-accumulates (MACs) every clock cycle. Thus, eight 16-bit × 16-bit MACs can be executed every cycle on the C64x+ core. At a 1.2-GHz clock rate, this means 9600 16-bit MMACs can occur every second. Moreover, each multiplier on the C64x+ core can compute one 32-bit × 32-bit MAC or four 8-bit × 8-bit MACs every clock cycle.

The C6457 device includes Serial RapidIO®. This high-bandwidth peripheral dramatically improves system performance and reduces system cost for applications that include multiple DSPs on a board, such as video and telecom infrastructures and medical/imaging.

The C6457 DSP integrates a large amount of on-chip memory organized as a two-level memory system. The level-1 (L1) program and data memories on the C6457 device are 32KB each. This memory can be configured as mapped RAM, cache, or some combination of the two. When configured as cache, L1 program (L1P) is a direct mapped cache whereas L1 data (L1D) is a two-way set associative cache. The level 2 (L2) memory is shared between program and data space and is 2048KB in size. L2 memory can also be configured as mapped RAM, cache, or some combination of the two. L2 is configurable up to 1MB of cache. The C64x+ Megamodule also has a 32-bit peripheral configuration (CFG) port, an internal DMA (IDMA) controller, a system component with reset/boot control, interrupt/exception control, a power-down control, and a free-running 32-bit timer for time stamp.

The peripheral set includes: an inter-integrated circuit bus module (I2C); two multichannel buffered serial ports (McBSPs); an 8-bit Universal Test and Operations PHY Interface for Asynchronous Transfer Mode (ATM) Slave [UTOPIA Slave] port; two 64-bit general-purpose timers (also configurable as four 32-bit timers); a user-configurable 16-bit or 32-bit host-port interface (HPI16/HPI32); a 16-pin general-purpose input/output port (GPIO) with programmable interrupt/event generation modes; an 10/100/1000 Ethernet media access controller (EMAC), which provides an efficient interface between the C6457 DSP core processor and the network; a management data input/output (MDIO) module (also part of the EMAC) that continuously polls all 32 MDIO addresses in order to enumerate all PHY devices in the system; a glueless external memory interface (64-bit EMIFA), which is capable of interfacing to synchronous and asynchronous peripherals; and a 32-bit DDR2 SDRAM interface.

The C6457 device has three high-performance embedded coprocessors [one enhanced Viterbi Decoder Coprocessor (VCP2) and two enhanced Turbo Decoder Coprocessors (TCP2_A and TCP2_B)] that significantly speed up channel-decoding operations on-chip. The VCP2 operating at CPU clock ÷ 3 can decode more than 694 7.95-Kbps adaptive multi-rate (AMR) [K = 9, R = 1/3] voice channels. The VCP2 supports constraint lengths K = 5, 6, 7, 8, and 9, rates R = 3/4, 1/2, 1/3, 1/4, and 1/5, and flexible polynomials, while generating hard decisions or soft decisions. Each TCP2 operating at CPU clock ÷ 3 can decode up to fifty 384-Kbps or eight 2-Mbps turbo encoded channels (assuming 6 iterations). The TCP2 implements the max*log-map algorithm and is designed to support all polynomials and rates required by Third-Generation Partnership Projects (3GPP and 3GPP2), with fully programmable frame length and turbo interleaver. Decoding parameters such as the number of iterations and stopping criteria are also programmable. Communications between the VCP2/TCP2s and the CPU are carried out through the EDMA3 controller.

The C6457 device has a complete set of development tools, which includes: a new C compiler, an assembly optimizer to simplify programming and scheduling, and a Windows® debugger interface for visibility into source code execution.

The TMS320C64x+™ DSPs (including the TMS320C6457 device) are the highest-performance fixed-point DSP generation in the TMS320C6000™ DSP platform. The C6457 device is based on the third-generation high-performance, advanced VelociTI™ very-long-instruction-word (VLIW) architecture developed by Texas Instruments (TI), making these DSPs an excellent choice for applications including video and telecom infrastructure, imaging/medical, and wireless infrastructure (WI). The C64x+ devices are upward code-compatible from previous devices that are part of the C6000™ DSP platform.

Based on 65-nm process technology and with performance of up to 9600 million instructions per second (MIPS) [or 9600 16-bit MMACs per cycle] at a 1.2-GHz clock rate, the C6457 device offers cost-effective solutions to high-performance DSP programming challenges. The C6457 DSP possesses the operational flexibility of high-speed controllers and the numerical capability of array processors.

The C64x+ DSP core employs eight functional units, two register files, and two data paths. Like the earlier C6000 devices, two of these eight functional units are multipliers or .M units. Each C64x+ .M unit doubles the multiply throughput versus the C64x core by performing four 16-bit × 16-bit multiply-accumulates (MACs) every clock cycle. Thus, eight 16-bit × 16-bit MACs can be executed every cycle on the C64x+ core. At a 1.2-GHz clock rate, this means 9600 16-bit MMACs can occur every second. Moreover, each multiplier on the C64x+ core can compute one 32-bit × 32-bit MAC or four 8-bit × 8-bit MACs every clock cycle.

The C6457 device includes Serial RapidIO®. This high-bandwidth peripheral dramatically improves system performance and reduces system cost for applications that include multiple DSPs on a board, such as video and telecom infrastructures and medical/imaging.

The C6457 DSP integrates a large amount of on-chip memory organized as a two-level memory system. The level-1 (L1) program and data memories on the C6457 device are 32KB each. This memory can be configured as mapped RAM, cache, or some combination of the two. When configured as cache, L1 program (L1P) is a direct mapped cache whereas L1 data (L1D) is a two-way set associative cache. The level 2 (L2) memory is shared between program and data space and is 2048KB in size. L2 memory can also be configured as mapped RAM, cache, or some combination of the two. L2 is configurable up to 1MB of cache. The C64x+ Megamodule also has a 32-bit peripheral configuration (CFG) port, an internal DMA (IDMA) controller, a system component with reset/boot control, interrupt/exception control, a power-down control, and a free-running 32-bit timer for time stamp.

The peripheral set includes: an inter-integrated circuit bus module (I2C); two multichannel buffered serial ports (McBSPs); an 8-bit Universal Test and Operations PHY Interface for Asynchronous Transfer Mode (ATM) Slave [UTOPIA Slave] port; two 64-bit general-purpose timers (also configurable as four 32-bit timers); a user-configurable 16-bit or 32-bit host-port interface (HPI16/HPI32); a 16-pin general-purpose input/output port (GPIO) with programmable interrupt/event generation modes; an 10/100/1000 Ethernet media access controller (EMAC), which provides an efficient interface between the C6457 DSP core processor and the network; a management data input/output (MDIO) module (also part of the EMAC) that continuously polls all 32 MDIO addresses in order to enumerate all PHY devices in the system; a glueless external memory interface (64-bit EMIFA), which is capable of interfacing to synchronous and asynchronous peripherals; and a 32-bit DDR2 SDRAM interface.

The C6457 device has three high-performance embedded coprocessors [one enhanced Viterbi Decoder Coprocessor (VCP2) and two enhanced Turbo Decoder Coprocessors (TCP2_A and TCP2_B)] that significantly speed up channel-decoding operations on-chip. The VCP2 operating at CPU clock ÷ 3 can decode more than 694 7.95-Kbps adaptive multi-rate (AMR) [K = 9, R = 1/3] voice channels. The VCP2 supports constraint lengths K = 5, 6, 7, 8, and 9, rates R = 3/4, 1/2, 1/3, 1/4, and 1/5, and flexible polynomials, while generating hard decisions or soft decisions. Each TCP2 operating at CPU clock ÷ 3 can decode up to fifty 384-Kbps or eight 2-Mbps turbo encoded channels (assuming 6 iterations). The TCP2 implements the max*log-map algorithm and is designed to support all polynomials and rates required by Third-Generation Partnership Projects (3GPP and 3GPP2), with fully programmable frame length and turbo interleaver. Decoding parameters such as the number of iterations and stopping criteria are also programmable. Communications between the VCP2/TCP2s and the CPU are carried out through the EDMA3 controller.

The C6457 device has a complete set of development tools, which includes: a new C compiler, an assembly optimizer to simplify programming and scheduling, and a Windows® debugger interface for visibility into source code execution.

다운로드 스크립트와 함께 비디오 보기 동영상
TI에서 제공하는 설계 지원 없음

이 제품은 새로운 콘텐츠 또는 소프트웨어 업데이트와 같은 새로운 프로젝트에 대한 TI의 지속적인 설계 지원을 받지 않습니다. 가능한 경우 제품 폴더에서 관련 자료, 소프트웨어 및 툴을 확인할 수 있습니다. TI E2ETM 지원 포럼에서 보관된 정보를 검색할 수도 있습니다.

기술 자료

star =TI에서 선정한 이 제품의 인기 문서
검색된 결과가 없습니다. 검색어를 지우고 다시 시도하십시오.
32개 모두 보기
유형 직함 날짜
* Data sheet TMS320C6457 Communications Infrastructure Digital Signal Processor datasheet (Rev. B) 2010/07/09
* Errata TMS320C6457 DSP Silicon Errata (Silicon Revisions 1.0, 1.1, 1.2, 1.3 and 1.4) (Rev. A) 2010/01/22
Application note How to Migrate CCS 3.x Projects to the Latest CCS (Rev. A) PDF | HTML 2021/05/19
User guide SYS/BIOS (TI-RTOS Kernel) User's Guide (Rev. V) 2020/06/01
Application note Using DSPLIB FFT Implementation for Real Input and Without Data Scaling PDF | HTML 2019/06/11
Application note TMS320TCI6484 and TMS320C6457 SERDES Implementation Guidelines (Rev. B) 2019/04/30
Application note Error Detection and Correction Mechanism of TMS320C64x+/C674x (Rev. A) 2013/07/19
User guide TMS320C6457 DSP EMAC / MDIO User's Guide (Rev. A) 2012/05/02
Application note Introduction to TMS320C6000 DSP Optimization 2011/10/06
User guide TMS320C6457 DSP DDR2 Memory Controller User's Guide (Rev. D) 2011/06/22
User guide Bootloader User's Guide for the TMS320C645x/C647x DSP (Rev. G) 2011/06/03
Application note TMS320C6457 Power Consumption Application Report (Rev. A) 2011/03/25
Application note Tuning VCP2 and TCP2 Bit Error Rate Performance 2011/02/11
User guide TMS320C6457 DSP Serial RapidIO (SRIO) User's Guide (Rev. D) 2011/02/03
User guide TMS320C64x+ DSP Megamodule Reference Guide (Rev. K) 2010/08/03
User guide TMS320C6457 DSP External Memory Interface (EMIF) User's Guide (Rev. B) 2010/07/30
User guide TMS320C6457 DSP Host Port Interface (HPI) User's Guide (Rev. A) 2010/07/30
User guide TMS320C64x/C64x+ DSP CPU and Instruction Set Reference Guide (Rev. J) 2010/07/30
User guide TMS320C6457 DSP Multichannel Buffered Serial Port (McBSP) User's Guide (Rev. A) 2010/05/18
Application note TMS320C6457/TMS320TCI6484/TMS320TCI6487/88 DDR2 Implementation Guidelines (Rev. D) 2010/01/28
User guide TMS320C6457 DSP Viterbi-Decoder Coprocessor 2 Reference (VCP2) Guide (Rev. A) 2009/12/08
User guide TMS320C6457 DSP Inter-Integrated Circuit (I2C) Module User's Guide (Rev. A) 2009/10/28
Application note TMS320TCI6484 and TMS320C6457 DSPs Hardware Design Guide (Rev. B) 2009/10/08
User guide TMS320C6457 DSP 64-Bit Timer User's Guide 2009/03/11
User guide TMS320C6457 DSP Enhanced (EDMA3) Controller User's Guide 2009/03/11
User guide TMS320C6457 DSP General-Purpose Input/Output (GPIO) User's Guide 2009/03/11
User guide TMS320C6457 DSP Power/Sleep Controller (PSC) User's Guide 2009/03/11
User guide TMS320C6457 DSP Turbo-Decoder Coprocessor 2 Reference Guide 2009/03/11
User guide TMS320C6457 DSP Universal Test & Operations PHY Interface for ATM 2 (UTOPIA2) UG 2009/03/11
User guide TMS320C6457 DSP Software-Programmable Phase-Locked Loop (PLL) Controller UG 2008/03/11
Application note Migrating from TMS320C64x to TMS320C64x+ (Rev. A) 2005/10/20
User guide High-Speed DSP Systems Design Reference Guide 2005/05/20

설계 및 개발

추가 조건 또는 필수 리소스는 사용 가능한 경우 아래 제목을 클릭하여 세부 정보 페이지를 확인하세요.

디버그 프로브

TMDSEMU200-U — XDS200 USB 디버그 프로브

XDS200은 TI 임베디드 디바이스 디버깅에 사용되는 디버그 프로브(에뮬레이터)입니다. XDS200은 저렴한 XDS110 및 고성능 XDS560v2에 비해 저렴한 비용으로 우수한 성능을 균형 있게 제공합니다. 단일 포드에서 광범위한 표준(IEEE1149.1, IEEE1149.7, SWD)을 지원합니다. 모든 XDS 디버그 프로브는 ETB(Embedded Trace Buffer)를 특징으로 하는 모든 Arm® 및 DSP 프로세서에서 코어 및 시스템 추적을 지원합니다. 핀을 통한 코어 추적의 경우 XDS560v2 PRO TRACE가 (...)

TI.com에서 구매 불가
디버그 프로브

TMDSEMU560V2STM-U — XDS560v2 시스템 추적 USB 디버그 프로브

XDS560v2는 디버그 프로브의 XDS560™ 제품군 중 최고의 성능을 가진 제품으로, 기존의 JTAG 표준(IEEE1149.1)과 cJTAG(IEEE1149.7)를 모두 지원합니다. SWD(직렬 와이어 디버그)는 지원하지 않습니다.

모든 XDS 디버그 프로브는 ETB(Embedded Trace Buffer)를 특징으로 하는 모든 ARM 및 DSP 프로세서에서 코어 및 시스템 추적을 지원합니다. 핀을 통한 추적의 경우 XDS560v2 PRO TRACE가 필요합니다.

XDS560v2는 MIPI HSPT 60핀 커넥터(TI 14핀, (...)

TI.com에서 구매 불가
디버그 프로브

TMDSEMU560V2STM-UE — XDS560v2 시스템 추적 USB 및 이더넷 디버그 프로브

The XDS560v2 is the highest performance of the XDS family of debug probes and supports both the traditional JTAG standard (IEEE1149.1) and cJTAG (IEEE1149.7). Note that it does not support serial wire debug (SWD).

All XDS debug probes support Core and System Trace in all ARM and DSP processors that (...)

TI.com에서 구매 불가
소프트웨어 개발 키트(SDK)

BIOSMCSDK-C64XPLUS SYS/BIOS MCSDK for C647x and C645x

NOTE: K2x, C665x and C667x devices are now actively maintained on the Processor-SDK release stream. See links above.

Our Multicore Software Development Kits (MCSDK) provide highly-optimized bundles of foundational, platform-specific drivers to enable development on selected TI ARM and DSP devices. (...)

지원되는 제품 및 하드웨어

지원되는 제품 및 하드웨어

제품
DSP(디지털 신호 프로세서)
TMS320C6457 통신 인프라 디지털 신호 프로세서
다운로드 옵션
소프트웨어 개발 키트(SDK)

BIOSMCSDK-C66X SYS/BIOS MCSDK for C66x

NOTE: K2x, C665x and C667x devices are now actively maintained on the Processor-SDK release stream. See links above.

Our Multicore Software Development Kits (MCSDK) provide highly-optimized bundles of foundational, platform-specific drivers to enable development on selected TI ARM and DSP devices. (...)

지원되는 제품 및 하드웨어

지원되는 제품 및 하드웨어

제품
DSP(디지털 신호 프로세서)
TMS320C6457 통신 인프라 디지털 신호 프로세서 TMS320C6657 고성능 듀얼 코어 C66x 고정 및 부동 소수점 DSP - 최대 1.25GHz, 2UART TMS320C6670 통신용 4코어 고정 및 부동 소수점 DSP TMS320C6678 고성능 옥토 코어 C66x 고정 및 부동 소수점 DSP - 최대 1.25GHz
다운로드 옵션
소프트웨어 개발 키트(SDK)

LINUXMCSDK Linux MCSDK for C66x, C647x and C645x

NOTE: K2x, C665x and C667x devices are now actively maintained on the Processor-SDK release stream. See links above.

Our Multicore Software Development Kits (MCSDK) provide highly-optimized bundles of foundational, platform-specific drivers to enable development on selected TI ARM and DSP devices. (...)

지원되는 제품 및 하드웨어

지원되는 제품 및 하드웨어

제품
DSP(디지털 신호 프로세서)
TMS320C6455 C64x+ 고정 소수점 DSP 최대 1.2GHz, 64비트 EMIFA, 32/16비트 DDR2, 1Gbps 이더넷 TMS320C6457 통신 인프라 디지털 신호 프로세서 TMS320C6472 고정소수점 디지털 신호 프로세서 TMS320C6474 멀티코어 디지털 신호 프로세서 TMS320C6670 통신용 4코어 고정 및 부동 소수점 DSP TMS320C6678 고성능 옥토 코어 C66x 고정 및 부동 소수점 DSP - 최대 1.25GHz
하드웨어 개발
평가 보드
TMDSDSK6455 TMS320C6455 DSP 스타터 키트(DSK)
다운로드 옵션
소프트웨어 개발 키트(SDK)

MEDIMGSTK-C66X TI Embedded Processor Software Tool Kit for Medical Imaging (STK-MED) - for C66x and C64x+ based processors

The TI Embedded Processor Software Toolkit for Medical Imaging (STK-MED) is a collection of several standard ultrasound and optical coherence tomography (OCT) algorithms for TI’s C66x™ and C64x+™ architecture. The algorithms showcase how medical imaging functions can leverage the C66x and (...)
지원되는 제품 및 하드웨어

지원되는 제품 및 하드웨어

제품
DSP(디지털 신호 프로세서)
DM505 비전 분석용 SoC 15mm 패키지 SM320C6678-HIREL 고신뢰성 제품 고성능 8코어 C6678 고정 및 부동 소수점 DSP TMS320C6454 C64x+ 고정 소수점 DSP - 최대 1GHz, 64비트 EMIFA, 32/16비트 DDR2, 1Gbps 이더넷 TMS320C6455 C64x+ 고정 소수점 DSP 최대 1.2GHz, 64비트 EMIFA, 32/16비트 DDR2, 1Gbps 이더넷 TMS320C6457 통신 인프라 디지털 신호 프로세서 TMS320C6472 고정소수점 디지털 신호 프로세서 TMS320C6474 멀티코어 디지털 신호 프로세서
다운로드 옵션
드라이버 또는 라이브러리

AEC-AER Acoustic echo cancellation/removal for TI C64x+, C674x, C55x and Cortex®-A8 processors

Voice Library - VoLIB provides components that, together, facilitate the development of the signal processing chain for Voice over IP applications such as infrastructure, enterprise, residential gateways and IP phones. Together with optimized implementations of ITU-T voice codecs, that can be (...)

지원되는 제품 및 하드웨어

지원되는 제품 및 하드웨어

제품
Arm 기반 프로세서
66AK2G12 고성능 멀티코어 DSP+Arm -1x Arm A15 코어, 1x C66x DSP 코어
DSP(디지털 신호 프로세서)
DM505 비전 분석용 SoC 15mm 패키지 SM320C6201-EP 향상된 제품 C6201 고정 소수점 DSP SM320C6415-EP EP(Enhanced Product) C6415 고정 소수점 DSP SM320C6424-EP EP(Enhanced Product) C6424 고정 소수점 DSP SM320C6455-EP EP(Enhanced Product) C6455 고정 소수점 DSP SM320C6472-HIREL 높은 안정성 제품 6 코어 C6472 고정 소수점 DSP SM320C6678-HIREL 고신뢰성 제품 고성능 8코어 C6678 고정 및 부동 소수점 DSP SM320C6701 군사용 애플리케이션을 위한 단일 코어 C67x 부동 소수점 DSP - 최대 167MHz SM320C6701-EP 향상된 제품 C6701 부동 소수점 DSP SM320C6711D-EP 향상된 제품 C6711D 부동 소수점 DSP SM320C6712D-EP 향상된 제품 C6712D DSP SM320C6713B-EP 향상된 제품 C6713 부동 소수점 DSP SM320C6727B 군사용 등급 C6727B 부동 소수점 DSP SM320C6727B-EP 향상된 제품 C6727 부동 소수점 DSP SMJ320C6201B 고정 소수점 디지털 신호 프로세서, 군사용 SMJ320C6203 군사용 등급 C62x 고정 소수점 DSP - 세라믹 패키지 SMJ320C6701 군사용 등급 C67x 부동 소수점 DSP - 세라믹 패키지 SMJ320C6701-SP 우주 항공 등급 C6701 부동 소수점 DSP - 세라믹 패키지를 지원하는 방사능 내성 클래스 V SMV320C6727B-SP 우주 항공 등급 C6727B 부동 소수점 DSP - 세라믹 패키지를 지원하는 방사능 내성 클래스 V TMS320C5517 저전력 C55x 고정 소수점 DSP - 최대 200MHz, USB, LCD 인터페이스, FFT HWA, SAR ADC TMS320C5532 저전력 C55x 고정 소수점 DSP - 최대 100MHz TMS320C5533 저전력 C55x 고정 소수점 DSP - 최대 100MHz, USB TMS320C5534 저전력 C55x 고정 소수점 DSP - 최대 100MHz, USB, LCD 인터페이스 TMS320C5535 저전력 C55x 고정 소수점 DSP - 최대 100MHz, USB, LCD 인터페이스, FFT HWA, SAR ADC TMS320C6202B C62x 고정 소수점 DSP - 최대 300MHz, 384KB TMS320C6203B C62x 고정 소수점 DSP - 최대 300MHz, 896KB TMS320C6204 고정소수점 디지털 신호 프로세서 TMS320C6205 고정소수점 디지털 신호 프로세서 TMS320C6211B C62x 고정 소수점 DSP - 최대 167MHz TMS320C6414 C64x 고정 소수점 DSP - 최대 720MHz, McBSP TMS320C6415 C64x 고정 소수점 DSP - 최대 720MHz, McBSP, PCI TMS320C6416 C64x 고정 소수점 DSP - 최대 720MHz, McBSP, PCI, VCP/TCP TMS320C6421Q C64x+ 고정 소수점 DSP - 최대 600MHz, 8비트 EMIFA, 16비트 DDR2 TMS320C6424Q C64x+ 고정 소수점 DSP - 최대 600MHz, 16/8비트 EMIFA, 32/16비트 DDR2 TMS320C6454 C64x+ 고정 소수점 DSP - 최대 1GHz, 64비트 EMIFA, 32/16비트 DDR2, 1Gbps 이더넷 TMS320C6457 통신 인프라 디지털 신호 프로세서 TMS320C6701 C67x 부동 소수점 DSP - 최대 167MHz, McBSP TMS320C6711D C67x 부동 소수점 DSP - 최대 250MHz, McBSP, 32비트 EMIFA TMS320C6712D C67x 부동 소수점 DSP - 최대 150MHz, McBSP, 16비트 EMIFA TMS320C6720 C67x 부동 소수점 DSP - 200MHz, McASP, 16비트 EMIFA TMS320C6722B C67x 부동 소수점 DSP - 최대 250MHz, McASP, 16비트 EMIFA TMS320C6726B C67x 부동 소수점 DSP - 최대 266MHz, McASP, 16비트 EMIFA TMS320C6727 C67x 부동 소수점 DSP - 최대 250MHz, McASP, 32비트 EMIFA TMS320C6727B C67x 부동 소수점 DSP - 최대 350MHz, McASP, 32비트 EMIFA TMS320C6743 저전력 C674x 부동 소수점 DSP - 375MHz TMS320C6745 저전력 C674x 부동 소수점 DSP - 456MHz, QFP TMS320C6747 저전력 C674x 부동 소수점 DSP - 456MHz, PBGA TMS320DM642Q 비디오/이미징 고정 소수점 디지털 신호 프로세서 TMS320DM6431Q 디지털 미디어 프로세서, 최대 2400MIPS, 300MHz 클럭 속도 TMS320DM6435Q 디지털 미디어 프로세서, 최대 4800MIPS, 600MHz 클록 속도, McASP 1개, McBSP 1개 TMS320DM6437Q 디지털 미디어 프로세서, 최대 4800MIPS, 600MHz 클록 속도, MCASP 1개, McBSP 2개 TMS320DM6441 DaVinci 디지털 미디어 시스템 온 칩 TMS320DM6467T 디지털 미디어 시스템 온 칩 TMS320DM647 디지털 미디어 프로세서
다운로드 옵션
드라이버 또는 라이브러리

C64X-DSPLIB Download TMS320C64x DSP Library

TMS320C6000 Digital Signal Processor Library (DSPLIB) is a platform-optimized DSP function library for C programmers. It includes C-callable, general-purpose signal-processing routines that are typically used in computationally intensive real-time applications. With these routines, higher (...)

지원되는 제품 및 하드웨어

지원되는 제품 및 하드웨어

제품
Arm 기반 프로세서
OMAPL137-HT 고온 저전력 C674x 부동 소수점 DSP + Arm 프로세서 - 최대 456MHz OMAPL138B-EP 향상된 제품 저전력 C674x 부동 소수점 DSP + Arm9 프로세서 - 345MHz TMS320DM8127 DaVinci 디지털 미디어 프로세서
DSP(디지털 신호 프로세서)
SM320C6201-EP 향상된 제품 C6201 고정 소수점 DSP SM320C6415-EP EP(Enhanced Product) C6415 고정 소수점 DSP SM320C6424-EP EP(Enhanced Product) C6424 고정 소수점 DSP SM320C6455-EP EP(Enhanced Product) C6455 고정 소수점 DSP SM320C6472-HIREL 높은 안정성 제품 6 코어 C6472 고정 소수점 DSP SM320C6678-HIREL 고신뢰성 제품 고성능 8코어 C6678 고정 및 부동 소수점 DSP SM320C6701 군사용 애플리케이션을 위한 단일 코어 C67x 부동 소수점 DSP - 최대 167MHz SM320C6701-EP 향상된 제품 C6701 부동 소수점 DSP SM320C6711D-EP 향상된 제품 C6711D 부동 소수점 DSP SM320C6712D-EP 향상된 제품 C6712D DSP SM320C6713B-EP 향상된 제품 C6713 부동 소수점 DSP SM320C6727B 군사용 등급 C6727B 부동 소수점 DSP SM320C6727B-EP 향상된 제품 C6727 부동 소수점 DSP SMJ320C6201B 고정 소수점 디지털 신호 프로세서, 군사용 SMJ320C6203 군사용 등급 C62x 고정 소수점 DSP - 세라믹 패키지 SMJ320C6701 군사용 등급 C67x 부동 소수점 DSP - 세라믹 패키지 SMJ320C6701-SP 우주 항공 등급 C6701 부동 소수점 DSP - 세라믹 패키지를 지원하는 방사능 내성 클래스 V SMV320C6727B-SP 우주 항공 등급 C6727B 부동 소수점 DSP - 세라믹 패키지를 지원하는 방사능 내성 클래스 V TMS320C6202B C62x 고정 소수점 DSP - 최대 300MHz, 384KB TMS320C6203B C62x 고정 소수점 DSP - 최대 300MHz, 896KB TMS320C6204 고정소수점 디지털 신호 프로세서 TMS320C6205 고정소수점 디지털 신호 프로세서 TMS320C6211B C62x 고정 소수점 DSP - 최대 167MHz TMS320C6421Q C64x+ 고정 소수점 DSP - 최대 600MHz, 8비트 EMIFA, 16비트 DDR2 TMS320C6424Q C64x+ 고정 소수점 DSP - 최대 600MHz, 16/8비트 EMIFA, 32/16비트 DDR2 TMS320C6452 C64x+ 고정 소수점 DSP - 최대 900MHz, 1Gbps 이더넷 TMS320C6454 C64x+ 고정 소수점 DSP - 최대 1GHz, 64비트 EMIFA, 32/16비트 DDR2, 1Gbps 이더넷 TMS320C6455 C64x+ 고정 소수점 DSP 최대 1.2GHz, 64비트 EMIFA, 32/16비트 DDR2, 1Gbps 이더넷 TMS320C6457 통신 인프라 디지털 신호 프로세서 TMS320C6701 C67x 부동 소수점 DSP - 최대 167MHz, McBSP TMS320C6711D C67x 부동 소수점 DSP - 최대 250MHz, McBSP, 32비트 EMIFA TMS320C6712D C67x 부동 소수점 DSP - 최대 150MHz, McBSP, 16비트 EMIFA TMS320C6720 C67x 부동 소수점 DSP - 200MHz, McASP, 16비트 EMIFA TMS320C6722B C67x 부동 소수점 DSP - 최대 250MHz, McASP, 16비트 EMIFA TMS320C6726B C67x 부동 소수점 DSP - 최대 266MHz, McASP, 16비트 EMIFA TMS320C6727 C67x 부동 소수점 DSP - 최대 250MHz, McASP, 32비트 EMIFA TMS320C6727B C67x 부동 소수점 DSP - 최대 350MHz, McASP, 32비트 EMIFA TMS320C6743 저전력 C674x 부동 소수점 DSP - 375MHz TMS320C6745 저전력 C674x 부동 소수점 DSP - 456MHz, QFP TMS320C6747 저전력 C674x 부동 소수점 DSP - 456MHz, PBGA
드라이버 또는 라이브러리

C64XPLUS-IQMATHSRC C64x+ IQMath Library - SOURCE

Texas Instruments TMS320C64x+ IQmath Library is collection of highly optimized and high precision mathematical Function Library for C/C++ programmers to seamlessly port the floating-point algorithm into fixed point code on TMS320C64x+ devices. These routines are typically used in computationally (...)

지원되는 제품 및 하드웨어

지원되는 제품 및 하드웨어

제품
DSP(디지털 신호 프로세서)
TMS320C6457 통신 인프라 디지털 신호 프로세서
드라이버 또는 라이브러리

C67X-DSPLIB Download TMS320C67x DSP Library

TMS320C6000 Digital Signal Processor Library (DSPLIB) is a platform-optimized DSP function library for C programmers. It includes C-callable, general-purpose signal-processing routines that are typically used in computationally intensive real-time applications. With these routines, higher (...)

지원되는 제품 및 하드웨어

지원되는 제품 및 하드웨어

제품
Arm 기반 프로세서
OMAPL137-HT 고온 저전력 C674x 부동 소수점 DSP + Arm 프로세서 - 최대 456MHz OMAPL138B-EP 향상된 제품 저전력 C674x 부동 소수점 DSP + Arm9 프로세서 - 345MHz TMS320DM8127 DaVinci 디지털 미디어 프로세서
DSP(디지털 신호 프로세서)
SM320C6201-EP 향상된 제품 C6201 고정 소수점 DSP SM320C6415-EP EP(Enhanced Product) C6415 고정 소수점 DSP SM320C6424-EP EP(Enhanced Product) C6424 고정 소수점 DSP SM320C6455-EP EP(Enhanced Product) C6455 고정 소수점 DSP SM320C6472-HIREL 높은 안정성 제품 6 코어 C6472 고정 소수점 DSP SM320C6678-HIREL 고신뢰성 제품 고성능 8코어 C6678 고정 및 부동 소수점 DSP SM320C6701 군사용 애플리케이션을 위한 단일 코어 C67x 부동 소수점 DSP - 최대 167MHz SM320C6701-EP 향상된 제품 C6701 부동 소수점 DSP SM320C6711D-EP 향상된 제품 C6711D 부동 소수점 DSP SM320C6712D-EP 향상된 제품 C6712D DSP SM320C6713B-EP 향상된 제품 C6713 부동 소수점 DSP SM320C6727B 군사용 등급 C6727B 부동 소수점 DSP SM320C6727B-EP 향상된 제품 C6727 부동 소수점 DSP SMJ320C6201B 고정 소수점 디지털 신호 프로세서, 군사용 SMJ320C6203 군사용 등급 C62x 고정 소수점 DSP - 세라믹 패키지 SMJ320C6701 군사용 등급 C67x 부동 소수점 DSP - 세라믹 패키지 SMJ320C6701-SP 우주 항공 등급 C6701 부동 소수점 DSP - 세라믹 패키지를 지원하는 방사능 내성 클래스 V SMV320C6727B-SP 우주 항공 등급 C6727B 부동 소수점 DSP - 세라믹 패키지를 지원하는 방사능 내성 클래스 V TMS320C6202B C62x 고정 소수점 DSP - 최대 300MHz, 384KB TMS320C6203B C62x 고정 소수점 DSP - 최대 300MHz, 896KB TMS320C6204 고정소수점 디지털 신호 프로세서 TMS320C6205 고정소수점 디지털 신호 프로세서 TMS320C6211B C62x 고정 소수점 DSP - 최대 167MHz TMS320C6421Q C64x+ 고정 소수점 DSP - 최대 600MHz, 8비트 EMIFA, 16비트 DDR2 TMS320C6424Q C64x+ 고정 소수점 DSP - 최대 600MHz, 16/8비트 EMIFA, 32/16비트 DDR2 TMS320C6452 C64x+ 고정 소수점 DSP - 최대 900MHz, 1Gbps 이더넷 TMS320C6454 C64x+ 고정 소수점 DSP - 최대 1GHz, 64비트 EMIFA, 32/16비트 DDR2, 1Gbps 이더넷 TMS320C6455 C64x+ 고정 소수점 DSP 최대 1.2GHz, 64비트 EMIFA, 32/16비트 DDR2, 1Gbps 이더넷 TMS320C6457 통신 인프라 디지털 신호 프로세서 TMS320C6701 C67x 부동 소수점 DSP - 최대 167MHz, McBSP TMS320C6711D C67x 부동 소수점 DSP - 최대 250MHz, McBSP, 32비트 EMIFA TMS320C6712D C67x 부동 소수점 DSP - 최대 150MHz, McBSP, 16비트 EMIFA TMS320C6720 C67x 부동 소수점 DSP - 200MHz, McASP, 16비트 EMIFA TMS320C6722B C67x 부동 소수점 DSP - 최대 250MHz, McASP, 16비트 EMIFA TMS320C6726B C67x 부동 소수점 DSP - 최대 266MHz, McASP, 16비트 EMIFA TMS320C6727 C67x 부동 소수점 DSP - 최대 250MHz, McASP, 32비트 EMIFA TMS320C6727B C67x 부동 소수점 DSP - 최대 350MHz, McASP, 32비트 EMIFA TMS320C6743 저전력 C674x 부동 소수점 DSP - 375MHz TMS320C6745 저전력 C674x 부동 소수점 DSP - 456MHz, QFP TMS320C6747 저전력 C674x 부동 소수점 DSP - 456MHz, PBGA
드라이버 또는 라이브러리

FAXLIB FAX library (FAXLIB) for C66x, C64x+ and C55x processors

Voice Library - VoLIB provides components that, together, facilitate the development of the signal processing chain for Voice over IP applications such as infrastructure, enterprise, residential gateways and IP phones. Together with optimized implementations of ITU-T voice codecs, that can be (...)

지원되는 제품 및 하드웨어

지원되는 제품 및 하드웨어

제품
Arm 기반 프로세서
66AK2G12 고성능 멀티코어 DSP+Arm -1x Arm A15 코어, 1x C66x DSP 코어
DSP(디지털 신호 프로세서)
DM505 비전 분석용 SoC 15mm 패키지 SM320C6201-EP 향상된 제품 C6201 고정 소수점 DSP SM320C6415-EP EP(Enhanced Product) C6415 고정 소수점 DSP SM320C6424-EP EP(Enhanced Product) C6424 고정 소수점 DSP SM320C6455-EP EP(Enhanced Product) C6455 고정 소수점 DSP SM320C6472-HIREL 높은 안정성 제품 6 코어 C6472 고정 소수점 DSP SM320C6678-HIREL 고신뢰성 제품 고성능 8코어 C6678 고정 및 부동 소수점 DSP SM320C6701 군사용 애플리케이션을 위한 단일 코어 C67x 부동 소수점 DSP - 최대 167MHz SM320C6701-EP 향상된 제품 C6701 부동 소수점 DSP SM320C6711D-EP 향상된 제품 C6711D 부동 소수점 DSP SM320C6712D-EP 향상된 제품 C6712D DSP SM320C6713B-EP 향상된 제품 C6713 부동 소수점 DSP SM320C6727B 군사용 등급 C6727B 부동 소수점 DSP SM320C6727B-EP 향상된 제품 C6727 부동 소수점 DSP SMJ320C6201B 고정 소수점 디지털 신호 프로세서, 군사용 SMJ320C6203 군사용 등급 C62x 고정 소수점 DSP - 세라믹 패키지 SMJ320C6701 군사용 등급 C67x 부동 소수점 DSP - 세라믹 패키지 SMJ320C6701-SP 우주 항공 등급 C6701 부동 소수점 DSP - 세라믹 패키지를 지원하는 방사능 내성 클래스 V SMV320C6727B-SP 우주 항공 등급 C6727B 부동 소수점 DSP - 세라믹 패키지를 지원하는 방사능 내성 클래스 V TMS320C5517 저전력 C55x 고정 소수점 DSP - 최대 200MHz, USB, LCD 인터페이스, FFT HWA, SAR ADC TMS320C5532 저전력 C55x 고정 소수점 DSP - 최대 100MHz TMS320C5533 저전력 C55x 고정 소수점 DSP - 최대 100MHz, USB TMS320C5534 저전력 C55x 고정 소수점 DSP - 최대 100MHz, USB, LCD 인터페이스 TMS320C5535 저전력 C55x 고정 소수점 DSP - 최대 100MHz, USB, LCD 인터페이스, FFT HWA, SAR ADC TMS320C6202B C62x 고정 소수점 DSP - 최대 300MHz, 384KB TMS320C6203B C62x 고정 소수점 DSP - 최대 300MHz, 896KB TMS320C6204 고정소수점 디지털 신호 프로세서 TMS320C6205 고정소수점 디지털 신호 프로세서 TMS320C6211B C62x 고정 소수점 DSP - 최대 167MHz TMS320C6414 C64x 고정 소수점 DSP - 최대 720MHz, McBSP TMS320C6415 C64x 고정 소수점 DSP - 최대 720MHz, McBSP, PCI TMS320C6416 C64x 고정 소수점 DSP - 최대 720MHz, McBSP, PCI, VCP/TCP TMS320C6421Q C64x+ 고정 소수점 DSP - 최대 600MHz, 8비트 EMIFA, 16비트 DDR2 TMS320C6424Q C64x+ 고정 소수점 DSP - 최대 600MHz, 16/8비트 EMIFA, 32/16비트 DDR2 TMS320C6454 C64x+ 고정 소수점 DSP - 최대 1GHz, 64비트 EMIFA, 32/16비트 DDR2, 1Gbps 이더넷 TMS320C6457 통신 인프라 디지털 신호 프로세서 TMS320C6701 C67x 부동 소수점 DSP - 최대 167MHz, McBSP TMS320C6711D C67x 부동 소수점 DSP - 최대 250MHz, McBSP, 32비트 EMIFA TMS320C6712D C67x 부동 소수점 DSP - 최대 150MHz, McBSP, 16비트 EMIFA TMS320C6720 C67x 부동 소수점 DSP - 200MHz, McASP, 16비트 EMIFA TMS320C6722B C67x 부동 소수점 DSP - 최대 250MHz, McASP, 16비트 EMIFA TMS320C6726B C67x 부동 소수점 DSP - 최대 266MHz, McASP, 16비트 EMIFA TMS320C6727 C67x 부동 소수점 DSP - 최대 250MHz, McASP, 32비트 EMIFA TMS320C6727B C67x 부동 소수점 DSP - 최대 350MHz, McASP, 32비트 EMIFA TMS320C6743 저전력 C674x 부동 소수점 DSP - 375MHz TMS320C6745 저전력 C674x 부동 소수점 DSP - 456MHz, QFP TMS320C6747 저전력 C674x 부동 소수점 DSP - 456MHz, PBGA TMS320DM642Q 비디오/이미징 고정 소수점 디지털 신호 프로세서 TMS320DM6431Q 디지털 미디어 프로세서, 최대 2400MIPS, 300MHz 클럭 속도 TMS320DM6435Q 디지털 미디어 프로세서, 최대 4800MIPS, 600MHz 클록 속도, McASP 1개, McBSP 1개 TMS320DM6437Q 디지털 미디어 프로세서, 최대 4800MIPS, 600MHz 클록 속도, MCASP 1개, McBSP 2개 TMS320DM6441 DaVinci 디지털 미디어 시스템 온 칩 TMS320DM6467T 디지털 미디어 시스템 온 칩 TMS320DM647 디지털 미디어 프로세서
다운로드 옵션
드라이버 또는 라이브러리

SPRC122 C62x/C64x Fast Run-Time Support Library

The C62x/64x FastRTS Library is an optimized, floating-point function library for C programmers using either TMS320C62x or TMS320C64x devices. These routines are typically used in computationally intensive real-time applications where optimal execution speed is critical. By replacing the current (...)

지원되는 제품 및 하드웨어

지원되는 제품 및 하드웨어

제품
DSP(디지털 신호 프로세서)
SM320C6201-EP 향상된 제품 C6201 고정 소수점 DSP SM320C6455-EP EP(Enhanced Product) C6455 고정 소수점 DSP SMJ320C6201B 고정 소수점 디지털 신호 프로세서, 군사용 SMJ320C6203 군사용 등급 C62x 고정 소수점 DSP - 세라믹 패키지 TMS320C6202B C62x 고정 소수점 DSP - 최대 300MHz, 384KB TMS320C6203B C62x 고정 소수점 DSP - 최대 300MHz, 896KB TMS320C6204 고정소수점 디지털 신호 프로세서 TMS320C6205 고정소수점 디지털 신호 프로세서 TMS320C6211B C62x 고정 소수점 DSP - 최대 167MHz TMS320C6412 C64x 고정 소수점 DSP - 최대 720MHz, McBSP, McASP, I2cC, 이더넷 TMS320C6414 C64x 고정 소수점 DSP - 최대 720MHz, McBSP TMS320C6414T C64x 고정 소수점 DSP - 최대 1GHz, McBSP TMS320C6415 C64x 고정 소수점 DSP - 최대 720MHz, McBSP, PCI TMS320C6415T C64x 고정 소수점 DSP - 최대 850MHz, McBSP, PCI TMS320C6416 C64x 고정 소수점 DSP - 최대 720MHz, McBSP, PCI, VCP/TCP TMS320C6416T C64x 고정 소수점 DSP - 최대 850MHz, McBSP, PCI, VCP/TCP TMS320C6421 C64x+ 고정 소수점 DSP - 최대 600MHz, 8비트 EMIFA, 16비트 DDR2, SDRAM TMS320C6421Q C64x+ 고정 소수점 DSP - 최대 600MHz, 8비트 EMIFA, 16비트 DDR2 TMS320C6424 C64x+ 고정 소수점 DSP - 최대 600MHz, 16/8비트 EMIFA, 32/16비트 DDR2, SDRAM TMS320C6424Q C64x+ 고정 소수점 DSP - 최대 600MHz, 16/8비트 EMIFA, 32/16비트 DDR2 TMS320C6452 C64x+ 고정 소수점 DSP - 최대 900MHz, 1Gbps 이더넷 TMS320C6454 C64x+ 고정 소수점 DSP - 최대 1GHz, 64비트 EMIFA, 32/16비트 DDR2, 1Gbps 이더넷 TMS320C6455 C64x+ 고정 소수점 DSP 최대 1.2GHz, 64비트 EMIFA, 32/16비트 DDR2, 1Gbps 이더넷 TMS320C6457 통신 인프라 디지털 신호 프로세서 TMS320C6474 멀티코어 디지털 신호 프로세서 TMS320DM640 비디오/이미징 고정 소수점 디지털 신호 프로세서 TMS320DM641 비디오/이미징 고정 소수점 디지털 신호 프로세서 TMS320DM642 비디오/이미징 고정 소수점 디지털 신호 프로세서 TMS320DM642Q 비디오/이미징 고정 소수점 디지털 신호 프로세서 TMS320DM6431 디지털 미디어 프로세서 TMS320DM6431Q 디지털 미디어 프로세서, 최대 2400MIPS, 300MHz 클럭 속도 TMS320DM6433 디지털 미디어 프로세서 TMS320DM6435 디지털 미디어 프로세서 TMS320DM6435Q 디지털 미디어 프로세서, 최대 4800MIPS, 600MHz 클록 속도, McASP 1개, McBSP 1개 TMS320DM6437 디지털 미디어 프로세서 TMS320DM6437Q 디지털 미디어 프로세서, 최대 4800MIPS, 600MHz 클록 속도, MCASP 1개, McBSP 2개 TMS320DM6441 DaVinci 디지털 미디어 시스템 온 칩 TMS320DM6443 DaVinci 디지털 미디어 시스템 온 칩 TMS320DM6446 DaVinci 디지털 미디어 시스템 온 칩
드라이버 또는 라이브러리

SPRC264 — TMS320C5000/6000 이미지 라이브러리(IMGLIB)

C5000/6000 Image Processing Library (IMGLIB) is an optimized image/video processing function library for C programmers. It includes C-callable general-purpose image/video processing routines that are typically used in computationally intensive real-time applications. With these routines, higher (...)
사용 설명서: PDF
드라이버 또는 라이브러리

SPRC924 TMS320C6457 Chip Support Library

This release of CSL for TMS320C6457 contains peripheral programming (functional and register level) APIs for C6457 modules. This set of APIs provides peripheral abstraction that can be used by higher layers of software.

지원되는 제품 및 하드웨어

지원되는 제품 및 하드웨어

제품
DSP(디지털 신호 프로세서)
TMS320C6457 통신 인프라 디지털 신호 프로세서
드라이버 또는 라이브러리

VOLIB Voice library (VoLIB) for C66x, C64x+ and C55x processors

Voice Library - VoLIB provides components that, together, facilitate the development of the signal processing chain for Voice over IP applications such as infrastructure, enterprise, residential gateways and IP phones. Together with optimized implementations of ITU-T voice codecs, that can be (...)

지원되는 제품 및 하드웨어

지원되는 제품 및 하드웨어

제품
Arm 기반 프로세서
66AK2G12 고성능 멀티코어 DSP+Arm -1x Arm A15 코어, 1x C66x DSP 코어
DSP(디지털 신호 프로세서)
DM505 비전 분석용 SoC 15mm 패키지 SM320C6201-EP 향상된 제품 C6201 고정 소수점 DSP SM320C6415-EP EP(Enhanced Product) C6415 고정 소수점 DSP SM320C6424-EP EP(Enhanced Product) C6424 고정 소수점 DSP SM320C6455-EP EP(Enhanced Product) C6455 고정 소수점 DSP SM320C6472-HIREL 높은 안정성 제품 6 코어 C6472 고정 소수점 DSP SM320C6678-HIREL 고신뢰성 제품 고성능 8코어 C6678 고정 및 부동 소수점 DSP SM320C6701 군사용 애플리케이션을 위한 단일 코어 C67x 부동 소수점 DSP - 최대 167MHz SM320C6701-EP 향상된 제품 C6701 부동 소수점 DSP SM320C6711D-EP 향상된 제품 C6711D 부동 소수점 DSP SM320C6712D-EP 향상된 제품 C6712D DSP SM320C6713B-EP 향상된 제품 C6713 부동 소수점 DSP SM320C6727B 군사용 등급 C6727B 부동 소수점 DSP SM320C6727B-EP 향상된 제품 C6727 부동 소수점 DSP SMJ320C6201B 고정 소수점 디지털 신호 프로세서, 군사용 SMJ320C6203 군사용 등급 C62x 고정 소수점 DSP - 세라믹 패키지 SMJ320C6701 군사용 등급 C67x 부동 소수점 DSP - 세라믹 패키지 SMJ320C6701-SP 우주 항공 등급 C6701 부동 소수점 DSP - 세라믹 패키지를 지원하는 방사능 내성 클래스 V SMV320C6727B-SP 우주 항공 등급 C6727B 부동 소수점 DSP - 세라믹 패키지를 지원하는 방사능 내성 클래스 V TMS320C5517 저전력 C55x 고정 소수점 DSP - 최대 200MHz, USB, LCD 인터페이스, FFT HWA, SAR ADC TMS320C5532 저전력 C55x 고정 소수점 DSP - 최대 100MHz TMS320C5533 저전력 C55x 고정 소수점 DSP - 최대 100MHz, USB TMS320C5534 저전력 C55x 고정 소수점 DSP - 최대 100MHz, USB, LCD 인터페이스 TMS320C5535 저전력 C55x 고정 소수점 DSP - 최대 100MHz, USB, LCD 인터페이스, FFT HWA, SAR ADC TMS320C6202B C62x 고정 소수점 DSP - 최대 300MHz, 384KB TMS320C6203B C62x 고정 소수점 DSP - 최대 300MHz, 896KB TMS320C6204 고정소수점 디지털 신호 프로세서 TMS320C6205 고정소수점 디지털 신호 프로세서 TMS320C6211B C62x 고정 소수점 DSP - 최대 167MHz TMS320C6414 C64x 고정 소수점 DSP - 최대 720MHz, McBSP TMS320C6415 C64x 고정 소수점 DSP - 최대 720MHz, McBSP, PCI TMS320C6416 C64x 고정 소수점 DSP - 최대 720MHz, McBSP, PCI, VCP/TCP TMS320C6421Q C64x+ 고정 소수점 DSP - 최대 600MHz, 8비트 EMIFA, 16비트 DDR2 TMS320C6424Q C64x+ 고정 소수점 DSP - 최대 600MHz, 16/8비트 EMIFA, 32/16비트 DDR2 TMS320C6454 C64x+ 고정 소수점 DSP - 최대 1GHz, 64비트 EMIFA, 32/16비트 DDR2, 1Gbps 이더넷 TMS320C6457 통신 인프라 디지털 신호 프로세서 TMS320C6701 C67x 부동 소수점 DSP - 최대 167MHz, McBSP TMS320C6711D C67x 부동 소수점 DSP - 최대 250MHz, McBSP, 32비트 EMIFA TMS320C6712D C67x 부동 소수점 DSP - 최대 150MHz, McBSP, 16비트 EMIFA TMS320C6720 C67x 부동 소수점 DSP - 200MHz, McASP, 16비트 EMIFA TMS320C6722B C67x 부동 소수점 DSP - 최대 250MHz, McASP, 16비트 EMIFA TMS320C6726B C67x 부동 소수점 DSP - 최대 266MHz, McASP, 16비트 EMIFA TMS320C6727 C67x 부동 소수점 DSP - 최대 250MHz, McASP, 32비트 EMIFA TMS320C6727B C67x 부동 소수점 DSP - 최대 350MHz, McASP, 32비트 EMIFA TMS320C6743 저전력 C674x 부동 소수점 DSP - 375MHz TMS320C6745 저전력 C674x 부동 소수점 DSP - 456MHz, QFP TMS320C6747 저전력 C674x 부동 소수점 DSP - 456MHz, PBGA TMS320DM642Q 비디오/이미징 고정 소수점 디지털 신호 프로세서 TMS320DM6431Q 디지털 미디어 프로세서, 최대 2400MIPS, 300MHz 클럭 속도 TMS320DM6435Q 디지털 미디어 프로세서, 최대 4800MIPS, 600MHz 클록 속도, McASP 1개, McBSP 1개 TMS320DM6437Q 디지털 미디어 프로세서, 최대 4800MIPS, 600MHz 클록 속도, MCASP 1개, McBSP 2개 TMS320DM6441 DaVinci 디지털 미디어 시스템 온 칩 TMS320DM6467T 디지털 미디어 시스템 온 칩 TMS320DM647 디지털 미디어 프로세서
다운로드 옵션
IDE, 구성, 컴파일러 또는 디버거

CCSTUDIO Code Composer Studio integrated development environment (IDE)

Code Composer Studio is an integrated development environment (IDE) for TI's microcontrollers and processors. It is comprised of a rich suite of tools used to build, debug, analyze and optimize embedded applications. Code Composer Studio is available across Windows®, Linux® and macOS® platforms.

(...)

지원되는 제품 및 하드웨어

지원되는 제품 및 하드웨어

이 설계 리소스는 이러한 범주의 제품 대부분을 지원합니다.

제품 세부 정보 페이지에서 지원을 확인하십시오.

시작 다운로드 옵션
소프트웨어 코덱

ADT-3P-DSPVOIPCODECS — Adaptive Digital Technologies DSP VoIP, 음성 및 오디오 코덱

Adaptive Digital is a developer of voice quality enhancement algorithms, and best-in-class acoustic echo cancellation software that work with TI DSPs. Adaptive Digital has extensive experience in the algorithm development, implementation, optimization and configuration tuning. They provide (...)
소프트웨어 코덱

C64XPLUSCODECSPCH Speech Codecs for C64x+-based Devices

TI codecs are free, come with production licensing and are available for download now. All are production-tested for easy integration into video and voice applications. Click GET SOFTWARE button (above) to access the most recent, tested codec versions available. Datasheets and Release Notes are on (...)

지원되는 제품 및 하드웨어

지원되는 제품 및 하드웨어

제품
DSP(디지털 신호 프로세서)
TMS320C6457 통신 인프라 디지털 신호 프로세서 TMS320DM6437Q 디지털 미디어 프로세서, 최대 4800MIPS, 600MHz 클록 속도, MCASP 1개, McBSP 2개 TMS320DM6441 DaVinci 디지털 미디어 시스템 온 칩 TMS320DM6467T 디지털 미디어 시스템 온 칩
다운로드 옵션
소프트웨어 코덱

C64XPLUSCODECSVID C64x+ Video Codecs - Software and Documentation

TI codecs are free, come with production licensing and are available for download now. All are production-tested for easy integration into video and voice applications. Click GET SOFTWARE button (above) to access the most recent, tested codec versions available. Datasheets and Release Notes are on (...)

지원되는 제품 및 하드웨어

지원되는 제품 및 하드웨어

제품
DSP(디지털 신호 프로세서)
TMS320C6457 통신 인프라 디지털 신호 프로세서 TMS320DM6437Q 디지털 미디어 프로세서, 최대 4800MIPS, 600MHz 클록 속도, MCASP 1개, McBSP 2개 TMS320DM6441 DaVinci 디지털 미디어 시스템 온 칩 TMS320DM6467T 디지털 미디어 시스템 온 칩
다운로드 옵션
소프트웨어 코덱

VOCAL-3P-DSPVOIPCODECS — Vocal technologies DSP VoIP 코덱

With over 25 years of assembly and C code development, VOCAL modular software suite is available for a wide variety of TI DSPs. Products include ATAs, VoIP servers and gateways, HPNA-based IPBXs, video surveillance, voice and video conferencing, voice and data RF devices, RoIP gateways, secure (...)
시뮬레이션 모델

C6457 CMH IBIS Model (Rev. A)

SPRM360A.ZIP (524 KB) - IBIS Model
시뮬레이션 모델

C6457 CMH and GMH BSDL Model

SPRM381.ZIP (17 KB) - BSDL Model
패키지 CAD 기호, 풋프린트 및 3D 모델
FCBGA (CMH) 688 Ultra Librarian

주문 및 품질

포함된 정보:
  • RoHS
  • REACH
  • 디바이스 마킹
  • 납 마감/볼 재질
  • MSL 등급/피크 리플로우
  • MTBF/FIT 예측
  • 물질 성분
  • 인증 요약
  • 지속적인 신뢰성 모니터링
포함된 정보:
  • 팹 위치
  • 조립 위치

권장 제품에는 본 TI 제품과 관련된 매개 변수, 평가 모듈 또는 레퍼런스 디자인이 있을 수 있습니다.

지원 및 교육

TI 엔지니어의 기술 지원을 받을 수 있는 TI E2E™ 포럼

콘텐츠는 TI 및 커뮤니티 기고자에 의해 "있는 그대로" 제공되며 TI의 사양으로 간주되지 않습니다. 사용 약관을 참조하십시오.

품질, 패키징, TI에서 주문하는 데 대한 질문이 있다면 TI 지원을 방문하세요. ​​​​​​​​​​​​​​

동영상