ホーム インターフェイス イーサネット IC イーサネット PHY

シングル、10/100 DsPHYTER イーサネット物理層トランシーバ

DP83846A は新規設計での使用を推奨しません
これまでにご購入されたお客様をサポートする目的でこの製品を引き続き生産しています。新規設計では代替品をご検討ください。
open-in-new 代替品と比較
比較対象デバイスと類似の機能
DP83822I アクティブ 低消費電力、高信頼性の 10/100Mbps イーサネット PHY トランシーバは、16kV の ESD に対処 Replacement

製品詳細

Rating Catalog Operating temperature range (°C) to Number of LEDs 6
Rating Catalog Operating temperature range (°C) to Number of LEDs 6
LQFP (PN) 80 196 mm² 14 x 14
  • IEEE 802.3 ENDEC, 10BASE-T transceivers and filters
  • IEEE 802.3u PCS, 100BASE-TX transceivers and filters
  • IEEE 802.3 compliant Auto-Negotiation
  • Output edge rate control eliminates external filtering for Transmit outputs
  • BaseLine Wander compensation
  • 5V/3.3V MAC interface
  • IEEE 802.3u MII (16 pins/port)
  • LED support (Link, Rx, Tx, Duplex, Speed, Collision)
  • Single register access for complete PHY status
  • 10/100 Mb/s packet loopback BIST (Built in Self Test)
  • Low-power 3.3V, 0.35um CMOS technology
  • Power consumption < 495mW (typical)
  • 5V tolerant I/Os
  • 80-pin LQFP package (12w) x (12l) x (1.4h) mm
  • IEEE 802.3 ENDEC, 10BASE-T transceivers and filters
  • IEEE 802.3u PCS, 100BASE-TX transceivers and filters
  • IEEE 802.3 compliant Auto-Negotiation
  • Output edge rate control eliminates external filtering for Transmit outputs
  • BaseLine Wander compensation
  • 5V/3.3V MAC interface
  • IEEE 802.3u MII (16 pins/port)
  • LED support (Link, Rx, Tx, Duplex, Speed, Collision)
  • Single register access for complete PHY status
  • 10/100 Mb/s packet loopback BIST (Built in Self Test)
  • Low-power 3.3V, 0.35um CMOS technology
  • Power consumption < 495mW (typical)
  • 5V tolerant I/Os
  • 80-pin LQFP package (12w) x (12l) x (1.4h) mm

The DP83846A is a full feature single Physical Layer device with integrated PMD sublayers to support both 10BASE-T and 100BASE-TX Ethernet protocols over Category 3 (10 Mb/s) or Category 5 Unsheilded twisted pair cables.

The DP83846A is designed for easy implementation of 10/100 Mb/s Ethernet home or office solutions. It interfaces to Twisted Pair media via an external transformer. This device interfaces directly to MAC devices through the IEEE 802.3u standard Media Independent Interface (MII) ensuring interoperability between products from different vendors.

The DP83846A utilizes on chip Digital Signal Processing (DSP) technology and digital Phase Lock Loops (PLLs) for robust performance under all operating conditions, enhanced noise immunity, and lower external component count when compared to analog solutions.

The DP83846A is a full feature single Physical Layer device with integrated PMD sublayers to support both 10BASE-T and 100BASE-TX Ethernet protocols over Category 3 (10 Mb/s) or Category 5 Unsheilded twisted pair cables.

The DP83846A is designed for easy implementation of 10/100 Mb/s Ethernet home or office solutions. It interfaces to Twisted Pair media via an external transformer. This device interfaces directly to MAC devices through the IEEE 802.3u standard Media Independent Interface (MII) ensuring interoperability between products from different vendors.

The DP83846A utilizes on chip Digital Signal Processing (DSP) technology and digital Phase Lock Loops (PLLs) for robust performance under all operating conditions, enhanced noise immunity, and lower external component count when compared to analog solutions.

ダウンロード

技術資料

star =TI が選定したこの製品の主要ドキュメント
結果が見つかりませんでした。検索条件をクリアしてから、再度検索を試してください。
1 をすべて表示
種類 タイトル 最新の英語版をダウンロード 日付
* データシート DP83846A DsPHYTER - Single 10/100 Ethernet Transceiver データシート (Rev. E) 2011年 8月 31日

購入と品質

記載されている情報:
  • RoHS
  • REACH
  • デバイスのマーキング
  • リード端子の仕上げ / ボールの原材料
  • MSL 定格 / ピーク リフロー
  • MTBF/FIT 推定値
  • 使用原材料
  • 認定試験結果
  • 継続的な信頼性モニタ試験結果
記載されている情報:
  • ファブの拠点
  • 組み立てを実施した拠点