ホーム インターフェイス イーサネット IC イーサネット・リタイマ、リドライバ、マルチプレクサ、バッファ

DS100MB201

アクティブ

イコライゼーション機能搭載、10.3Gbps、デュアル・レーン、2:1/1:2、マルチプレクサ / バッファ

製品詳細

Type Mux Buffer Number of channels 4 Input compatibility AC-coupling Speed (max) (Gbpp) 10.3125 Protocols 10G-SR/LR, Fibre Channel, General purpose, Infiniband, SAS/SATA, sRIO Operating temperature range (°C) -40 to 85
Type Mux Buffer Number of channels 4 Input compatibility AC-coupling Speed (max) (Gbpp) 10.3125 Protocols 10G-SR/LR, Fibre Channel, General purpose, Infiniband, SAS/SATA, sRIO Operating temperature range (°C) -40 to 85
WQFN (NJY) 54 55 mm² 10 x 5.5
  • Up to 10.3125 Gbps
  • Dual Lane 2:1 Mux, 1.2 Switch or Fanout
  • Adjustable Transmit Differential Output Voltage (VOD)
  • <0.3 UI of Residual DJ at 10.3125 Gbps with 10” FR4 trace
  • Adjustable Electrical IDLE Detect Threshold
  • Signal Conditioning Programmable through SMBus I/F
  • Single 2.5V Supply Operation
  • >6 kV HBM ESD Rating
  • 3.3V Tolerant SMBus Interface
  • High Speed Signal flow–thru Pinout
  • Package: 54-pin WQFN (10 mm x 5.5 mm)

All trademarks are the property of their respective owners.

  • Up to 10.3125 Gbps
  • Dual Lane 2:1 Mux, 1.2 Switch or Fanout
  • Adjustable Transmit Differential Output Voltage (VOD)
  • <0.3 UI of Residual DJ at 10.3125 Gbps with 10” FR4 trace
  • Adjustable Electrical IDLE Detect Threshold
  • Signal Conditioning Programmable through SMBus I/F
  • Single 2.5V Supply Operation
  • >6 kV HBM ESD Rating
  • 3.3V Tolerant SMBus Interface
  • High Speed Signal flow–thru Pinout
  • Package: 54-pin WQFN (10 mm x 5.5 mm)

All trademarks are the property of their respective owners.

The DS100MB201 is a dual lane 2:1 multiplexer and 1:2 switch or fan-out buffer with signal conditioning suitable for 10GE, Fibre Channel, Infiniband, SATA/SAS and other high-speed bus applications up to 10.31215 Gbps. The device performs receive equalization allowing maximum flexibility of physical placement within a system. The receiver's continuous time linear equalizer (CTLE) provides a boost to compensate for 10” of 4 mil FR4 stripline at 10.3125 Gbps. The DS100MB201 is capable of opening an input eye that is completely closed due to inter-symbol interference (ISI) induced by the interconnect medium. The transmitter features a programmable amplitude voltage levels to be selected from 600 mVp-p to 800 mVp-p. The signal conditioning settings are programmable with register control.

With a typical power consumption of 100 mW/channel at 10.3125 Gbps, and SMBus register control to turn-off unused lanes, the DS100MB201 is part of TI's PowerWise family of energy efficient devices.

The DS100MB201 is a dual lane 2:1 multiplexer and 1:2 switch or fan-out buffer with signal conditioning suitable for 10GE, Fibre Channel, Infiniband, SATA/SAS and other high-speed bus applications up to 10.31215 Gbps. The device performs receive equalization allowing maximum flexibility of physical placement within a system. The receiver's continuous time linear equalizer (CTLE) provides a boost to compensate for 10” of 4 mil FR4 stripline at 10.3125 Gbps. The DS100MB201 is capable of opening an input eye that is completely closed due to inter-symbol interference (ISI) induced by the interconnect medium. The transmitter features a programmable amplitude voltage levels to be selected from 600 mVp-p to 800 mVp-p. The signal conditioning settings are programmable with register control.

With a typical power consumption of 100 mW/channel at 10.3125 Gbps, and SMBus register control to turn-off unused lanes, the DS100MB201 is part of TI's PowerWise family of energy efficient devices.

ダウンロード 字幕付きのビデオを表示 ビデオ

技術資料

star =TI が選定したこの製品の主要ドキュメント
結果が見つかりませんでした。検索条件をクリアしてから、再度検索を試してください。
1 をすべて表示
種類 タイトル 最新の英語版をダウンロード 日付
* データシート DS100MB201 Dual Lane 2:1/1:2 Mux/Buffer with Equalization データシート (Rev. A) 2013年 4月 12日

設計および開発

その他のアイテムや必要なリソースを参照するには、以下のタイトルをクリックして詳細ページをご覧ください。

シミュレーション・ツール

PSPICE-FOR-TI — TI Design / シミュレーション・ツール向け PSpice®

PSpice® for TI は、各種アナログ回路の機能評価に役立つ、設計とシミュレーション向けの環境です。設計とシミュレーションに適したこのフル機能スイートは、Cadence® のアナログ分析エンジンを使用しています。PSpice for TI は無償で使用でき、アナログや電源に関する TI の製品ラインアップを対象とする、業界でも有数の大規模なモデル・ライブラリが付属しているほか、選択された一部のアナログ動作モデルも利用できます。

設計とシミュレーション向けの環境である PSpice for TI (...)
シミュレーション・ツール

TINA-TI — SPICE ベースのアナログ・シミュレーション・プログラム

TINA-TI は、DC 解析、過渡解析、周波数ドメイン解析など、SPICE の標準的な機能すべてを搭載しています。TINA には多彩な後処理機能があり、結果を必要なフォーマットにすることができます。仮想計測機能を使用すると、入力波形を選択し、回路ノードの電圧や波形を仮想的に測定することができます。TINA の回路キャプチャ機能は非常に直観的であり、「クイックスタート」を実現できます。

TINA-TI をインストールするには、約 500MB が必要です。インストールは簡単です。必要に応じてアンインストールも可能です。(そのようなことはないと思いますが)

TINA は DesignSoft (...)

ユーザー ガイド: PDF
英語版 (Rev.A): PDF
パッケージ ピン数 CAD シンボル、フットプリント、および 3D モデル
WQFN (NJY) 54 Ultra Librarian

購入と品質

記載されている情報:
  • RoHS
  • REACH
  • デバイスのマーキング
  • リード端子の仕上げ / ボールの原材料
  • MSL 定格 / ピーク リフロー
  • MTBF/FIT 推定値
  • 使用原材料
  • 認定試験結果
  • 継続的な信頼性モニタ試験結果
記載されている情報:
  • ファブの拠点
  • 組み立てを実施した拠点

推奨製品には、この TI 製品に関連するパラメータ、評価基板、またはリファレンス デザインが存在する可能性があります。

サポートとトレーニング

TI E2E™ フォーラムでは、TI のエンジニアからの技術サポートを提供

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください。

TI 製品の品質、パッケージ、ご注文に関するお問い合わせは、TI サポートをご覧ください。​​​​​​​​​​​​​​

ビデオ