트리플 벅 + LDO 전원 관리 IC(PMIC)

LM10506은(는) 새 설계에 권장하지 않습니다
이 제품은 이전 설계를 지원하기 위해 계속 생산 중이지만 새로운 설계에 사용하는 것은 권장하지 않습니다. 다음 대안 중 하나를 고려하십시오.
open-in-new 대안 비교
비교 대상 장치와 유사한 기능
LM10502 활성 2MHz, 1A/1A 듀얼 스텝 다운 컨버터 + 저손실 선형 레귤레이터 Application is for solid-state drives and supports ASIC and SOC designs for solid-state and flash drives.

제품 상세 정보

Vin (min) (V) 3 Vin (max) (V) 5.5 Vout (min) (V) 0.7 Vout (max) (V) 3.6 Iout (max) (A) 1.3 Features Comm control, Power sequencing Iq (typ) (mA) 0.1 Rating Catalog Operating temperature range (°C) -40 to 85 Switching frequency (typ) (kHz) 2000 Product type Processor and FPGA
Vin (min) (V) 3 Vin (max) (V) 5.5 Vout (min) (V) 0.7 Vout (max) (V) 3.6 Iout (max) (A) 1.3 Features Comm control, Power sequencing Iq (typ) (mA) 0.1 Rating Catalog Operating temperature range (°C) -40 to 85 Switching frequency (typ) (kHz) 2000 Product type Processor and FPGA
DSBGA (YFR) 34 9 mm² 3 x 3
  • Three Highly Efficient Programmable Buck Regulators
    • Buck Regulator Outputs:
      • Buck 1: 1.1 V to 3.6 V; 1.3 A
      • Buck 2: 1.1 V to 3.6 V; 400 mA
      • Buck 3: 0.7 V to 1.335 V; 600 mA
    • ±3% Feedback Voltage Accuracy
    • Up to 95% Efficient Buck Regulators
    • 2MHz Switching Frequency for Smaller Inductor Size
    • Integrated FETs with Low RDSON
    • Bucks Operate With Their Phases Shifted to Reduce the
      Input Current Ripple and Capacitor Size
    • Programmable Output Voltage via the SPI™ Interface
    • Overvoltage and Undervoltage Lockout
    • Automatic Internal Soft Start With Power-On Reset
    • Current Overload and Thermal Shutdown Protection
    • Bypass Mode Available on
    • PFM Mode for Low-Load, High-Efficiency Operation
  • Low-Dropout LDO 3.2 V, 100 mA
  • SPI-Programmable Interrupt Comparator (2 V to 4 V)
  • Alternate Buck VOUT Selectable via H/L Logic
    Pins
  • RESET, STANDBY Pins
  • Three Highly Efficient Programmable Buck Regulators
    • Buck Regulator Outputs:
      • Buck 1: 1.1 V to 3.6 V; 1.3 A
      • Buck 2: 1.1 V to 3.6 V; 400 mA
      • Buck 3: 0.7 V to 1.335 V; 600 mA
    • ±3% Feedback Voltage Accuracy
    • Up to 95% Efficient Buck Regulators
    • 2MHz Switching Frequency for Smaller Inductor Size
    • Integrated FETs with Low RDSON
    • Bucks Operate With Their Phases Shifted to Reduce the
      Input Current Ripple and Capacitor Size
    • Programmable Output Voltage via the SPI™ Interface
    • Overvoltage and Undervoltage Lockout
    • Automatic Internal Soft Start With Power-On Reset
    • Current Overload and Thermal Shutdown Protection
    • Bypass Mode Available on
    • PFM Mode for Low-Load, High-Efficiency Operation
  • Low-Dropout LDO 3.2 V, 100 mA
  • SPI-Programmable Interrupt Comparator (2 V to 4 V)
  • Alternate Buck VOUT Selectable via H/L Logic
    Pins
  • RESET, STANDBY Pins

The LM10506 is an advanced PMU containing three configurable, high-efficiency buck regulators for supplying variable voltages. The device is ideal for supporting ASIC and SOC designs for Solid-State and Flash drives.

The LM10506 operates cooperatively with ASIC to optimize the supply voltage for low-power conditions and Power Saving modes via the SPI interface. It also supports a 100-mA LDO and a programmable Interrupt Comparator.

The LM10506 is an advanced PMU containing three configurable, high-efficiency buck regulators for supplying variable voltages. The device is ideal for supporting ASIC and SOC designs for Solid-State and Flash drives.

The LM10506 operates cooperatively with ASIC to optimize the supply voltage for low-power conditions and Power Saving modes via the SPI interface. It also supports a 100-mA LDO and a programmable Interrupt Comparator.

다운로드 스크립트와 함께 비디오 보기 동영상

기술 자료

star =TI에서 선정한 이 제품의 인기 문서
검색된 결과가 없습니다. 검색어를 지우고 다시 시도하십시오.
1개 모두 보기
유형 직함 날짜
* Data sheet LM10506 Triple Buck + LDO Power Management Unit datasheet (Rev. F) PDF | HTML 2014/08/07

설계 및 개발

추가 조건 또는 필수 리소스는 사용 가능한 경우 아래 제목을 클릭하여 세부 정보 페이지를 확인하세요.

시뮬레이션 모델

LM10506 TINA-TI Comparator Reference Design

SNVM110.TSC (127 KB) - TINA-TI Reference Design
시뮬레이션 모델

LM10506 TINA-TI Line Transient Reference Design

SNVM109.TSC (119 KB) - TINA-TI Reference Design
시뮬레이션 모델

LM10506 TINA-TI Load Transient Reference Design

SNVM106.TSC (121 KB) - TINA-TI Reference Design
시뮬레이션 모델

LM10506 TINA-TI PFM Reference Design

SNVM107.TSC (106 KB) - TINA-TI Reference Design
패키지 CAD 기호, 풋프린트 및 3D 모델
DSBGA (YFR) 34 Ultra Librarian

주문 및 품질

포함된 정보:
  • RoHS
  • REACH
  • 디바이스 마킹
  • 납 마감/볼 재질
  • MSL 등급/피크 리플로우
  • MTBF/FIT 예측
  • 물질 성분
  • 인증 요약
  • 지속적인 신뢰성 모니터링
포함된 정보:
  • 팹 위치
  • 조립 위치

지원 및 교육

TI 엔지니어의 기술 지원을 받을 수 있는 TI E2E™ 포럼

콘텐츠는 TI 및 커뮤니티 기고자에 의해 "있는 그대로" 제공되며 TI의 사양으로 간주되지 않습니다. 사용 약관을 참조하십시오.

품질, 패키징, TI에서 주문하는 데 대한 질문이 있다면 TI 지원을 방문하세요. ​​​​​​​​​​​​​​

동영상